多功能数字钟的设计任务书

上传人:红**** 文档编号:209886762 上传时间:2023-05-15 格式:DOC 页数:29 大小:874.54KB
收藏 版权申诉 举报 下载
多功能数字钟的设计任务书_第1页
第1页 / 共29页
多功能数字钟的设计任务书_第2页
第2页 / 共29页
多功能数字钟的设计任务书_第3页
第3页 / 共29页
资源描述:

《多功能数字钟的设计任务书》由会员分享,可在线阅读,更多相关《多功能数字钟的设计任务书(29页珍藏版)》请在装配图网上搜索。

1、课程设计任务书学生姓名: 专业班级: 指导教师: 工作单位: 信息工程学院 题 目: 多功能数字钟的设计仿真与制作 初始条件:运用集成译码器、计数器、定期器、数码管、脉冲发生器和必要的门电路等数字器件实现系统设计。(也可以使用单片机系统设计实现)规定完毕的重要任务: (涉及课程设计工作量及技术规定,以及说明书撰写等具体规定)1、课程设计工作量:1周内完毕对多功能数字钟的设计、仿真、装配与调试。2、技术规定:设计一个数字钟。规定用六位数码管显示时间,格式为00:00:00。具有60进制和24进制(或12进制)计数功能,秒、分为60进制计数,时为24进制(或12进制)计数。有译码、七段数码显示功能

2、,能显示时、分、秒计时的结果。设计提供连续触发脉冲的脉冲信号发生器,具有校时单元、闹钟单元和整点报时单元。拟定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。3、查阅至少5篇参考文献。按武汉理工大学课程设计工作规范规定撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。时间安排: 1)第1-2天,查阅相关资料,学习设计原理。 2)第3-4天, 方案选择和电路设计仿真。 3)第4-5天, 电路调试和设计说明书撰写。 4)第6天上交课程设计成果及报告,同时进行答辩。指导教师署名: 年 月 日系主任(或责任教师)署名: 年 月 日目 录第一章

3、 绪论31.1 设计任务与规定31.2 方案设计与论证3第二章 仿真软件介绍52.1 Multisim 11简介52.2 Multisim的特点52.3 如何用Multisim输入并编辑电路62.3.1 设立Multisim的通用环境变量62.3.2 取用元器件72.3.3 将元器件连接成电路7第三章 多功能数字钟单元电路的设计83.1 数字时钟的译码显示电路83.2 计数器电路93.3 校时电路113.4 1Hz标准脉冲发生器123.5 整点报时电路143.6 闹钟电路14第四章 多功能数字钟的仿真164.1 多功能数字钟的仿真设立164.2 仿真结果分析184.3 仿真过程中发现的问题19

4、心得体会20参考文献22多功能数字钟的设计仿真与制作第一章 绪论1.1 设计任务与规定设计一个数字钟。规定用六位数码管显示时间,格式为00:00:00。具有60进制和24进制(或12进制)计数功能,秒、分为60进制计数,时为24进制(或12进制)计数。有译码、七段数码显示功能,能显示时、分、秒计时的结果。设计提供连续触发脉冲的脉冲信号发生器,具有校时单元、闹钟单元和整点报时单元。拟定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。1.2 方案设计与论证该设计重要由以下几部分组成:震荡器、分频器、秒计数器、分计数器、时计数器、BCD-七段显

5、示译码/驱动器、LED七段显示数码管、时间校准电路、整点报时电路尚有闹钟电路。数字钟数字显示部分,采用译码与二极管串联电路,将译码器、七段数码管连接起来,组成十进制数码显示电路,即时钟显示。要完毕显示需要6个数码管,七段的数码管需要译码器才干正常显示,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60进制也许由10进制和6进制的计数器串联而成,频率振荡器可以由晶体振荡器分频来提供,也可以由555定期来产生脉冲并分频为1Hz。计数器的输出分别经译码器送倒显示器显示。计时出现误差时,可以用校时电路校时、校分。整点报时电路

6、运用逻辑门,使当各译码器输出满足整点时,蜂鸣器导通。闹钟电路通过比较器比较当前时间与设计的闹钟时间,相等时同样蜂鸣器导通。图1.2.1即为本次课程设计的总体设计框图图1.2.1总体设计框图第二章 仿真软件介绍2.1 Multisim 11简介Multisim 11 是美国NI公司最近推出的电子线路仿真软件的最新版本。Multisim 11 用软件的方法虚拟电子与电工元器件以及电子与电工仪器和仪表,通过软件将元器件和仪器集合为一体。它是一个原理电路设计、电路功能测试的虚拟仿真软件。Multisim 11 的元器件库提供数千种电路元器件供实验选用。同时可以新建或扩展已有的元器件库,建库所需元器件参

7、数可从生产厂商的产品使用手册中查到,因此可很方便地在工程设计中使用。Multisim 11的虚拟测试仪器表种类齐全,有一般实验用的通用仪器,如万用表、函数信号发生器、双踪示波器、直流电源等等;尚有一般实验室少有或者没有的仪器,如波特图仪、数字信号发生器、逻辑分析仪、逻辑转换器、失真仪, 安捷伦多用表,安捷伦示波器、以及泰克示波器等。Multisim 11具有具体的电路分析功能,可以完毕电路的瞬态分析、稳态分析等各种电路分析方法,以帮助设计人员分析电路的性能。它还可以设计、测试和演示各种电子电路,涉及电工电路、模拟电路、数字电路、射频电路及部分微机接口电路等。Multisim 11具有强大的He

8、lp功能,其Help系统不仅涉及软件自身的操作指南,更重要的是包具有元器件的功能说明。Help中这种元器件功能说明有助于使用Multisim 11进行CAI教学。运用Multisim 11可以实现计算机仿真设计与虚拟实验,与传统的电子电路设计与实验方法相比,具有如下特点:设计与实验可以同步进行,可以边设计边实验,修改调试方便;设计和实验用的元器件及测试仪器仪表齐全,可以完毕各种类型的电路设计与实验;可以方便地对电路参数进行测试和分析;可以直接打印输出实验数据、测试参数、曲线和电路原理图;实验中不消耗实际的元器件,实验所需元器件的种类和数量不受限制,实验成本低,实验速度快,效率高;设计和实验成功

9、的电路可以直接在产品中使用。2.2 Multisim的特点 (1)直观的图形界面:整个操作界面就像一个电子实验工作台,绘制电路所需的元器件和仿真所需的测试仪器均可直接拖放到屏幕上,轻点鼠标可用导线将它们连接起来,软件仪器的控制面板和操作方式都与实物相似,测量数据、波形和特性曲线如同在真实仪器上看到的同样。(2)丰富的元器件库:Multisim大大扩充了EWB的元器件库, 涉及基本元件、半导体器件、运算放大器、TTL和CMOS数字IC、DAC、ADC及其他各种部件,且用户可通过元件编辑器自行创建或修改所需元件模型,还可通过liT公司网站或其代理商获得元件模型的扩充和更新服务。(3)丰富的测试仪器

10、: 除EWB具有的数字万用表、函数信号发生器、双通道示波器、扫频仪、字信号发生器、逻辑分析仪和逻辑转换仪外,Multisim 新增了瓦特表、失真分析仪、频谱分析仪和网络分析仪。特别与EWB不同的是:所有仪器均可多台同时调用。(4)完备的分析手段:除了EWB提供的直流工作点分析、交流分析、瞬态分析、傅里叶分析、噪声分析、失真分析、参数扫描分析、温度扫描分析、极点一零点分析、传输函数分析、灵敏度分析、最坏情况分析和蒙特卡罗分析外,Multisim 新增了直流扫描分析、批解决分析、用户定义分析、噪声图形分析和射频分析等,基本上能满足一般电子电路的分析设计规定。2.3 如何用Multisim输入并编辑

11、电路输入电路图是分析和设计工作的第一步,用户从元器件库中选择需要的元器件放置在电路图中并连接起来,为分析和仿真做准备。2.3.1 设立Multisim的通用环境变量为了适应不同的需求和用户习惯,用户可以用菜单Option/Preferences打开Preferences对话窗口。通过该窗口的6个标签选项,用户可以就编辑界面颜色、电路尺寸、缩放比例、自动存储时间等内容作相应的设立。以标签Workspace为例,当选中该标签时,在Preferences对话窗口中有3个分项:(1)Show:可以设立是否显示网格,页边界以及标题框。(2)Sheet size:设立电路图页面大小。(3)Zoom lev

12、el:设立缩放比例。2.3.2 取用元器件取用元器件的方法有两种:从工具栏取用或从菜单取用。下面将以74LS00为例说明两种方法。(1)从工具栏取用:Design工具栏;Multisim Master工具栏;TTL工具栏;74LS按钮从TTL工具栏中选择74LS按钮打开这类器件的Component Browser窗口。其中包含的字段有Database name(元器件数据库),Component Family(元器件类型列表),Component Name List(元器件名细表),Manufacture Names(生产厂家),Model Level-ID(模型层次)等内容。(2)从菜单取用

13、:通过Place/ Place Component命令打开Component Browser窗口。(3)选中相应的元器件在Component Family Name中选择74LS系列,在Component Name List中选择74LS00。单击OK按钮就可以选中74LS00。7400是四/二输入与非门,在窗口种的Section A/B/C/D分别代表其中的一个与非门,用鼠标选中其中的一个放置在电路图编辑窗口中。器件在电路图中显示的图形符号,用户可以在上面的Component Browser中的Symbol选项框中预览到。当器件放置到电路编辑窗口中后,用户就可以进行移动、复制、粘贴等编辑工作

14、了。2.3.3 将元器件连接成电路在将电路需要的元器件放置在电路编辑窗口后,用鼠标就可以方便地将器件连接起来。方法是:用鼠标单击连线的起点并拖动鼠标至连线的终点。在Multisim中连线的起点和终点不能悬空。第三章 多功能数字钟单元电路的设计3.1 数字时钟的译码显示电路数字时钟的译码显示电路由译码器4511BP和共阴极LED七段显示数码管组成,为避免译码器输出的电压过高,在译码器的输出和数码管的输入上串联一个100欧姆的电阻.下面是4511的功能表表3.1.1 4511的逻辑功能表要使译码器能正常工作,LT和BI脚要接高电平,EL要接低电平,译码器的输入接计数器的输出端,而译码器的输出端则接

15、相应数码管的输入端。在数字钟的设计中,一共需要6块译码显示器,分别是小时显示的2块,分钟显示的2块,尚有秒钟显示的2块,它们在设立上基本相同,只但是译码器的输入接不同的计数器。由计数器得到的4位二进制码的必须通过译码后转为人们习惯的数字显示。如12:54:30的二进制码为00010010:01010100:00110000。译码之后再驱动7段数码管显示时、分、秒。LED七段显示数码管显示时、分、秒。下图即为其中一块译码显示电路的连接图。图3.1.1 译码显示电路3.2 计数器电路在数字钟的控制电路中,分和秒的控制都是同样的,都是由一个十进制计数器和一个六进制计数器串联而成的,在电路的设计中我采

16、用的是统一的器件74LS161的反馈置数法来实现十进制功能和六进制功能。表3.2.1 74LS161的功能表根据74LS161的结构把输出端的C端和A端用一个与非门74LS00引到Load端,当输出DCBA为0101(十进制为5)时,与非门输出为0,置数端有效,便可置0,这样就实现了六进制计数。同样,输出端的D端和A端用一个与非门74LS00引到Load端,当输出DCBA为1001(十进制为9)便可置0,这样就实现了十进制计数。在分和秒的进位时,用个位计数器的Load端取反接十位计数器的CLK控制时钟脉冲,个位计数器由9变0时产生一个脉冲信号给十位计数器。用秒计数器的Load端接分计数器的CL

17、K控制时钟脉冲,脉冲在上升沿来时计数器开始计数。图3.2.1 60进制计数器时计数器可由两个十进制计数器串接并通过反馈接成24进制计数器。个位计数器为十进制计数,load端取反送到十位计数器,十位计数器为二进制计数器,B端取反接load端,当输出DCBA为0010(十进制为2)时,置0。用一个74LS00与非门接个位计数器的C端输出和十位计数器的B端输出。当个位计数器为0100(十进制数4)十位计数器为0010(十进制数2)时清零。这就构成了一个24进制计数器。图3.2.2 24进制计数器3.3 校时电路时钟出现误差时,需校准。当数字钟接通电源或者计时出现误差时,需要校正时间。校时是数字钟应具

18、有的基本功能。对校时电路的规定是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有快校时和慢校时两种,快校时是,通过开关控制,使计数器对1Hz的校时脉冲计数。慢校时是用手动产生单脉冲作校时脉冲下图所示为校时电路和校分电路。校时脉冲采用分频器输出的1Hz脉冲。假如校时脉冲由单脉冲产生器提供,则可以进行慢校时。Multisim仿真软件校时的具体设计方法是:用一个单刀双掷开关切换计数功能与校时功能,一端接计数器的进位端,另一端接计数器的脉冲输入端,开关置于函数发生器这一端便可以校时,置于计数器的进位端便是计时。图3.1.4 校时电路3.4 1Hz标准脉冲发生器由于振

19、荡电路不容易产生1HZ的脉冲信号,并且信号频率越低受干扰脉冲的影响越大,1Hz的脉冲信号发生器是由555定期器构成的1KHz振荡器以及由三片74LS90构成的十分之一分频器组成。表3.4.1 74LS90功能表输入输出R0(1)R0(2)R9(1)R9(2)QdQcQbQa110X000011X00000XX111001X0X0计数0X0X计数0XX0计数X00X计数振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确限度,一般来说,振荡器的频率较高,再经3级分频电路,将得到近似标准的秒脉冲。多谐振荡器也称无稳态触发器,它没有稳定状态,同时无需外加触发脉冲,就能输出一定频率

20、的矩形脉冲(自激振荡)。用555集成电路实现多谐振荡,需要外接电阻R1、R2和电容C,并外接+5V的直流电源。脉冲频率为:在Multisim中连接如下:图3.1.5 555定期器构成的多谐振荡器分频器功能重要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需要的信号,选用三片74LS90进行级联,由于每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。脉冲信号发生器电路图如下:图3.1.6 1Hz脉冲信号发生器3.5 整点报时电路当时钟尚有十秒到整点时,蜂鸣器开始响,连续时间为十秒,此电路是通过五个与门和一个蜂鸣器来实现的,每当分钟的十位为0,个位的十位为0时,蜂鸣器接高电平,开始工作

21、。图3.1.7整点报时电路3.6 闹钟电路在指定的时刻发出信号,驱动音响电路“闹时”规定期间准确,即信号的开始时刻与连续时间必须满足规定的规定。在本数字钟设计中,我选用四片74LS85三位比较器实现。表3.6.1 74LS85的真值表比较器输入级联输入输出A3,B3A2,B2A1,B1A0,BOCABCABPAB3XXXXXX100A3B2XXXXX100A3=B3A2B1XXXX100A3=B3A2=B2A1BOXXX100A3=B3A2=B2A1=B1A0B0XXX010A3=B3A2=B2A1=B1A0=B0100100A3=B3A2=B2A1=B1A0=BO010010A3=B3A2=

22、B2A1=B1A0=B1001001比较器的一对输入接小时和分钟四计数器的输出,此外一对接四位拨码开关,当小时和分钟计数器的输出与拨码开关的值完全相等时,四片比较器输出都为高电平,经四位与非门后输出到蜂鸣器,在一分钟内蜂鸣器导通,例如,拨码开关依次为0000,0111,0011,1001.此时表达为7点59分,当计数器的输出也为7点59分时,OAEQB输出都为高电平。通过四位与非门输出为低电平,为了配合整点报时电路,要使满足条件时蜂鸣器一端为高电平,还要将这个信号取反。用或门和整点报时信号连在一起。图3.1.9 闹钟电路第四章 多功能数字钟的仿真4.1 多功能数字钟的仿真设立在实际仿真中,由于

23、Multism仿真时间是以毫秒计数,所认为了使仿真有明显的变化效果,我没有使用分频器,仅使用555构成的多谐振荡器产生的1KHz作为脉冲信号。而为了观测蜂鸣器的工作情况,在蜂鸣器上加一个探针,当蜂鸣器上有高电压时,探针亮。即表达蜂鸣器工作表4.1.1 元器件清单型号编号数量计数器74LS161NU1, U3, U5, U7, U9, U116与非门74LS00DU13, U16, U17, U34, U35, U366SPDTJ1, J22与非门74LS00NU18, U19, U23, U244与门74LS08NU20, U21, U25, U264或门74LS32NU22, U27, U5

24、33LM555CMU281非门74LS04DU14, U15, U29, U31, U32, U336与门74LS08DU37, U38, U39, U40, U415BUZZER 200 HzU431译码器4511BP_5VU6, U10, U42, U44, U46, U486SPSTJ31比较器74LS85NU30, U49, U50, U514四输入与非门74LS20NU521DSWPK_4J4, J5, J6, J74七段显示数码管SEVEN_SEG_COM_KU2, U4, U8, U12, U45, U476POWER_SOURCES, VCCVCC1POWER_SOURCES,

25、 GROUND01电阻RESISTOR, 10MR1, R2, R3, R44电阻RESISTOR, 40 5%R51电阻RESISTOR, 50 5%R61电容CAPACITOR, 10FC11电容CAPACITOR, 100nFC21电阻RESISTOR, 100 5%R9, R10, R11, R12, R13, R14, R15, R16, R17, R18, R19, R20, R21, R22, R23, R24, R25, R26, R27, R28, R29, R30, R31, R32, R33, R34, R35, R36, R37, R38, R39, R40, R41,

26、 R42, R43, R44, R45, R46, R47, R48, R49, R5042多功能数字钟仿真的总电路图如下图4.1.1 多功能数字钟仿真的总电路图4.2 仿真结果分析1)555构成多谐振荡器的测试:用频率计连在振荡器的输出,测得频率为1.003KHz,基本满足设计规定。图4.2.1 555构成的多谐振荡器的频率测试2)数字钟计数功能测试:接通电源,在555多谐振荡器产生的脉冲的作用下,电路开始计数,且时、分、秒分别为24、60、60进制。计数功能符合设计规定。3)校时功能测试:在显示时钟时间时,按动时钟调时、时钟调分按钮开关时,时、分均可以调节,且不按动时,计数电路能正常工作,

27、校时功能符合设计规定。4)整点报时功能测试:电路基数时,当时钟到达3时59分50秒时,电路发出整点报时信号,接在蜂鸣器一端的探针亮,连续10秒钟后,报时停止。整点报时功能符合设计规定。图4.2.2 整点报时电路的验证5)闹钟功能测试:调整拨码开关,使输入依次为0000,0111,0101,1001,即设立闹铃时间为7时59分,开始仿真,当时间到了7时59分时,蜂鸣器接的探针亮起,。连续时间为1分钟。闹钟功能符合设计规定。 图4.2.3 闹钟电路中时间的设立图4.2.4 闹钟电路的验证4.3 仿真过程中发现的问题原本调时电路是想用开关来做,即开关一开一合产生一个脉冲信号,但在数字电路基础实验的倒

28、数计时器的设计中,发现开关一开一合不仅仅产生一个脉冲信号,由于开关容易产生震颤,从而产生多个脉冲信号,所以这个方法行不通。通过查阅资料发现可以通过把555构成多谐振荡器产生的脉冲输入到分或时的脉冲信号输入端,每来一个时钟信号时和分加一,当调整到需要的时间时,将单刀双掷开关放到低位进位信号输入端即可。心得体会参考文献1 伍时和.数字电子技术基础。北京:清华大学出版社2 康华光.电子技术基础:数字部分.第四版:北京:高等教育出版3 臧春华.电子线路设计与应用.北京:高等教育出版社4 陈大钦.电子技术基础实验.第二版.北京.高等教育出版社5 谢自美.电子线路设计.实验.测试.第三版。武汉:华中科技大学出版社

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!