四路彩灯显示系统设计资料

上传人:油*** 文档编号:154067848 上传时间:2022-09-20 格式:DOCX 页数:11 大小:314.08KB
收藏 版权申诉 举报 下载
四路彩灯显示系统设计资料_第1页
第1页 / 共11页
四路彩灯显示系统设计资料_第2页
第2页 / 共11页
四路彩灯显示系统设计资料_第3页
第3页 / 共11页
资源描述:

《四路彩灯显示系统设计资料》由会员分享,可在线阅读,更多相关《四路彩灯显示系统设计资料(11页珍藏版)》请在装配图网上搜索。

1、TAIYUAN UNIVERSITY OF TECHNOLOGY课程名称:数字电路逻辑设计设计项目:四路彩灯显示系统设计专业班级:通信学号:学生姓名:同组人姓名:指导教师:设计课题:四路彩灯显示系统设计设计目的1、熟悉常用中规模计数器的逻辑功能。2、掌握技术、译码电路的工作原理及应用。3、熟悉移位寄存器的工作原理、典型应用和调试方法。二、设计任务与要求设计一个四路彩灯控制器,设计要求如下:(1)接通电源后,彩灯可以自动按预先设置的程序循环闪烁。(2)设置的彩灯花型由三个节拍组成:第一节拍:四路彩灯从左向右逐次渐亮,灯亮时间1s,共用4s;第二节拍:四路彩灯从右向左逐次渐灭,也需 4s;第三节拍

2、:四路彩灯同时亮0.5s,然后同时变暗,进行4次,所需时间也为4s(3)三个节拍完成一个循环,一共需要 12s。一次循环之后重复进行闪烁。三、设计原理图(a)四路彩灯控制流程图四路彩灯即有四路发光二极管输出,设依次为Qd、Qc、Qb、Qa,若用高电平“1”表示灯亮,低电平“ 0”表示灯灭,由课程设计要求可知四路彩灯显示系统有如下表所示的输出四路彩灯输出显示说 明输出所用时间QdQcQbQa开机初态000010001s第一节拍11001s逐次渐亮11101s11111s11101s第二节拍11001s逆序渐灭10001s00001s11110.5s00000.5s第三节拍11110.5s同时亮0

3、.5s,然00000.5s后同时灭0.5s,进11110.5s行四次00000.5s11110.5s00000.5s进制分频養74LS163112进制循环控制签分析可知,要实现上表所示功能,需要一个分频器起节拍产生和控制作用, 每4s 个节 拍,3个节拍共12s后反复循环。一个节拍结束后应产生一个信号到节拍程序执行器,完成彩 灯渐亮、渐灭、同时亮、同时灭等功能。彩灯显示输岀电踣分频及节拍控制可以用同步十六进制计数器74LS161实现模12分频及节拍控制;彩灯渐亮、渐灭可以用器件的左移、右移功能来实现,因此可选用移位寄存器74LS19 4来完成。同时亮0.5s、同时灭0.5s可考虑把1Hz的秒脉

4、冲信号直接加到输出显示端来完成。综上所述,要完成四路彩灯显示功能需要有分频器、节拍控制器、节拍程序执行器 及脉冲源等电路。四、设计实现1、分频及节拍控制的实现分频及节拍控制可以用同步十六进制计数器74LS161实现模12分频及节拍控制: U3A :V1:U9A74LS00DI bENP eNT -CLR74LS161D74LS10DLED25V240QVCC12进制循环控制电路示意图2、彩灯花样输出电路记第一,二,三节拍分别为丫0丫2有效时间应为4秒,丫0结束Y马上开始,丫1后丫2马上开始,如此循环不断。为此可考虑采用移位寄存器构成的移位型控制器。由于有三个状态,因此需要用三个触发器对现时状态

5、进行记忆,为使各状态的有效时间间隔为4秒,则驱动该移位控制器动作时钟周期应为 4秒。应在开机瞬间,使移位型控制器的状态被确定下来,即丫丫2节拍应为100,可控制输入信号使触发器置位、复位来实现。为实现丫0功能要求器件具有右移功能,为实现丫1功能要求器件有左移功能;而且左、右移输入可为“0” 也可为“1”;为实现功能,要求器件同时具有并行置数功能。因此可选用一种具有左 移、右移和并行置数功能的通用移位寄存器 74LS194运用到74LS194功能表输入输出功能CRS1S0CPSLSRD0D1D3D3Q0Q1Q2Q30XXXXXXXXX0000清零111TXXd0d1d2d3d0d1d2d3送数1

6、01TX1XXXX1Q0Q1Q2右移1100XXXXXQ1Q2Q30左移74LS194具有并行输入端 A B、C、D,并行输出端QA、QB、Qc、Qd,右移输入 端SR左移输入端SL和模式控制输入端So,S1以及一个无条件直接清除端 CLR模式控 制输入So,S1有00、01、10、11四种组合方式,分别表示双向移位寄存器所具有的四种 功能,即禁止、右移、左移和并行置数。为了使当丫丫2=100时,SoS1 =01 (右移),Y0Y2=010 时,S0S|=10 (左移),当 丫0丫丫2 =001 时 S0S|=11 (并行置数)。74LS194的输出端初态均为零,在开机瞬间,使移位控制端SS的

7、状态被确定下来, 即丫0丫丫2 =100时,=01右移串行数据输入端SR经脉冲信号经四分频电路和 通过 两或门组成的节拍电路,使四路彩灯从右到左依次亮共4秒,当丫0丫丫2 =010=10左移串行数据输入端SL经脉冲信号经四分频电路和 通过两或门组成的节拍电路,使四路彩灯从左到右依次灭共4秒,丫0丫丫2 =001 SoS) =11并行数据输入端A、B C D经脉冲 信号经四分频电路和 通过两或门组成的节拍电路,使四路彩灯同时为“ 1 ” 0.5秒、同时 为“0” 0.5秒,重复4遍共4秒,完成一个循环共需12秒,12个CP脉冲。2、设计实现下图为四路彩灯显示的一种简易实现电路。该电路选用同步十六

8、进制计数器74LS161实现模12分频及节拍控制,用4位双向移位寄存器74LS194实现彩灯的渐亮、渐 灭功能。0 tXtL尸秒脉冲四路影灯輪出Qa Qb Qc Qto Ml M,CR弦cp Dfijt Dp D| Da D3 D创ctt a Q| Qj Q _CTCS74161 l5CO Do D| Di D$L四路彩灯显示系统的实现电路四路彩灯显示系统的工作过程如下表所示。74161的输出为QoQiQ2Q3 ; 74194的输出为QaQbQcQd ;四路彩灯的输出为QaQbQQd。74194的工作方式控制端Ml Q3 Q2, Mo Q Q2。在第一节拍中,ME。01,74194实现右移功能

9、,即在时钟脉冲作用下,把 Dsr 1逐次移进;在第二节拍中,M1Mo 10,74194实现左移功能,即在时钟脉冲作用下, 把Dsr 0逐次反方向移进。由于前两个节拍中 Q 0,门G关闭,输出为0,因此四路彩灯的 输出QQbQcQd QaQbQcQd。在第三节拍中,MlMo 10,74194仍然左移,QaQbQcQd 直保 持为oooo。此时Q3 1,门g打开,时钟脉冲cp同时加到四个输出端QaQbQcQd,由于cp是 1Hz秒脉冲,在1s时间内高电平和低电平持续时间均为 0.5s,因此QaQbQcQd实现同时亮0.5s、 同时灭0.5s,在4s内共进行4次。第三节拍结束后返回第一节拍,如此反复

10、,实现四路彩灯 循环显示。四路彩灯工作过程说 明秒 脉 冲74LS16174LS194彩灯输出Q3Q2Q1 Q。M1M。QaQbQcQdQa QtQc Qd第00000110001 000节00010111001 100拍00100111101 11000 110111111 111第01001011101 110节01011011001 100拍01101010001 00001 111000000 000第1000100000节1 001100000拍1 0101000001Hzt时钟CP1 011100000注:时钟由第三节拍的1011返回到第一节拍的0000循环进行五、Multisim

11、 仿真T4LS0tm::丄oR1 : HWV- 皿他:了 4LS0QD74LS00U12A7K3S194D74LSQ0Dx-LflADLMGID初始状态2 3S 34S-;:iiiiiin ledit innBiarivri78S88.5S8.59S99.5S9.510S1010.5S4*10.511SmmonLED1六、组装与调试实验仪器:数字电路试验箱导线若干条74LS00 一个,74LS32 两个,74LS161 个,74LS194个,74LS10一个按照仿真的电路图和上面芯片的引脚图在数字电路试验箱上连好线路,调好秒脉冲为1Hz经检查无误后,接通电源可看到二极管输出自动从初始状态按照规

12、定程序完成3个节拍的循环演示。第一节拍:四路彩灯从左向右逐次渐亮。第二节拍:四路彩灯从右向左 逐次渐灭。第三节拍:四路彩灯同时亮,然后同时变暗,则实验任务完成。七、实验结论及心得通过本学期对数字电路逻辑设计一书的学习,结合自身所学知识和上网查资料完成了本次四路彩灯显示系统的课程设计。在此次课程设计实验中,通过查找资料和网上搜索 相关资料,我学会了寄存器的使用方法,熟悉了寄存器的一般应用,基本掌握了数字系统设计和调试的方法。网上的资料也很多,也很杂乱,在查找资料的同时我学会了如何分 辨资料是否有用,并对资料进行了归类和总结。对于网上查找的资料我更多的是借鉴,然 后自己对电路进行改进。在这次课程设计中,最困难的是现实中的电路同电脑上的仿真是 有一定的差距,这就需要在原电路进行不断的分析、改进。在实验室搭建调试电路的过程需要的是耐心和细心的。在以前做数电实验时我就有过因为没对每个芯片检查而出现错误,因而吃一堑长一智,在以后的实验中养成了实验前检查芯片的良好习惯。对每一个芯片都进行了检查,这有两个好处:其一是熟悉芯片的原理,这有利于对整体电路的检查;其二当然是测试芯片的好坏,可减少一定的工作量,避 免搭好电路后检查错误走入死胡同。在这次课程设计中我学到了很多也收获了很多,谢谢 同学和老师的帮助,才使我顺利完成了这次课设。八、参考文献数字电路逻辑设计 王毓银主编数字电路硬件设计实践 贾秀美

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!