基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo

上传人:无*** 文档编号:206001257 上传时间:2023-05-01 格式:DOC 页数:56 大小:866.50KB
收藏 版权申诉 举报 下载
基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo_第1页
第1页 / 共56页
基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo_第2页
第2页 / 共56页
基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo_第3页
第3页 / 共56页
资源描述:

《基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo》由会员分享,可在线阅读,更多相关《基于标准cmos工艺的adcdac-ip核开发集成电路产业研究与开发专项资金项目申请建设可行性研究报告ooooooooooo(56页珍藏版)》请在装配图网上搜索。

1、-集成电路产业研究与开发专项资金项目申请报告项目名称:基于标准CMOS工艺的ADC/DAC IP核开发 申请单位:重庆电路设计有限公司 地址及邮编: 重庆项目负责人: 财务负责人: 单位负责人: 单位传真: 联系人及电话: 填报日期: 填表说明本项目申请报告,由项目承担单位根据如下要求填写:一、市场分析:(一)市场前景:目标市场的当前规模、主要用户、市场年均增长率;(二)市场竞争:国内外主要竞争者,投资及生产能力,潜在竞争,供求关系;(三)本项目的内容及重点解决的问题;(四)技术趋势。二、现有条件分析:(一)管理水平:领导人、项目经理、管理班子、经营管理制度;(二)技术:技术水平、研发队伍、知

2、识产权、专利申报;(三)产品及服务:产业化程度、产品及服务的定单;(四)开发环境或设备设施。三、投资分析:(一)历史财务状况;(二)投资的规模及确定投资规模的依据,追加投资总额,资金来源及使用计划,贷款期限、利率;(三)项目铺底流动资金的来源,正常生产流动资金的供应渠道;(四)项目进度。四、投资评估经济效益分析:(一)项目形成的生产能力;(二)采用量-本-利分析法,找出盈亏平衡点,根据市场需求及生产能力,求得最大收益;(三)计算投资回收期(年)=投资总额/(年利税+年折旧);(五)预计年产量,品种,产值、利税。五、其它方面分析:政策法律风险、经济环境风险、自然灾害风险分析。六、本报告必须附企业

3、(单位)前两年财务报表。联系电话不得只留总机。七、本报告人民币金额单位:万元,外汇金额单位:万美元。八、本表可在格式不变的基础上根据需要自行调整。一、市场分析(一)市场前景随着微电子技术的飞速发展,集数模混合信号处理电路为一体的高性能系统芯片(SoC)将成为下一代集成电路的主流。越来越多的工业控制系统、通信系统和家用智能系统都会不同程度地使用这样的高性能集成芯片,以提高系统的性能、功效和可靠性,增强产品的竞争力,降低系统的成本,缩小系统的体积,提高产品的竞争能力。毫无疑问,这样的高科技产品不仅会改变整个社会各种智能化系统的技术含量,而且会实实在在地让人们通过使用各种电器而倍受裨益,并通过人们工

4、作、生活和娱乐各个环节中的活动直接反映出来。截至今年为止,全球约有三百余家IP核供应商。据Dataquest公司的调查结果显示,作为在半导体工业中增长最快的一部分,1998年IP的销售额为3.6亿美元。1999年全球IP市场规模为4.2亿美元,前三家企业分别是英国ARM公司,美国MIPS Technologies 公司,美国Rambus公司。3家公司合计占有市场的 50.6% 的份额。而ARM以21.2%的市场占有率,位居首位。2000年,这一数字为6.2亿美元。到了2005年,销售总额急增到35.4亿美元,增长率分别为36%、47%和570%。市场调研公司Semico Research指出,

5、半导体知识产权(IP)是刺激半导体产业增长的下一个“杀手应用”催化剂。该公司预测,半导体IP市场2009年将超过51亿美元,复合年增长3.65亿美元。Semico指出,促使半导体产业越来越多地使用IP的其它因素包括:日益依赖外包,光罩成本上升,设计周期变长和市场机会有限(shrinking market windows)。Semico公司表示,IP市场将根据不同类型的器件而细分成不同的领域,系统芯片(SoC)器件将在未来四年内使用最多的IP,复合年增率为21.5%,2009年接近15亿美元。Semico的资深分析师Rich Wawryzniak表示,半导体IP“应该被看作潜在的生产率增强器和最

6、终硅片解决方案的促进器。与其它厂商相比,那些创造、获得和重新使用IP的厂商将具有明显的优势。”Wawryzniak表示,通讯领域将是预测期内消费IP最多的应用,PC和消费产品消费的IP分别占据第二和第三。 从这些分析可以看出IP核本身以及基于IP设计的SoC在未来5到10年内受通讯和消费类电子的牵引,将经历一个高速发展的时期,这个大好前景对于各集成电路开发商、半导体制造公司和EDA开发商都是一个难得的发展机遇。作为以知识形态出现的特殊产品,国外IP的商业化已较成熟。自20世纪90年代初期至今,已经开发了种类较齐全的、可重复使用的IP核,如微处理器(MPU)核、微控制器(MCU)核、DSP核、存

7、储器核、ADC、DAC及数字模拟混合信号电路核、模拟电路及射频电路核、I/O接口电路核和各种专用算法模块。现在国内对IP的开发很重视,这主要是两方面的需求决定的。一方面是技术发展的需求,另一方面是用户对性能、功能的需求。未来IC设计是SoC的时代,一家公司很难具备系统需要的所有知识和技能,就必然要使用别人的IP。在经济和产业方面,IP的地位也很重要。未来半导体产品制造成本会越来越低,产品的价值将主要是由其知识技术含量决定的。应该说一个国家或企业掌握半导体核心技术的多少就体现在自主开发的IP的数量上,我们必须要开发拥有自主知识产权的IP,从而为今后SoC提供设计上的支撑。从IP核的使用情况来看,

8、国内IP的商业化目前还面临商业模式的本地化问题,国外的IP交易模式在国内不一定完全适用。因为国外IP交易已很普遍,而国内不少IC设计公司则面临第一次吃螃蟹的问题。面对价格不菲的IP,用户因不了解其内部详细设计,还心存顾虑,而对经过验证的IP硬核用户会比较放心。这两年国内IP的商业化以嵌入式CPU为主,用在PDA等移动通信产品上。随着国内IC设计公司对采用IP进行设计的普遍认同,今年开始会有较快增长,尤其在通信SoC设计中将集成更多的模拟、混合信号IP。(二)市场竞争我国的IP产业起步较晚,规模很小,但发展很快。不过,截止到目前为止,国内纯粹依靠IP经营的公司屈指可数,多数公司在涉足IP行业时极

9、为谨慎,经常是ASIC经营、IP经营、设计服务经营同时进行。但是,令人欣喜的是,在2004年信息产业部软件与集成电路促进中心进行的中国IC及IP发展调研中,有超过60%的被调研企业在采用0.18m工艺进行产品开发,有超过50%的被调研企业所设计产品的规模高达100万门以上,有超过30%的被调研企业进行过或正在进行SoC设计。这些数据表明,我国IC设计已经具备了SoC设计的基础,IP开发的市场环境和技术环境已经形成。可以这样认为:国内集成电路竞争的下一个热点将是SoC设计和IP核的开发。从各种通信、智能化高科技产品的市场规模、数量、深度以及广度而言,我国都是个生产和消费大国,并且其消费群体还在不

10、断的发展壮大中。这不仅是在发展中国家中居于群龙之首,而且在全世界也是名列前茅的。但我们应该清楚地意识到我国在SoC设计以及IP开发领域却又明显的处于落后地位。对于如此潜在的市场规模,如没有自己知识产权的高科技产品的支持,要成为真正意义上的科技大国、技术大国和产品研制及消费大国也是一句空话。在现今混合信号集成电路和未来SoC产品领域,以A/D、D/A转换器为首的混合信号集成电路都将是重点发展的领域。各种系统的数字化(如数字化彩电)程度再高,未来SoC技术再成熟,我们都不得不面对一个事实,即现实世界是模拟世界,各种信号的来源和传输都离不开模拟信号。因此,以A/D、D/A转换器为代表的混合信号类型的

11、接口型集成电路必须与数字集成电路和SoC技术同步发展,才可能保证未来各种系统的可实现性和完整性。从目前的A/D、D/A转换器使用情况来看,我国在各种高性能系统中所采用的模拟/混合信号集成电路大多采用国外公司的产品,它们主要来自于美国ADI、MAXIM和LTC等半导体制造商。尽管在一些单品种上有一些产品,但没有批量用户,价格和质量上也难以与国外知名厂商竞争。因此,我们有必要在A/D、D/A转换器这一领域掌握相关的技术,为产品开发打下基础。从A/D、D/A转换器的IP开发来看,目前世界上前10名的IP供应商的主流产品均不是A/D、D/A转换器IP核。这并不是说这样的IP不重要,作为一个全功能的So

12、C而言,与自然世界接口的A/D、D/A转换器是必不可少的。目前存在的问题是A/D、D/A转换器不能像数字电路那样以IP软核或硬核的形式出现,而硬核本身又有完全依赖于工艺的局限性,这无论是在IP开发、标准和SoC复用等方面都还存在一定的问题。但是这样的IP核的价值和重要性又是不容置疑的。因此,我们应该主动地参与到这一领域的产品开发和IP设计中来,在开发中逐渐解决复用的问题,并基于成熟的标准工艺线建立IP核,满足SoC对A/D、D/A转换器IP核日益扩大的需求。(三)本项目的内容及重点解决的问题基于标准CMOS工艺进行A/D、D/A转换器的设计、制造,根据SoC产品设计对IP复用的要求,建立以版图

13、形式给出的转换器和对应的接口文档,从而形成具有自主知识产权的IP硬核。本项目为自主开发用于混合信号SoC应用的高性能A/D、D/A转换器芯片,其A/D转换器包含采样保持电路、参考源电路、A/D转换单元、逻辑控制电路和输出驱动电路等构成,D/A转换器包括基准源电路、数据锁存电路、编码电路和D/A转换器等组成。这两类器件都属于混合信号处理电路,通常作为数字化系统的接口电路,可广泛用于通信系统、数据采集系统和控制系统中,也是SoC中不可缺少的重要组成部分。A/D、D/A转换器具有集成度高、电路功能复杂的特点,同时根据使用的要求,其转换精度高、速度快,在某种程度上讲是一种通用型器件,具有能与微处理器接

14、口和应用方便等特点。所开发的A/D、D/A转换器采用0.18m0.35m CMOS工艺进行设计,并形成IP核,供具有数据采集与控制反馈的SoC设计时使用。本项目所开发的几个A/D、D/A转换器是典型的混合信号集成电路IP核,目前这类IP核还只能以硬核的方式提供使用。但由于受数字电路与模拟电路处理信号的不同、传统的加工工艺不同、仿真工具/设计方法的不同以及高精度的性能指标要求等方面的问题,目前混合信号IP核在实用上也存在一定的距离。本项目就是在解决一些混合信号IP核实用性方面的技术及接口问题的前提下,将国内的混合信号IP核推向市场,并为今后更多的模拟/混合信号集成电路IP核的开发和实用化打下良好

15、的基础。1、本项目的主要内容1)A/D、D/A转换器及IP核技术指标开发8位和12位A/D转换器并形成IP核,其主要技术指标为:8位A/D转换器工作电压:5V;转换时间:2uS;线性误差:1LSB。12位A/D转换器:工作电压:5V;转换时间:30uS;线性误差:2LSB。开发8位和12位D/A转换器并形成IP核,其主要技术指标为:8位A/D转换器:工作电压:3.3V;转换速率:60MHz;线性误差:1LSB;无杂散动态范围:40dB。12位A/D转换器:工作电压:3.3V;转换速率:30MHz;线性误差:2.5LSB;无杂散动态范围:50dB。2)电路设计、测试的主要内容转换器总体结构设计单

16、元电路指标和单元电路间内部接口的确定单元电路设计总体电路设计电路功能及性能验证电路设计评审单元电路版图设计总体版图设计版图验证和后仿真版图评审设计开发确认完成GDS版图文件。芯片的总体结构设计 A/D转换器就目前的A/D转换器而言,精度不同、采样率不同,所采用的总体结构是完全不同的。对于精度8位A/D转换器,其主要的结构为全并行结构(也叫做FLASH结构),这种结构的优点是采样率高,缺点是面积和功耗均较大;对于精度为12位16位的A/D转换器,其主要的结构有流水线结构(PIPELINE)和逐次比较结构(SAR),其中流水线结构是目前高速、中高精度A/D转换器的典型结构,具有速度快、功耗低的优点

17、,但缺点是存在流水线延迟;逐次比较结构是一种适合于不同精度的A/D转换器结构,但在10位16位用得更多一些,这种结构具有精度高、功耗低和面积小的优点,但也存在转换速度慢的问题;另外,对于810位的A/D转换器也可采用两步转换结构,这种结构具有速度快、面积小的优点,同时流水线延迟也较小。由于SoC是一种将多个IP核组合成一个系统的芯片,对IP面积、功耗的要求应放在首位,而采样率放在次要的地位。因此,本项目中的两个A/D转换器将分别采用如下的结构进行总体设计。8位A/D转换器:从满足高速SoC设计需要考虑,将采用速度较快的两步转换结构,即保证电路的速度的同时兼顾到转换器的面积和功耗。总体设计中将完

18、成转换器的两步转换结构,确定顶层单元框图,制定满足相应性能指标的分块指标参数,并根据总体要求,完成相应工艺加工的接口和评估。12位A/D转换器:12位A/D转换器的总体设计将主要从精度和功耗上考虑,并注意到整个电路的面积。基于这一出发点,最合适的结构应该是逐次比较结构。总体设计中将对逐次比较的转换结构、比较器、时钟控制及逻辑电路和DAC单元电路进行设计,从而确定顶层单元框图,制定满足相应性能指标的分块指标参数,并根据总体要求,完成相应工艺加工的接口和评估。 8位和12位D/A转换器在高速、低功耗D/A转换器领域,目前的主流结构为分段电流结构,它是通过输入的数码值来控制相应的开关并选择对应的加权

19、电流而得到与输入数据对应的电流值,从而实现数字信号向模拟信号的转换。对于8位D/A转换器将采用4+4的两段结构,而对于12位D/A转换器,将采用4+8的两段电流结构。总体设计就是要对这两种D/A转换器顶层结构进行设计,制定满足相应性能指标的分块指标参数,并根据总体要求,完成相应工艺加工的接口和评估。 芯片单元电路设计、版图设计与总体设计针对所选定的工艺将分别完成A/D、D/A转换器芯片中单元电路的设计,并根据总体设计所确定的分块技术指标来对单元电路进行仿真和优化。 A/D转换器将首先完成A/D转换器中基准源、低位的ADC及DAC转换单元、比较器、时钟及逻辑控制电路和输出驱动电路的设计,要求单元

20、电路的指标按照总体设计所确定的指标进行。并在此基础上完成总体电路的设计,确保指标全面达到用户要求。然后完成单元电路的版图设计和总体版图的拼接,并最终完成总体版图的验证及后仿真。 D/A转换器将首先完成D/A转换器中数字输入锁存电路、温度码产生电路、参考源电路、加权电流源电路和时序控制电路等进行单元电路设计、仿真,并在此基础上完成总体电路设计和性能指标的优化。然后完成单元电路的版图设计和总体版图的拼接,并最终完成总体版图的验证及后仿真。 建立A/D、D/A转换器设计平台根据A/D、D/A转换器混合信号集成电路开发的特点,基于标准工艺提供的PDK和CADENCE系统的设计环境,以完整的A/D、D/

21、A转换器集成电路基本单元库为基础,建立实用化的A/D、D/A转换器集成电路设计平台。平台的基本单元电路库包括参考源电路、低位A/D转换单元、低位D/A转换单元、输出驱动电路、高速锁存器、温度码产生电路、加权电流源电路等电路结构和版图,同时该平台具有A/D、D/A转换器产品开发所需要的结构技术、应用设计、测试方法、电路开发、版图设计及验证的一整套设计方法和设计流程,可以在所采用的工艺改变时或者根据用户所要求的性能指标进行有效的设计修改。 测试系统开发根据所开发的A/D、D/A转换器的性能指标,对各种直流及动态指标对应的测试技术进行研究,由智能仪器搭建相应的测试系统、设计测试适配器并开发相应的测试

22、软件,从而完成对A/D、D/A转换器性能指标的测试。3)A/D、D/A转换器的IP设计在所研制的A/D、D/A转换器基础上,进行相应IP硬核的开发,其重点是对A/D、D/A转换器的功能及性能描述、各连接端口的定义、硬核的生成、应用接口的制定和复用的相关要求进行研究,特别是要对IP核的实用性、功能及性能的复用可靠性进行验证。2、本项目重点解决的问题1)A/D、D/A转换器总体结构的设计技术A/D、D/A转换器属于混合信号集成电路的范畴,从某种意义上讲它们本身就是一个小的系统,因此,A/D、D/A转换器总体结构的设计特别重要。其设计的目的是要解决精度、速度、面积和功耗等重要指标是否能达到的问题。2

23、)针对功耗、精度和面积的设计技术在确保转换器的转换精度的前提下,重点是要保证转换器的功耗、面积,A/D转换器将重点对关键的低位ADC/DAC转换单元、比较器、时钟产生及逻辑控制和基准源等核心单元电路进行研究,D/A转换器将主要针对基准源电路、加权电流源电路和温度码产生电路进行研究。设计中要解决总体电路中单元电路之间的匹配问题,有效地利用工艺提供的PDK和各种工艺参数进行包括容差分析、温度性能分析和组合模型仿真等设计在内的各种仿真,充分地对单元电路和总体电路进行优化。在版图设计中,针对高精度的特点进行合理、有效的布局/布线,充分估计器件的失配对转换器性能指标的影响。3)精度及速度电路设计技术针对

24、A/D、D/A转换器速度和精度方面的设计,重点解决包括信噪比、无杂波动态范围等动态参数的分析方法,并通过设计来为测试提供必要的测试方案及方法。版图设计过程中注意寄生参数对转换器速度及精度的影响,特别是要通过全芯片的后仿真来解决内部电路之间的信号干扰和串扰等问题。4)IP硬核的设计由于A/D、D/A转换器是一种混合信号集成电路,电路结构复杂,功能及性能指标具有模拟电路的特点,就目前的EDA工具和设计水平而言,还只能以IP硬核的方式提供给用户。但由于它的功能和指标无法采用行为级的方式来精确的描述,因而在IP复用过程中会给整个SoC的仿真带来一定的困难。目前所能解决的办法就是采用行为级的方式对转换器

25、的功能进行描述,并尽可能对转换器的性能进行定义,以保证IP核的复用更加可行。在IP硬核设计过程中,要充分考虑目前基本还没有可行的硬核设计标准和应用规范等因素。解决好模拟与数字信号之间的接口、信号串扰等问题,有效定义每个端口的功能、时序及电平要求和位置,为混合信号集成电路IP核的建立和复用打好基础。5)A/D、D/A转换器测试技术所开发的A/D、D/A转换器由于本身精度和动态参数的特点,其性能指标的测试比较困难,为了评估该芯片所达到的性能指标并对完成获得各种特性曲线,需要建立完整的A/D、D/A转换器测试系统,开展A/D、D/A转换器静态参数的动态测试技术和动态参数测试技术研究,从而满足高速、高

26、精度A/D、D/A转换器的测试要求。(四)技术趋势用于高性能SoC开发的A/D、D/A转换器IP核的技术发展趋势是基于标准CMOS、BiCMOS工艺进行高速、高精度转换器的开发,同时要求IP核的功耗小、面积小。由于混合信号集成电路具有与工艺强烈的依赖关系的特点,所形成的A/D、D/A转换器IP核通常为硬核,但必须解决基于不同的工艺和PDK进行有效的IP单元设计的问题,同时A/D、D/A转换器IP核如何引入到SoC设计过程中,从而解决系统的仿真问题也是这一领域的技术发展趋势。也只有解了这些问题,才能有效地解决混合信号集成电路IP核在SoC中的系统集成问题。二、现有条件(一)管理水平企业在创建初期

27、就严格按照上市公司的要求进行管理,不断借鉴先进的管理经验,并结合公司自己的特点,建立了较为完善的现代企业管理制度。公司组织结构见图1所示。股东大会董事会总经理副总经理副总经理行政部财务部战略规划部人力资源部市场部设计部客户服务部测试部图1 公司组织结构图企业法定代表人:徐世六公司法人代表兼董事长徐世六先生,中共党员,研究员级高级工程师,享受国务院特殊津贴专家。现任电子科技集团24所所长,国家模拟集成电路重点实验室主任,电子科技大学兼职教授。主要经历:1978年3月至1981年12月在电子科技大学固体器件专业学习;1982年至1990年间在电子工业部24所从事半导体工艺技术的研究和开发,作为课题

28、项目负责人或主要研究人员,共取得了19项科技成果,其中6项获部级以上奖励;发表论文23篇,曾多次获得省部级奖励,2000年被国务院授予全国先进工作者。技术专长:企业经营管理、模拟集成电路工艺技术研究、ISO9000系列质量体系的建设。创新意识:有很强的创新意识和开拓进取的魄力,敢为人先,积极投身于模拟集成电路特别是射频专用电路的开发。总经理兼项目负责人:范麟重庆电路设计有限责任公司总经理兼首席设计师,中共党员,中国电子学会高级会员。1984年毕业于电子科技大学自动控制专业,获得学士学位。1984年7月分配到四川固体电路研究所工作,历任助理工程师、工程师、高级工程师、西南设计中心主任,主要从事E

29、DA软件开发和应用及集成电路建库和电路开发设计工作,曾到香港SSD公司、立陶宛VeDa公司和美国Cadence公司接受培训。在软件开发方面,主要完成了集成电路版图设计规则检查和电路分析软件的开发工作;在电路开发方面,主要完成了红外耳机专用芯片和声光报警器专用芯片的设计。曾获得90年度电子工业部科技进步三等奖、91年度电子工业部科技进步二等奖、国家“85”科技进步一等奖、电子部“85”科技进步二等奖和电子部优秀科技青年称号。主要技术成果:1 集成电路版图设计规则程序DRC5的使用化研究,1986年通过专家鉴定;2 模拟IC全温区模拟软件TSPICE的开发,1990年12月通过电子部专家鉴定;3

30、双极IC抗辐射模拟软件RSPICE的开发,1991年通过部级专家鉴定;4 图形发生器软件PGMT的开发应用 ,该软件一直在24所的版图生成中使用;5 模拟IC CAD技术实用化研究,该课题获电子部“85”科技进步二等奖,该课题的研究成果已在我所实际应用,完成了16个模拟IC的开发设计;6 国际计委下达的重点攻关项目“模拟IC CAD技术研究”课题,该课题作为国家熊猫系统的一部分,与熊猫系统一起获国家“85”科技进步一等奖;7 集成电路ICE701红外耳机接收芯片的开发;8 X9618多功能计算器的开发;9 电子部的研制项目“模拟集成电路建库技术研究”;10 国家A/D技术研究课题,该课题已于1

31、999年10月做出正式的样品,现在正在制作经改进的产品;国家移动通信RF电路的设计开发。(二)技术重庆电路设计有限公司有一支具有丰富的射频集成电路设计经验、掌握了世界先进的RF IC设计技术的研发队伍,是以国家集成电路重点工程“九O八”工程西南设计中心主要骨干为基础组建的,公司的技术核心是一批在我国模拟集成电路设计方面具有丰富经验的科技人员。已成功开发了用于多个品种的A/D、D/A转换器产品,其中功能与性能与AD公司AD7123完全兼容的三路视频D/A转换器实现了批量生产。在其它模拟/混合信号设计领域,开发了GSM900/1800MHz双频手机的射频集成电路和GSM基站的中频收发信专用集成电路

32、以及锁相频率合成器电路,射频电路设计经验丰富。同时,还为我国国防重点工程、卫星、雷达、电子对抗、电台、保密通讯和无绳电话等军用通讯整机研制、开发了许多通讯用模拟集成电路和混合信号集成电路。这些电路的开发成功,为本项目产品的开发和产业化提供了良好的成果基础和能力保障。公司承担过国家计委和信息产业部下达的“移动通信手机射频单元电路和电源电路产业化”项目任务,并于2005年4月通过国家相关部委的验收。通过该项目的实施,公司掌握了无线通信系统集成电路中的一些关键技术,如高频段LNA技术、VCO技术、可变编程高速分频器技术、混频技术等。2004年公司承接了信息产业部电子发展基金GPS/GLONASS前端

33、射频核心芯片的开发与产业化专项,2005年验收并投入使用。公司现有从事射频电路设计的资深设计师10人,其中,研究员5人,高级工程师5人;享受国务院特殊津贴的专家2人。从事集成电路设计最少时间都在13年以上,射频电路设计经验丰富。本项目的设计人员已成功开发了用于基站的中频收发信专用集成电路,同时,还为我国国防重点工程、卫星、雷达、电子对抗、电台、保密通讯和无绳电话等军用通讯整机研制、开发了许多通讯用模拟集成电路和混合信号集成电路,这也为本项目的开发打下了坚实的技术基础。(三)产品及服务由于该电路的生产需要混合信号的深亚微米工艺,并且出于器件模型参数精度和后仿真要求的考虑,只能选取满足条件的工艺进

34、行设计。目前国内的上海中芯国际、上海华虹和无锡华润等半导体制造公司有相应的工艺线支持,并且基本上能够满足本项目的开发和IP建立,并且所建立的IP也有相应的应用可能。如国内的半导体工艺暂不能满足本项目的研制需要,可以先采用Chartered 0.35um 3P3M CMOS工艺线进行设计和工艺流片,待国内工艺加工成熟后转移至国内进行工艺流片。该项目产品由重庆电路设计有限责任公司负责电路设计、版图设计,然后委托海外芯片加工,并由国内封装企业封装,直至本公司测试出厂,项目的开发流程如图2所示。图2 A/D、D/A转换器IP核开发流程自主完成电路设计、测试分析,采用委托加工的方式完成芯片加工、电路封装

35、有利于实现产品的产业化。(1)自主完成电路设计,具有知识产权,在产品产业化时不受外国公司限制,并且有利于降低产品成本。(2)芯片加工和电路封装采用委托加工方式,大大地减少了项目的固定资产投资,也减少了产业化时的经济风险。(3)产品的质量、产量、生产成本等指标与国外产品相当,在产品实施产业化的市场竞争中至少具有同等的竞争力。(4)充分利用公司现有的IC CAD平台和混合信号集成电路测试平台,减少了设计开发的项目投资。(四)开发环境或设备设施公司拥有完整的混合信号集成电路设计平台和测试平台。由17台SUN Ultra60工作站、SUN450服务器和3COM网络产品构成IC CAD硬件系统;由模拟和

36、混合信号集成电路设计软件构成了IC CAD软件系统;此外,我们还在进行的A/D、D/A转换器开发的基础上建立了一整套的转换器设计方法和基本的电路单元库,为本项目的研发与生产打下了坚实的基础。同时,公司拥有LTX大型数模混合电路测试系统,建立了完整的A/D、D/A转换器电路测试开发平台,本项目只需针对性地进行测试方法研究和测试适配器的设计就可以满足A/D、D/A转换器的测试要求,从而形成了完整的A/D、D/A转换器开发设计平台。目前投入使用的设备清单如表1所示。表1 已投入设备清单序号型 号名 称数量(台)单价(万元)合计(万元)1Ultra60工作站17142382MU3633A合成信号发生器

37、135353MG3641合成信号发生器135354TLA715逻辑分析仪250100554845A示波器261266624A直流电源3267KEITHLEY2000数字万用表212合计28428同时,重庆电路设计有限责任公司根据A/D、D/A转换器参数测试精度高、测试难度大、测试平台应具有灵活、可变的特点,由高性能计算机和多台智能化的程控仪器构成了积木式结构的A/D、D/A转换器测试硬件环境,成功地对多个A/D、D/A转换器进行了测试。本项目可以在已建成的电路设计平台和测试平台的基础上完成,既降低了产品开发的成本和风险又减少了项目的投资。综上所述,本公司已完成过类似A/D、D/A转换器及单元电

38、路产品的研究开发,由于本公司已有类似产品开发经验,又有这方面专门人才,采用目前最新技术和最新工艺来进行产品开发和生产,完成本项目开发具有绝对优势,完全有能力成功开发本项目。三、投资分析(一)历史财务状况 公司近四年主要财务指标分析 单位:万元项目2002年2003年2004年2005年总资产960.281055.851034.421062.31负债317.52478.67326.13149.18所有者权益642.76628.41708.28913.13流动比率2.381.852.746.38速动比率2.361.622.163.42资产负债率26.88%45.34%31.5314.04%总收入3

39、1.491211.371698.121234.56产品销售收入20.391033.131644.121213.84利润总额-488.71-172.23195.43224.84净利润-488.71-172.23195.43224.84总资产报酬率-50.89%-16.31%18.8921.45%销售净利率-2396.81%-16.67%11.8918.52%净资产报酬率-76.03%-20.31%27.5927.73%就本公司的会计报表予以说明的事项如下:2002年至2003年公司的新产品和项目尚处在研发阶段,开发投入较大,出现亏损。从2004年开始公司部分产品已成型,形成销售,公司开始转亏为盈

40、。而2005年是公司产品结构由军用产品转入民用产品销售的一个阶段,由于军品的减少导致收入降低,但利润仍较2004年有所增长。(二)投资规模及依据,资金来源及使用计划该项目预计投资总额为400万元,资金来源为集成电路产业研究与开发专项资金资助款200万元,企业自筹200万元,如表2所示。表2 新增投资资金筹措及使用计划表项目金额(万元)资金来源(万元)用 途基金资助企业自有设计费301515项目研制过程中发生的差旅费,调研费,技术资料购买,评审费用等材料费603030项目研制中实际耗用的的动燃费及靶材、硅片、源、特气、化学制剂、版材等外协费1005050项目研制过程中,到外单位工艺流片、封装等所

41、发生的协作加工费用专用费301515主要是项目研制过程中的零星技术措施费、技术基础费等试验费201010项目研制过程中发生的防静电试验等试验验证费用固定资产使用费402020对直接用于项目研制的固定资产合理提取的固定资产使用费工资费603030从事项目研制的技术人员基本工资、补助工资、岗位津贴、加班费、奖金以及按规定比例提取的职工福利费等工资性支出管理费402020为组织和管理科研项目研制所发生的各种费用不可预见费201010 合计400200200(三)项目铺底流动资金来源本项目生产流动资金供应渠道主要为自有资金。(四)项目进度本项目需要投入有经验的混合信号集成电路设计师9人,A/D、D/A

42、转换器测试师1人,设计开发36个月。具体安排如下:2006年10月2007年12月 完成A/D、D/A转换器电路设计、版图设计,初步完成测试系统的建立;2008年1月2008年8月 完成第一次MPW工艺流片、测试分析、优化设计、改进设计;2008年9月2008年12月 完成第二次MPW工艺流片、测试分析、优化设计;2009年1月2009年6月 完成项目的工程批流片、测试分析,形成A/D、D/A转换器IP核;2009年7月2009年9月 完成项目的有关技术文件和验收资料编写。四、投资评估经济效益分析(一)项目形成的生产能力该项目完工后,能够每年为客户提供IP核10套。(二)盈亏平衡点和最大收益(

43、1)项目计算期项目计算期为8年,其中研发期3年,生产期5年。(2)成本中的有关问题说明产品销售税金及附加:增值税的进销项均按17%计算;城市维护建设税为增值税的7%,教育费附加为增值税的3%。所得税:根据国家集成电路设计业优惠税率15%计算。销售单价:本项目单价按30万元/套IP计算,并按年5的速度递减。销售数量:销量为10套IP核。表3 年均固定成本分析表 单位:万元序号费用项目年平均金额说明1销售人员工资102.5万元4人2广告费支出53管理费用104其他固定费用5合计30表4 量本利分析表序号项目金额(数量)说明1平均销售单价(万元)302年均固定成本(万元)303单位变动成本(万元)2

44、4单位边际贡献(万元)28平均销售单价-单位变动成本5单位边际贡献率93%单位边际贡献/平均销售单价6保本点销售量(套)2平均固定成本/单位边际贡献7保本点销售额(万元)60保本点销售量*平均销售单价从以上分析可以看出,年销售量在2套IP核时,能达到保本点销售额60万元。由表5可知,本项目最大销售量为10套/年,销售单价为30万元,最大销售额为300万元/年,净利润总额为922万元。(三)投资回收期从表5可知投资回收期为正式投产后1.98年。(四)预计年产量、品种,产值、利税表5 产量、产值和利税预测表年份研发期生产期生产期合计生产期年平均项目1-345678销售量(套)10 10 10 10

45、10 5010 销售单价(万元)30 28.5 27.08 25.72 24.44 27.15 销售收入(万元)300 285271 257 2441357 271.4 产品增值税(万元)49.346.75 44.37 41.9939.78 222.1944.44 城市维护建设税(万元)3.45 3.27 3.112.94 2.78 15.55 3.11 教育费附加(万元)1.48 1.4 1.33 1.261.19 6.661.33 变动成本(万元)20 20 20 20 20 100 20 固定成本(万元)30 30 30 30 30 150 30 总成本(万元)50 50 50 50 5

46、0 250 50 税前利润(万元)245.1 230.3 216.6 202.8 190 1084.8 217 所得税(万元)36.77 34.55 32.4930.42 28.5 162.73 32.55 净利润(万元)208.3195.8 184.1 172.4161.5 922.1184.4 创税合计91 85.97 81.3 76.68 72.25 407.2 81.44 由上表可以看出,公司预计该产品年均销售量为10套,品种为四种,生产期年均净利润为184万元,年均上交税金为81万元。五、其他方面分析(一)政策风险分析本项目产品符合国家大力提升电子信息产业核心竞争力的总体思路和原则,

47、符合国务院200018号文国务院关于鼓励软件产业和集成电路发展若干政策的通知的国家产业政策,符合国家发展改革委办公厅、信息产业部办公厅印发的2006年度集成电路产业研究与开发专项资金申报指南目录中“集成电路IP核评测、验证及标准研究”的技术政策,有利于实现我国集成电路产业的跨越式发展,在政策和法律上没有任何抵触。(二)经济环境风险分析当今世界半导体IP产业的发展速度日益加快,集成电路产品更新周期一般为34年,因此存在一定的技术风险。但AD/DA转换器电路是一种耐消耗产品,可广泛用于通信系统、数据采集系统和控制系统中,更新周期相对较长。而且,本项目产品具有较广的通用性和较强的兼容性,缩小了本项目

48、的经济风险。从IP核的使用情况来看,国内IP的商业化目前还面临商业模式的本地化问题,国外的IP交易模式在国内不一定完全适用。因为国外IP交易已很普遍,而国内不少IC设计公司则面临第一次吃螃蟹的问题。面对价格不菲的IP,用户因不了解其内部详细设计,还心存顾虑,而对经过验证的IP硬核用户会比较放心。随着国内IC设计公司对采用IP进行设计的普遍认同,需求从今年开始会有较快增长,尤其在通信SoC设计中将集成更多的模拟、混合信号IP。(三)自然灾害风险分析公司在重庆市南坪丹龙路7号重庆市经济技术开发区信息科技园内,该园区是以通信、电子、软件为特色的高科技园区,未发生过自然灾害。本项目不存在自然灾害风险。

49、 附表1资金来源落实情况 及使用计划 资金来源项目及使用年份集成电路研发资金银行贷款企业自筹其它合计资助贴息投资小计投资总概算200200400累计已投入资金计划期投入资金2002004002006年(本年)1010202007年3030602008年1001002002009年6060120项目简介基于标准工艺的ADC/DAC IP核开发项目总投资400万元,年均销售收入271.4万元,生产期年均净利润为184万元(税后),年均上交税金为81万元。基金资助开支范围具体内容人民币金额外汇金额供应厂家设备、仪器、软件购置原材料硅片、源片等20燃料动力水、电、气体等10资料、印刷租赁鉴定、验收项目

50、评审等10人力费用开发人员工资30 其中用于奖励费用调研费用差旅、咨询费等5其他外协流片、试验等125表2股权结构序号股东名称(前五位)出资额股权比例入股时间1信息产业部电子第二十四研究所165 82.5%2000年7月1日2郭林6.1 3.05%2000年7月1日3范麟6.1 3.05%2000年7月1日4龙绍周等6人各出资3.8各占1.9%2000年7月1日项目完成后达到的目标总体目标完成投资(万)400资产负债率(%)达到的生产阶段省级以上论文篇数5年生产能力10(套)专著0资产规模(万)专利2经济指标累计实现销售收入1357万元创汇0上缴税金407.2万元社会贡献率0净利润922.1万

51、元技术指标8位A/D转换器:工作电压:5V;转换时间:2uS;线性误差:1LSB。12位A/D转换器:工作电压:5V;转换时间:30uS;线性误差:2LSB。8位A/D转换器:工作电压:3.3V;转换速率:60MHz;线性误差:1LSB;无杂散动态范围:40dB。12位A/D转换器:工作电压:3.3V;转换速率:30MHz;线性误差:2.5LSB;无杂散动态范围:50dB。其他指标附表3信息产业主管部门意见-企 业 资 产 负 债 表编制单位:重庆电路设计有限责任公司 审计单位:中京华会计师事务所 2004年12月31日 单位:元资 产行次年 初 数期 末 数负 债 及 所 有 者 权 益行次

52、年 初 数期 末 数流动资产:流动负债:货币资金11403182.255666391.05短期借款461500000.00短期投资2应付票据47应收票据3应付帐款482704953.0010899应收帐款43711391.24385268.14预收帐款4911600减:坏帐准备5其他应付款5076503.09181296.77应收帐款净额63711391.24385268.14应付工资511130000.00预付帐款7291168.12968153.19应付福利费52294111.82597176.88应收出口退税8未交税金531700593.28-180352.00应收补贴款9未付利润54其

53、他应收款10其他未交款5510583.7110727.39存货111060707.721888317.38预提费用56待转其他业务支出12一年内到期的长期负债57待摊费用13其他流动负债58待处理流动资产净损失14流动负债合计654786744.93261348.04一年内到期的长期债券投资15长期负债:其他流动资产16长期借款66流动资产合计206541808.938944015.51应付债券67长期投资:长期应付款68长期投资21其他长期负债69固定资产:其中:住房周转金70固定资产原价2418513831875938长期负债合计764786744.903261348.04减:累计折旧25

54、475852.86661702.39递延税项:固定资产净值261375530.141214235.61递延税款贷项77固定资产清理27负债合计80在建工程28所有者权益:待处理固定资产净损失29实收资本812000000.002000000.00固定资产合计351375530.141214235.61(1、法人资本 )1650000.001650000.00无形资产及递延资产:(2、个人资本 )350000.00350000.00无形资产36(3、 )递延资产37346405.13185937.28(4、 )无形资产及递延资产合计40346405.13185937.28资本公积82970743

55、.762622235.48其他长期资产:盈余公积831131853.181425005.58其他长期资产41其中:公益金84380609.51478326.98递延税项:未分配利润85-625597.64135599.30递延税款借项42所有者权益合计883476999.307082840.36资产总计458263744.2010344188.40负债及所有者权益合计908263744.2010344188.40补充资料:1、已贴现的商业承兑汇票 元; 2、已包括在固定资产原价内的融资租入固定资产原价 元; 3、库存商品期末余额 686888.01 元; 4、商品削价准备期末余额 元。企业利润

56、及利润分配表2004年度编制单位:重庆电路设计公司 审计单位:中京华会计师事务所 单位:元项 目行 次上 年 数本 年 数一、主营业务收入110331304.8916441177.26减:折扣与折让2二、主营业务收入净额310331304.8916441177.26减:主营业务成本413754154.0913079171.01经营费用5主营业务税金及附加6152242.864362.53加:递延收益10代购代销收入11三、主营业务利润14-3575092.063357643.72加:其他业务利润1553771.14减:营业费用727844.24549868.64管理费用161528399.421409620.53财务费用17-31746.22-16231.65存货跌价损失18

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!