电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22

上传人:住在山****ck 文档编号:108695963 上传时间:2022-06-15 格式:DOCX 页数:7 大小:21.71KB
收藏 版权申诉 举报 下载
电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22_第1页
第1页 / 共7页
电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22_第2页
第2页 / 共7页
电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22_第3页
第3页 / 共7页
资源描述:

《电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22》由会员分享,可在线阅读,更多相关《电子科技大学22春“电子信息工程”《EDA技术》离线作业(一)辅导答案22(7页珍藏版)》请在装配图网上搜索。

1、书山有路勤为径,学海无涯苦作舟! 住在富人区的她电子科技大学22春“电子信息工程”EDA技术离线作业(一)辅导答案一.综合考核(共50题)1.VHDL语言共支持四种常用库,其中()库是用户的VHDL设计现行工作库。A. IEEEB. WORKC. VITALD. STD参考答案:B2.在VHDL的CASE语句中,条件语句中的“=”不是操作符号,其作用相当于()。A.IFB.THENC.ANDD.OR参考答案:B3.请在下例的语句中选择所需的符号_。signal a,b,c:std_logic;c_a+b after 10ns;A.:=B.C.=D.=参考答案:B4.综合是EDA设计流程的关键步

2、骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;在下面对综合的描述中,()是错误的。A.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件B.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束C.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的D.综合是纯软件的转换过程,与器件硬件结构无关参考答案:D5.进程语句的启动条件是()。A.wait语句或敏感信号量B.wait语句C.敏感信号量D.wait语句或且敏感信号量参考答案:A6.在VHDL中,IF语句中至少应有1个条件句,条件

3、句必须由()表达式构成。A.BITB.STD_LOGICC.BOOLEAND.INTEGER参考答案:C7.VHDL的字符是以()括起来的数字、字母和符号。A.单引号B.双引号C.括号D.方括号参考答案:A8.下列关于变量的说法正确的是()。A.变量是一个局部量,它只能在进程和子程序中使用B.变量的赋值不是立即发生的C.在进程的敏感信号表中,既可以使用信号,也可以使用变量D.变量赋值的一般表达式为目标变量名表达式参考答案:A9.执行MAX+PLUSII的()命令,可以对设计的电路进行仿真。A.create default symbolB.compilerC.simulatorD.program

4、mer参考答案:C10.关于数组A的定义如下signal Abit_vector7 downto 0;那么,A“00110101”,A6 downto 5=()。A.00B.10C.01D.11参考答案:C11.EDA工具不包括()等模块。A.HDL综合器B.控制器C.适配器D.下载器参考答案:B12.不符合1992VHDL标准的标识符是()。A.a1b1B.a_2_3C.a123D.on参考答案:D13.2006年推出的Core2微处理器芯片的集成度达()万只晶体管。A.2亿3千B.2亿C.1亿D.5亿参考答案:A14.变量和信号的描述正确的是()。A.变量赋值符号是:=B.信号赋值符号是:

5、=C.变量赋值符号是D.二者没有区别参考答案:A15.根据VHDL语法规则,下面哪个标识符是非法的标识符?()A.notAckB.constantC.FFT_1024_1D.state0参考答案:B16.库(LIBRARY)包括哪几大类?()A.IEEE 库、STD 库、面向ASIC的库、用户定义库B.IEEE 库、STD 库、WORK库、用户定义库C.IEEE 库、STD 库、WORK库、面向ASIC的库、用户定义库D.STD 库、WORK库、面向ASIC的库、用户定义库参考答案:C17.使用Quartus II工具软件修改设计元件符号,应采用()方式。A.图形编辑B.文本编辑C.符号编辑D

6、.波形编辑参考答案:C18.在VHDL语言中,下列对时钟边沿检测描述中,错误的是()。A.if clkevent and clk=1 thenB.if falling_edge(clk) thenC.if clkevent and clk=0 thenD.if clkstable and not clk=1 then参考答案:D19.在结构体说明中的几种结构体功能描述语句为()语句。A.顺序执行B.并行执行C.顺序/并行执行D.循环执行参考答案:A20.顺序语句中的转向控制语句包括()。A.if 语句、case 语句、return 语句、Exit 语句B.if 语句、case 语句、Loop

7、语句、Next 语句、Exit 语句C.if 语句、case 语句、Loop 语句、return 语句D.case 语句、Loop 语句、Next 语句、null 语句参考答案:B21.在VHDL中,()的数据传输是立即发生的,不存在任何延时的行为。A.信号B.常量C.数据D.变量参考答案:D22.Altera FLEX 10K 系列器件中的EAB大小为()位。A.256B.512C.1024D.2048参考答案:D23.时间尺度定义为timescale 10ns/100ps,选择正确答案()A.时间精度10nsB.时间单位100psC.时间精度100psD.时间精度不确定参考答案:C24.下

8、面对利用原理图输入设计方法进行数字电路系统设计,哪一种说法是正确的()。A.原理图输入设计方法直观便捷,很适合完成较大规模的电路系统设计B.原理图输入设计方法一般是一种自底向上的设计方法C.原理图输入设计方法无法对电路进行功能描述D.原理图输入设计方法不适合进行层次化设计参考答案:B25.下面哪一条命令是MAXPLUSII在时序仿真时执行加载节点的命令?()A.file-set project to current fileB.assign-pin/location chipC.node-enter node from SNFD.file-create default symbol参考答案:C

9、26.以下不属于EDA技术的特点是()。A.用软件方式设计硬件B.用硬件方式设计软件C.设计过程中可仿真D.系统可现场编程参考答案:D27.VHDL常用的库是()标准库。A.IEEEB.STDC.WORKD.PACKAGE参考答案:A28.在VHDL的IEEE标准库中,预定义的标准逻辑位STD_LOGIC的数据类型中是用()表示的。A.小写字母和数字B.大写字母数字C.大或小写字母和数字D.全部是数字参考答案:B29.EAB中RAM的大小可灵活配置,Altera FLEX 10K 系列器件中的EAB作RAM用时,有哪几种配置模式?()A.512x8,1024x4,2048x2,4096x1B.

10、256x8,512x4,1024x2,2048x1C.256x4,512x2,1024x1D.256x16,512x8,1024x4,2048x2参考答案:B30.在VHDL中,可以用()表示数据或地址总线的名称。A.下标名B.段名C.总线名D.字符串参考答案:B31.符合1988VHDL标准的标识符是()。A.a_2_3B.a_2C.2_2_aD.2a参考答案:A32.下列关于信号的说法不正确的是()。A.信号相当于器件内部的一个数据暂存节点B.信号的端口模式不必定义,它的数据既可以流进,也可以流出C.在同一进程中,对一个信号多次赋值,其结果只有第一次赋值起作用D.信号在整个结构体内的任何地

11、方都能适用参考答案:C33.下例程序执行后,X和Y的值分别为()。Process(A,B,C) variable D:std_logic; begin D:=A; XA.B+C和B+AB.B+A和B+CC.B+C和B+CD.B+A和B+A参考答案:B34.常用的硬件描述语言有()。A.VHDL、Verilog、C语言B.ABEL、C+C.VHDL、Verilog、ABELD.汇编语言、ABEL、VHDL参考答案:C35.下列关于信号的说法不正确的是()。A.信号相当于器件内部的一个数据暂存节点。B.信号的端口模式不必定义,它的数据既可以流进,也可以流出。C.在同一进程中,对一个信号多次赋值,其

12、结果只有第一次赋值起作用。D.信号在整个结构体内的任何地方都能适用。参考答案:C36.“a=4b1100,b=4bx110”选出正确的运算结果()。A.a&b=0B.a&b=1C.b&a=xD.b&a=x参考答案:B37.使用Quartus的图形编辑方式输入的电路原理图文件必须通过()才能进行仿真验证。A.编辑B.编译C.综合D.编程参考答案:B38.Altera公司开发的开发软件为()。A.FoundationB.ispDesignEXPERTC.MaxplusD.ISE参考答案:C39.文本输入方式是指采用()进行电路设计的方式。A.CB.硬件描述语言C.CD.JAVA参考答案:B40.一

13、般把EDA技术的发展分为()个阶段。A.5B.4C.3D.2参考答案:C41.在VHDL中,为了使已声明的数据类型、子程序、元件能被其他设计实体调用或共享,可以把他们汇集在()中。A.设计实体B.子程序C.结构体D.程序库参考答案:D42.执行MAX+PLUS II的()命令,可以为设计电路建立一个元件符号。A.create default symbolB.simulatorC.compilerD.timing analyzer参考答案:A43.在EDA工具中,能将硬件描述语言转换为硬件电路的重要工具软件称为()。A.仿真器B.综合器C.适配器D.下载器参考答案:D44.VHDL语言中变量定义

14、的位置是()。A.实体中任何位置B.实体中特定位置C.结构体中任何位置D.结构体中特定位置参考答案:D45.使用Quartus工具软件实现原理图设计输入,应采用()方式。A.图形编辑B.文本编辑C.符号编辑D.波形编辑参考答案:A46.以下工具中属于FPGA/CPLD开发工具的专用综合器的是()。A.ModelSimB.Leonardo SpectrumC.Active HDLD.Quartus II参考答案:B47.STD_LOGIG_1164中定义的高阻是字符()。A.XB.xC.zD.Z参考答案:D48.在VHDL中,用语句()表示检测clock的下降沿。A.clockEVENTB.clockEVENT AND clock=2C.clok=1D.clockEVENT AND clock=1参考答案:D49.“a=4b1100,b=4bx110”选出正确的运算结果()。A.a&b=0B.a&b=1C.b&a=xD.b&a=x参考答案:B50.一个完整结构的结构体由哪两个基本层次组成()。A.数据说明和进程B.结构体说明和结构体功能描述C.顺序描述语句和并行执行语句D.结构体例化和结构体赋值参考答案:B

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!