实验1TTL集成逻辑门的逻辑功能与参数测试干货分享

上传人:仙*** 文档编号:34776472 上传时间:2021-10-23 格式:DOC 页数:14 大小:1.63MB
收藏 版权申诉 举报 下载
实验1TTL集成逻辑门的逻辑功能与参数测试干货分享_第1页
第1页 / 共14页
实验1TTL集成逻辑门的逻辑功能与参数测试干货分享_第2页
第2页 / 共14页
实验1TTL集成逻辑门的逻辑功能与参数测试干货分享_第3页
第3页 / 共14页
资源描述:

《实验1TTL集成逻辑门的逻辑功能与参数测试干货分享》由会员分享,可在线阅读,更多相关《实验1TTL集成逻辑门的逻辑功能与参数测试干货分享(14页珍藏版)》请在装配图网上搜索。

1、一、实验目的1、掌握TTL集成与非门的逻辑功能和主要参数的测试方法2、掌握TTL器件的使用规则 3、进一步熟悉数字电路实验装置的结构,基本功能和使用方法二、实验原理本实验采用双四输入与非门74LS20,即在一块集成块内含有两个互相独立的与非门,每个与非门有四个输入端。其逻辑框图、符号及引脚排列如图1(a)、(b)、(c)所示。(b) (a) (c) 图1 74LS20逻辑框图、逻辑符号及引脚排列 1、与非门的逻辑功能与非门的逻辑功能是:当输入端中有一个或一个以上是低电平时,输出端为高电平;只有当输入端全部为高电平时,输出端才是低电平(即有“0”得“1”,全“1”得“0”。)其逻辑表达式为 Y

2、2、TTL与非门的主要参数 (1) 输出低电平VOL:输出低电平是指与非门的所有输入端都接高电平时的输出电平值。测试电路如图2(a)所示。(2)输出高电平VOH:输出高电平是指与非门有一个以上输入端接低电平时的输出电平值。测试电路如图2(b)所示。+5VVOL+5VVOH(a)(b)图2 VOH、VOL测试电路图 (3)低电平输出电源电流ICCL和高电平输出电源电流ICCH 与非门处于不同的工作状态,电源提供的电流是不同的。ICCL是指所有输入端悬空,输出端空载时,电源提供器件的电流。ICCH是指输出端空截,每个门各有一个以上的输入端接地,其余输入端悬空,电源提供给器件的电流。通常ICCLIC

3、CH,它们的大小标志着器件静态功耗的大小。 器件的最大功耗为PCCLVCCICCL。手册中提供的电源电流和功耗值是指整个器件总的电源电流和总的功耗。ICCL和ICCH测试电路如图3(a)、(b)所示。注意:TTL电路对电源电压要求较严,电源电压VCC只允许在5V10的范围内工作,超过5.5V将损坏器件;低于4.5V器件的逻辑功能将不正常。 (a) (b) (c) (d)图3 TTL与非门静态参数测试电路图 (4)低电平输入电流IiL和高电平输入电流IiH。IiL是指被测输入端接地,其余输入端悬空,输出端空载时,由被测输入端流出的电流值。在多级门电路中,IiL相当于前级门输出低电平时,后级向前级

4、门灌入的电流,因此它关系到前级门的灌电流负载能力,即直接影响前级门电路带负载的个数,因此希望IiL小些。IiH是指被测输入端接高电平,其余输入端接地,输出端空载时,流入被测输入端的电流值。在多级门电路中,它相当于前级门输出高电平时,前级门的拉电流负载,其大小关系到前级门的拉电流负载能力,希望IiH小些。由于IiH较小,难以测量,一般免于测试。 IiL与IiH的测试电路如图3(c)、(d)所示。 (5)扇出系数NO扇出系数NO是指门电路能驱动同类门的个数,它是衡量门电路负载能力的一个参数,TTL与非门有两种不同性质的负载,即灌电流负载和拉电流负载,因此有两种扇出系数,即低电平扇出系数NOL和高电

5、平扇出系数NOH。通常IiHIiL,则NOHNOL,故常以NOL作为门的扇出系数。NOL的测试电路如图4所示,门的输入端全部悬空,输出端接灌电流负载RL,调节RL使IOL增大,VOL随之增高,当VOL达到VOLm(手册中规定低电平规范值0.4V)时的IOL就是允许灌入的最大负载电流,则 通常NOL8 (6)电压传输特性门的输出电压vO随输入电压vi而变化的曲线vof(vi) 称为门的电压传输特性,通过它可读得门电路的一些重要参数,如输出高电平 VOH、输出低电平VOL、关门电平VOff、开门电平VON、阈值电平VT 及抗干扰容限VNL、VNH等值。测试电路如图5所示,采用逐点测试法,即调节RW

6、,逐点测得Vi及VO,然后绘成曲线。 图4 扇出系数测试电路 图5 传输特性测试电路 (7)平均传输延迟时间tpdtpd是衡量门电路开关速度的参数,它是指输出波形边沿的0.5Vm至输入波形对应边沿0.5Vm点的时间间隔,如图6所示。 (a) 传输延迟特性 (b) tpd的测试电路 图6图6(a)中的tpdL为导通延迟时间,tpdH为截止延迟时间,平均传输延迟时间为 tpd的测试电路如图6(b)所示,由于TTL门电路的延迟时间较小,直接测量时对信号发生器和示波器的性能要求较高,故实验采用测量由奇数个与非门组成的环形振荡器的振荡周期T来求得。 其工作原理是:假设电路在接通电源后某一瞬间,电路中的A

7、点为逻辑“1”,经过三级门的延迟后,使A点由原来的逻辑“1”变为逻辑“0”;再经过三级门的延迟后,A点电平又重新回到逻辑“1”。电路中其它各点电平也跟随变化。说明使A点发生一个周期的振荡,必须经过6 级门的延迟时间。因此平均传输延迟时间为 TTL电路的tpd一般在10nS40nS之间。74LS20主要电参数规范如表1所示表1 参数名称和符号规范值单位测 试 条 件直流参数导通电源电流ICCL14mAVCC5V,输入端悬空,输出端空载截止电源电流ICCH7mAVCC5V,输入端接地,输出端空载低电平输入电流IiL1.4mAVCC5V,被测输入端接地,其他输入端悬空,输出端空载高电平输入电流IiH

8、50AVCC5V,被测输入端Vin2.4V,其他输入端接地,输出端空载。1mAVCC5V,被测输入端Vin5V,其他输入端接地,输出端空载。输出高电平VOH2.4VVCC5V,被测输入端Vin0.8V,其他输入端悬空,IOH400A。输出低电平VOL0.4VVCC5V,输入端Vin2.0V,IOL12.8mA。扇出系数NO8交流参数平均传输延迟时间tpd20nsVCC5V,被测输入端输入信号:Vin3.0V,f2MHz。三、实验设备与器件 1、+5V直流电源 2、逻辑电平开关 3、逻辑电平显示器 4、直流数字电压表 5、直流毫安表 6、直流微安表7、74LS202、1K、10K电位器,200电

9、阻器(0.5W)四、实验内容在合适的位置选取一个14P插座,按定位标记插好74LS20集成块。1、74LS20主要参数的测试 (1)分别按图2、3、4、6(b)接线并进行测试,将测试结果记入表2中。表2VOH(V)VOL(V)ICCL(mA)ICCH(mA)IiL(mA)IOL(mA)tpd = T/6(ns)4.390.1651.360.900.2216.173.18 33(2)接图5接线,调节电位器RW,使vi从OV向高电平变化,逐点测量vi和vO的对应值,记入表3中。 表3Vi(V)0 0.20.40.60.81.01.52.02.53.03.54.0VO(V)4.304.394.404

10、.394.282.741.840.160.160.160.160.162 验证TTL集成与非门74LS20的逻辑功能(1) 通过测试与非门输出电压进行验证。按图7接线,与非门的四个输入端接逻辑开关输出插口,以提供“0”与“1”电平信号,开关向上,输出逻辑“1”,向下为逻辑“0”。用万用表测量与非门的输出端电压。按表4的五种情况逐个验证集成块中两个与非门的逻辑功能。将所测电压填入表4右端。74LS20有4个输入端,有16个最小项,在实际测试时,只要通过对输入1111、0111、1011、1101、1110五项进行检测就可判断其逻辑功能是否正常。 表4输入输 出AnBnCnDnY1(V)Y2(V)

11、11110.030.0301114.44.410114.44.411014.44.411104.44.4接逻辑开关+5V图7 测电压验证与非门逻辑功能逻辑图(2) 通过观察与非门输入输出电压波形进行验证。+5V&ViVo&+5VViVo(a) (b) 图8 测波形验证与非门逻辑功能图 分别按图8(a)、(b)接线,将其中一个输入端接信号发生器TTL方波(频率为1kHz),用示波器观察两种电路的输入输出波形,记录于图9(a)、(b)。VottViVottVi (a) (b) 图9 波形图五、集成电路芯片简介数字电路实验中所用到的集成芯片都是双列直插式的,其引脚排列规则如图1所示。识别方法是:正对

12、集成电路型号(如74LS20)或看标记(左边的缺口或小圆点标记),从左下角开始按逆时针方向以1,2,3,依次排列到最后一脚(在左上角)。在标准形TTL集成电路中,电源端VCC一般排在左上端,接地端GND一般排在右下端。如74LS20为14脚芯片,14脚为VCC,7脚为GND。若集成芯片引脚上的功能标号为NC,则表示该引脚为空脚,与内部电路不连接。六、TTL集成电路使用规则1、接插集成块时,要认清定位标记,不得插反。2、电源电压使用范围为4.5V5.5V之间,实验中要求使用Vcc5V。电源极性绝对不允许接错。3、闲置输入端处理方法 (1) 悬空,相当于正逻辑“1”,对于一般小规模集成电路的数据输

13、入端,实验时允许悬空处理。但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。 (2) 直接接电源电压VCC(也可以串入一只110K的固定电阻)或接至某一固定电压(2.4V4.5V)的电源上, 或与输入端为接地的多余与非门的输出端相接。 (3) 若前级驱动能力允许,可以与使用的输入端并联。4、输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R680时,输入端相当于逻辑“0”;当R4.7 K时,输入端相当于逻辑“1”。对于不同系列的器件,要求的阻值不同。5、输出端不允

14、许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅会使电路逻辑功能混乱,并会导致器件损坏。 6、输出端不允许直接接地或直接接5V电源,否则将损坏器件,有时为了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vcc,一般取R35.1 K。七、实验报告总结1.实验所测数据要填入相应表格,所画波形要标出幅值和周期,并标出单位。(单位和画图在上面所示) 原波形 图(a)接线波形 图(B)接线波形单位图像2、画出实测的电压传输特性曲线,并从中读出各有关参数值。由图像可以的出:开门电平Von为2V左右,关门电平Voff为1.4V左右,输出高电平Voh为4.4V左右,输出低电平V

15、ol为0.16V左右。3、记录、整理实验结果,并对结果进行分析。 结果在误差范围之内,结果符合与非门的逻辑功能,实验结果成立。各项数据结果如上所示4、实验总结及体会。 实验总结:1、 通过实验,可以得出TTL集成逻辑门(与非门)的逻辑功能,实验测得结果如表达式所示: Y=(a+b+c+d)2、 从实验图像放大仔细观察可得,图像输出波形与原来波形有极微小延时,符合实际情况3、 通过主要参数的测量,可以得出扇出系数为73.18,说明该集成块的负载能力大,tpd说明平均延时时间较长,经过查阅相关资料,74LS20中LS为low speed的意思,低速的集成块,延时的时间相对高速的较长体会:通过实验,可以了解到与非门的工作状态,与逻辑功能,符合书本所说的,虽然误差是无可避免的,但是实验结果是相符的。实验是最好验证理论的手法,通过实验可以锻炼自己对实验过程的严谨。在实验中需要注意以下几点:1、 在连接线路的时候必须要进行断电处理2、 插入集成块的时候要细心,不要弄坏针脚,注意小缺口是向左的3、 用万用表检测的时候要注意电流档和电压档的选择4、 【感谢您的阅览,下载后可自由复制或修改编辑,敬请您的关注】5、6、7、 感谢您的阅览以及下载,关注我,每天更新8、9、14 / 14文档交流

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!