一种基于厚膜工艺的电路版图设计

上传人:卢****6 文档编号:26866562 上传时间:2021-08-13 格式:DOCX 页数:2 大小:13.51KB
收藏 版权申诉 举报 下载
一种基于厚膜工艺的电路版图设计_第1页
第1页 / 共2页
一种基于厚膜工艺的电路版图设计_第2页
第2页 / 共2页
资源描述:

《一种基于厚膜工艺的电路版图设计》由会员分享,可在线阅读,更多相关《一种基于厚膜工艺的电路版图设计(2页珍藏版)》请在装配图网上搜索。

1、一种基于厚膜工艺的电路幅员设计 摘要:在电子线路幅员设计中,通常采用印刷线路板技术。如果结合厚膜工艺技术,可以实现元器件数目繁多,电路连接复杂,且安装空间狭小的电路幅员设计。通过对3种不同电路幅员设计方案的理论分析,确定了惟一能满足要求的设计方案。基于外形尺寸的要求,综合考虑电路的性能和元件的封装形式,通过合理的电路分割和布局设计,验证了设计方案的合理性和可实现性。表达了厚膜工艺技术在电路幅员设计中强大的优越性,使一个按常规的方法无法实现的电路幅员设计问题迎刃而解。关键词:电路幅员设计;电路分割设计;厚膜混合集成电路;厚膜工艺中图分类号:TN710?34文献标识码:A文章编号:1004?373

2、X202104?0118?03Circuitlayoutdesignbasedonthick?filmprocessPUYa?filmprocesswasreflectedinthecircuitlayoutdesign.Thedifficultythattheconventionalmethodsforcircuitlayoutdesigncouldnotovercomewassolvedeasily.Keywords:circuitlayoutdesign;circuitsegmentingdesign;thick?filmhybridcircuit;thick?filmprocess0引

3、言随着电子技术的飞速开展,对电子设备、系统的组装密度的要求越来越高,对电路功能的集成度、可靠性等都提出了更高的要求。电子产品不断地小型化、轻量化、多功能化。除了集成电路芯片的集成度越来越高外,电路结构合理的幅员设计在体积小型化方面也起着举足轻重的作用。1厚膜工艺技术简述厚膜工艺技术是将导电带和电阻通过丝网漏印、烧结到陶瓷基板上的一种工艺技术【1】。厚膜混合集成电路是在厚膜工艺技术的根底上,将电阻通过激光精调后,再将贴片元器件或裸芯片装配到陶瓷基板上的混合集成电路【2】。厚膜混合集成电路根本工艺流程图见图1。图1厚膜工艺流程图厚膜工艺与印制板工艺比较见表1。2电路幅员设计2.1设计要求将电路原理

4、图图2,图3平面化设计在直径为34mm的PCB板上对电路进行分析后无需考虑相互干扰,外形尺寸图见图4。其中:序列号及电源为需要引出的引脚。表1厚膜工艺与印制板工艺比较方案根据电路原理图,对以下3个方案逐一进行分析:1方案1:在印制板上双面布线简单计算一下各种元器件所占面积:贴片电阻电容:4.846=220.8mm2;贴片二三极管:8.95=44.5mm2;贴片集成电路:773+72=303mm2;贴片运算放大器:33.4411=367.84mm2;电位器:384=152mm2;晶振:16mm2。元器件的总面积:220.8+44.5+303+367.84+152+16=1104.14mm211c

5、m2。印制板的可利用面积单面:3.1414.52=660.185mm26.6cm2。很显然,利用双面布局布线,印制板的面积远远满足不了设计的需要。另外,印制板为圆形,元件布局时面积的利用率更低。所以仅仅利用印制板的面积来进行平面化设计,理论上不可行。2方案2:印制板上安装双列直插式厚膜电路模块采用厚膜工艺和印制板工艺相结合的方法进行布局布线。首先将电路原理图进行合理分割,确定要利用厚膜工艺进行设计的那局部电路,剩余局部电路那么布线到印制板上。用厚膜工艺的电路,在陶瓷基板上采用双面布线,组装贴片元器件,可以增大布线的面积。然而,为了和印制板结合起来,双列直插式厚膜电路模块的引出端数目需求较多,采

6、用最多的引出脚数量,也满足不了印制板与厚膜电路电连接的需要。假设采用裸芯片元件进行布线,那么必须采用金属全密封封装。由于金属外壳的存在,导致基片的面积变得更小,模块的引出端数目随之减少。另外,裸芯片的电路只能采用单面布线,这样不能满足元件放置的需要,更不可能实现布线的需求。所以该方案也不可行。3方案3:印制板上安装2个单列直插式厚膜电路模块由方案1和方案2得知:1必须在印制板上安装厚膜电路模块;2采用2个单列直插式厚膜电路模块,且均采用双面布线。2个单列直插式厚膜电路模块和1个双列直插式模块进行比较,虽然引出脚数目相等,但2个单列直插式电路比1个双列直插式电路的布线面积增大了1倍。对于圆形的印

7、制板,将2个厚膜电路模块平行放置在直径上和与直径平行的最近位置,就可以保证厚膜电路模块和印制板之间的过渡线数目最多,且高度不会超过允许高度。经验证,这样的布局到达了厚膜电路模块和印制板上电路连接的需要,而且所有元件到达合理放置。所以,方案3是可行的。2.2.3电路幅员设计过程3?4根据印制板外形尺寸的要求,2个单列直插式厚膜电路模块的陶瓷基片分别选用32mm16.5mm0.8mm和30mm16.5mm0.8mm两种,根据电路的工作原理,对2个电路原理图进行合理分割,可调元器件和大体积元件放置在印制板上,不可调局局部别放置在两个陶瓷基片上,经过合理布图,陶瓷基板上PCB图分别见图5,图6。图5厚

8、膜电路1正面和反面图6厚膜电路2正面和反面红色为一次导体,浅绿色为介质,深蓝色,红色为一次导体,湖蓝色为介质,为二次导体,其余颜色为厚膜电阻,紫色为二次导体,其余颜色为厚膜电阻,共有13个引出脚。共有12个引出脚。将两个厚膜电路模块按照厚膜电路的工艺进行封装完成后,作为印制板上的两个元器件,将其与厚膜电路模块外的元件在印制板上进行布局布线设计,即可完成整个电路的幅员设计,并到达了设计要求。整个产品的印制板装配图见图7。图7中,W1W4为电位器,X为晶振,J1和J2分别为两块单列直插式厚膜电路模块。C2为片式钽电容,U7为SO?8集成电路,R*为片电容,其余为引出脚。图7印制板装配图3结语在电路

9、幅员的设计过程中,充分考虑到调试的需要,将需调试的元件和体积较大的元件放置在印制板上,无需调试的小体积元件放置在厚膜电路模块里,使得仅利用印制板难以完成的布图任务因巧妙利用厚膜工艺集成而大大缩小了产品的体积,从而实现了复杂电路体积小型化的目的,而且使产品美观,调试方便。厚膜技术从早期应用在航空航天、卫星通信等领域,开展到现在的汽车、家用电器、音响设备等工业领域,无不说明厚膜工艺技术有着很好的开展前景和实用价值。参考文献【1】郑福元,周立飞,虎轩东.厚薄膜混合集成电路:设计、制造和应用M.北京:科学出版社,1984.【2】吕乃康,樊百昌.厚膜混合集成电路M.西安:西安交通大学出版社,1990.【3】崔玮.Protel99SE电路原理图与电路板设计教程M.北京:北京海洋出版社,2021.【4】黄智伟.印制电路板PCB设计技术与实践M.北京:中国工业出版社,2021.【5】潘长开,田学军,叶峰.基于SIFT算法的PCB板基准点匹配J.现代电子技术,2021,3512:84?86.【6】王爱珍.高速数字PCB板设计中的信号完整性分析J.现代电子技术,2021,321:177?180.

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!