锁相环基本原理

上传人:仙*** 文档编号:130319260 上传时间:2022-08-04 格式:DOC 页数:118 大小:429KB
收藏 版权申诉 举报 下载
锁相环基本原理_第1页
第1页 / 共118页
锁相环基本原理_第2页
第2页 / 共118页
锁相环基本原理_第3页
第3页 / 共118页
资源描述:

《锁相环基本原理》由会员分享,可在线阅读,更多相关《锁相环基本原理(118页珍藏版)》请在装配图网上搜索。

1、Four short words sum up what has lifted most successful individuals above the crowd: a little bit more.-author-date锁相环基本原理1锁相环基本原理一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, Ud = Kd (io) UF = Ud F(s) i o 图1 一鉴相器(PD) 构成鉴相器的电路形式很多,这里仅介绍实验中用到的两种鉴相器。1 异或门鉴相器 异或门的逻辑真值表示于表1,图2是逻辑符号图。输入输出 A

2、 B F000011101110表1 图2从表1可知,如果输入端A和B分别送 2入占空比为50%的信号波形,则当两者存在相位差D时,输出端F的波形的占空比与D有关,见图3。将F输出波形通过积分器平滑,则积分器输出波形的平均值,它同样与D有关,这样,我们就可以利用异或门来进行相位到电压 D的转换,构成相位检出电路。于是经积 图3分器积分后的平均值(直流分量)为: U U = Vdd * D/ p (1) Vcc 不同的D,有不同的直流分量Vd。D与V的关系可用图4来描述。从图中可知,两者呈简单线形关 1/2Vcc系:Ud = Kd *D (2) 1/2 DKd 为鉴相灵敏度 图4 2 边沿触发鉴

3、相器 前已述及,异或门相位比较器在使用时要求两个作比较的信号必须是占空比为50%的波形,这就给应用带来了一些不便。而边沿触发鉴相器是通过比较两输入信号的上跳边沿(或下跳边沿)来对信号进行鉴相,对输入信号的占空比不作要求。二 压控振荡器(VCO)压控振荡器是振荡频率0受控制电压UF(t)控制的振荡器,即是一种电压频率变换器。VCO的特性可以用瞬时频率0(t)与控制电压UF(t)之间的关系曲线来表示。未加控制电压时(但不能认为就是控制直流电压为0,因控制端电压应是直流电压和控制电压的叠加),VCO的振荡频率,称为自由振荡频率om,或中心频率,在VCO线性控制范围内,其瞬时角频率可表示为:o(t)=

4、 om + K0 UF(t)式中,K0VCO控制特性曲线的斜率,常称为VCO的控制灵敏度,或称压控灵敏度。三 环路滤波器这里仅讨论无源比例积分滤波器如图5。其传递函数为:式中:1 = R1 C 2 = R2 C 图5 四 锁相环的相位模型及传输函数 图6图6为锁相环的相位模型。要注意一点,锁相环是一个相位反馈系统,在环路中流通的是相位,而不是电压。因此研究锁相环的相位模型就可得环路的完整性能。由图6可知:(1) 当A点断开环路时,锁相环的开环相位传输函数为KL(S)= (2) 环路闭合时的相位传输函数为 H(S)(3) 环路闭合时的相位误差传输函数为He(S)=当环路滤波器选用无源比例积分滤波

5、器时,经推导可得:H(S)=式中, ,1 = R1 C ,2 = R2 C2xx= , K = Kd Ko 同样可得:He(S)=n称为系统的固有频率或自然角频率; x 称为系统的阻尼系数。 要注意的是上面讨论中的指的是输入信号相位的变化角频率,而不是输入信号本身的角频率。如输入信号是调频信号,则指的是调制信号的角频率而不是载波的角频率。五 锁相环的同步与捕捉 锁相环的输出频率(或VCO的频率)o能跟踪输入频率i的工作状态,称为同步状态,在同步状态下,始终有o = i。在锁相环保持同步的条件下,输入频率i的最大变化范围,称为同步带宽,用DH 表示。超出此范围,环路则失锁。失锁时,oi,如果从两

6、个方向设法改变i,使i向o靠拢,进而使Do =(io),当Do小到某一数值时,环路则从失锁进入锁定状态。这个使PLL经过频率牵引最终导致入锁的频率范围称为捕捉带Dp。同步带DH,捕捉带Dp 和VCO 中心频率o的 关系如图7。 图7 实验原理及步骤利用CMOS固有的低功耗、宽工作电源、集成度高等特点,可以设计出性能良好、使用方便的锁相环单片电路。其中CD4046是一种能工作在1MHZ以下的通用PLL产品,它广泛应用于通信计算机接口领域。图8示出CD4046的电路方框功能图。在这个单片集成电路中,内含两个相位比较器,其中PD1是异或门鉴相器;PD2是边沿触发式鉴相器。另外电路中含有一个VCO,一

7、个前置放大器A1,一个低通滤波器输出缓冲放大器A2和一个内部5V基准稳压管。从图8可看出,引脚(16)是正电源引入端;(8)脚是负电源端,在用单电源时接地;(6)脚,(7)脚外接电阻C67;(11)脚外接电阻R11和C67决定了VCO的自由振荡频率;(12)脚外接电阻R12,它用作确定在控制电压为零时的最低振荡频率fomin ;(5)脚为VCO禁止端,当(5)脚加上“1”电平 图8 CD4046原理图(即VDD)时,VCO停止工作,当为“0”电平(即VSS)时,VCO工作;(14)脚是PLL参考基准输入端;(4)脚是VCO输出;(3)是比较输入端;(2)和(13)脚分别是PD1和PD2的输出端

8、;(9)脚是VCO的控制端;(10)是缓冲放大器的输出端;(1)脚和(2)脚配合可做锁定指示;(15)脚是内设5V基准电压输出端实验一、PLL参数测试一、压控灵敏度KO的测量 如图9,V(9)从09V每隔1伏测一点,作出f-V(9)曲线,从曲线求KO。(KO的单位是rad/s.v)同时测出V(9)= 1/2VDD = 4.5V时VCO的频率fo 、示波器(即中心频率) 图9二、鉴相灵敏度Kd的测量。测量方框如图10,其中LPF 为附录3中的(b)。由于取值R2=100K RW和R2=R3,则运放的同相增益: 10K 反相增益 : 图10 所以运放的输出UA = KA UF + KM UM =

9、2UF - UW 信号源为频率连续可调的方波发生器。实验步骤1. 用另一块4046(记为4046B,图9那块记为4046A)组装一信号源,如图11。2. 按图10接实验图,注意运放324和RW的工作电压为9V和-5V,4046的电压为9V和OV。由于实验中的稳压电源只能提供两路电源,而实际需要三路,所以应将稳压电源输出分别调节到+12V和-5V。9V电压由+12V 经三端稳压器7809降压后提供。 图11 3. 断开信号源和4046A的PD1的连接,调RW,使4046A 的VCO的频率为中心频率fO,同时调信号源的输出频率也为4046A的中心频率fO。4. 连接信号源和4046A的PD1 ,用

10、双踪示波器观察Ui、UO,可观察到两个锁定的方波信号,其相差约为 / 2。5. 调RW,观察Ud波形的变化,用示波器观察Ud 、Ui、UO,应能观察到它们符合图3所示的相位关系。6. 通过用示波器测Ud的占空比测e (参考图3)用数字电压表测UF(即U),e从/6到5/6,每/6测一点,作出UF e曲线 ,并由曲线求出Kd(单位为V / Rad)。可调节示波器X轴扫描速度,让Ud的一个周期在荧屏上显示整六格,则每格就代表 / 6,这样可以提高测量速度。三、环路开环增益的测量(KH) 图12 环路开环增益测量方块图开环增益即为环路直流总增益KH = /= Kd K0 KF(0),式中KF(0)为

11、频率为0时,环路低通滤波器的传递函数,显然当用比例积分滤波器时, KF(0)=1,KH = Kd K0。实验方块图如图12,注意不用运放,LPF 为附录3中的(b)。当鉴相器比较两同相信号时,UF = 0,VC0振荡于fmin; 当鉴相器比较两反相信号时,UF = VDD,VCO振荡于fmax 。做这实验时应注意是开环。在理想情况下KH =/ =2f/ = 2 (fmax - fmin)/ =2(fmax - fmin)实验中信号源即为图11信号源,其Out1和Out2为倒相信号。四、 同步带、捕捉带测量实验方块如图13(LPF 为附录3中的(b)。图13同步带、捕捉带测量方块图1. 同步带的

12、测量:调信号源(图11)频率约为的中心频率。示波器分别测Ui和Uo,并以Ui作为示波器的触发同步信号,频率计测Ui,这时示波器可显示两个稳定的波形,即Ui和Uo是锁定的。在一定范围内缓慢改变信号源频率,可看到两个波形的频率同时变化,且都保持稳定清晰,这就是跟踪。但当信号源频率远大于(高端)或远小于(低端)的中心频率时,Ui波形还保持稳定清晰,但Uo不能保持稳定清晰,这就是失锁。记下刚出现失锁时的Ui频率即高端频率fHH和低端频率fHL,则同步带fHfHHfHL。由于我们用的是PD1,是异或门相鉴器,当Ui和Uo为分数倍数关系时,也可能出现两个稳定的波形,这种情况应认为是“失锁”。只有出现两个同

13、频的稳定波形时才认为是“锁定。2捕捉带的测量:环路失锁后,缓慢改变信号源频率, 从高端或低端向的中心频率靠近,当信号源频率分别为fH和fL时,环路又锁定。则环路捕捉带fPfPHfPL。五、n、的测量实验如图 14。我们知道,当信号源的频率突然改变时(即对应Uj方波的前后沿),UF都产生一次阻尼振荡。从阻尼振荡波形可测出A1、A2、T,其物理意义见图14。并由 A1、A2、T求出PLL的n 和:实验步骤: 断开4046B(4)与4046A(14)的连线,分别调W2、W1使4046A与4046B都振荡在 4046A 的中心频率上。然后接上连线,这时应可观察到锁定波形。再加入Ui(几百HZ,几百mV

14、p-p的方波)。示波器测UF和Ui,LPF 为附录3中的(a),记录UF的A1、A2,T,并计算出和n。要注意的是,UF是叠加有高频信号的低频阻尼振荡信号。A1、A2,T应是低频信号的振幅和周期。 图14 Wn、测试图 实验二、PLL应用实验一、PLL频率合成器实验 频率合成器的基本原理如图15。 fi从PLL原理知,当PLL处于锁定状 fo态时,PD两个输入信号的频率一定精确相等。所以可得:f0 = N fi 图15若fi为晶振标准信号,则通过改变分频比N,便可获得同样精度的不同频率信号输出。选用不同的分频电路就可组成各种不同的频率合成器。一) 1KHZ标准信号源制作1、 用CMOS与非门和

15、4M晶体组成4MHz振荡器,如图16。图中Rf 使F1工作于线性放大区。晶体的等效电感,C1、C2构成谐振回路。C1、C2可利用器件的分布电容不另接。F1、F2、F3使用CD4069。2、据讲义后面的CD4518管脚图,测量并画出Q1,Q2、Q3、Q4及CP之间的相位关系图。CD4518 图16是CMOS器件,输入的CP信号一定要用CMOS信号,即低电平为地,高电平接近VDD,(不能用直流电平为0的交流方波信号)其高低电平不能超过器件电源的正负电平。测量时示波器的一个通道固定测Q4,都以Q4作示波器的同步触发源,且以Q4的下降沿作示波器的开始扫描点,另一个通道轮流测其他信号(CP、Q1、Q2、

16、Q3)这样就能保证相位准确而且开始扫描点为计数器的“0”状态。同时调节CP信号的频率或示波器的扫描速度让示波器标尺的每大格代表一个CP周期。这样就可方便测量。CD4518是BCD码计数器,其真值表不难自己写出,然后和测出的波形进行对照,理解其工作原理,尤其是Q2的波形特别注意。3、根据上面测出的4518的波形图,用二片CD4518(共4个计数器)组成一个4000分频器,也就是一个四分频器,三个十分频器,这样就可把4MHz的晶振信号变成1KHz的标准信号。连线时应注意清零端的灵活应用二)、用一片CD4017作分频器组成2-9KHZ频率合成器1、根据附录2中的4017管脚图,用示波器测试4017(

17、十进制计数分配器)功能。测量时应固定一个通道测“0” ,并以该信号作作示波器的同步触发源,且以上升沿作示波器的开始扫描点。测量并画出4017的“0”,“1”,“2”,“9”输出端信号相对CP信号的波形。理解4017的工作原理。2、将CP(14)作输入端,“0”(3)作输出端,R(15)分别接“2”、“3”,“9”则4017就成为二、三,“九”等分频器,理解其工作原理。将上述4017组成的分频器代入图15中的1/N分频器,就组成29KHZ频率合成器。 如图17 三)、拨盘开关式1999KHZ频率合成器1、 单片CD4522频率合成器。CD4522是可预置数的二一十进制1/N减计数器。其引脚见附录

18、。其中D1-D4是预置端,Q1Q4是计数器输出端,其余控制端的功能如下:PE(3)=“1”时D1D4值置进计数器EN(4)=“0”且CP(6)时,计数器(Q1Q4)减计数;CF(13)=“1”且计数器(Q1Q4)减到“0”时,QC(12)=“1” 图17 29KHz频率合成器Cr(10) =“1”时,计数器清零。 (1)单片4522分频器,如图18拨盘开关为BCD码开关,如当数据窗口显示“3”时则A和“1”“2”相连;当显示“5”时,则A和“1”“4”相连,其余类推。4个100K电阻用来保证当拨盘开关为某脚不和A相连,也就是悬空时,为低电平。工作过程是这样的:设拨盘开关拨到“N”,当某时刻PE

19、(3)=“1”, 图18 单片4522分频则N置到IC内的计数器中,下一个CP来时,计数器减计数变为N-1,一直到第N个CP来时,计数器为0。这时由于CF(13)=“1”,QC(12)=“1”,也即PE(3)=“1”又恢复到开始状态,开始一个新的循环。很显然,每来个N个CP,QC(12)就会出现一个高电平,也就是QC(12)应是CP的N分频信号。实验步骤:如图18连好,让拨盘开关分别为1,2,9,用示波器观察CP(6)和QC(12)的波形。(2)单片CD4522频率合成器用图18电路代替图17中4017部分,组成19KHz频率合成器2、用三片4522组成1999HHZ频率合成器如图19,最终应

20、做到拨盘开关的数值是多少,VCO输出信号的频率就是多少KHz。(注意:该电路后面还要用,该实验做完后暂时不要拆掉) 图19四)、健盘置数式1999KHZ频率合成器。就是用数字健盘以及一些数字IC替代b实验中的拨盘开关组成1999KHZ频率合成器。最终应做到:当顺序按键盘的任意三个健(如5.9.2)时,则输出信号的频率就为592KHz。置数部分的框图如图20 图201、号码脉冲发生器号码脉冲发生器的核心是电话号码脉冲发生器专用IC:HM9102D(图21),其技术资料如下:HM9102D可输出号码脉冲,也可输出双音多频信号。其引脚功能为:R1、R2、R3、R4、C1、C2、C3、C4与键盘的相应

21、的引线相连。HKS: 启动脚。 HKS = “0”时,启动(片选)BM:断续比选择。 BM = 5V 时,断续比为2 :1 BM = 0V 时,断续比为1.5 :1MODE:模式选择。MODE = 5V 时,脉冲方式MODE = 0V 时,双音多频方式(DTMF)SOC1、SOC2:外接3.58MHz晶体VDD = 5VVSS = 0VTPM:静噪输出,拨号时为“0”。 (使用时悬空)DP: 号码脉冲输出(负脉冲),OC电路。DTMF:双音多频(DTMF)信号输出。 图21 电话机用键盘的内部结构如图22。当按某数字时,实际上就是让某根横线和某根竖线短接。如按一下“5”就是让COL2和ROW2

22、短接一下。 (灰) 图22根据上面资料,请用HM9102D自己设计一个号码脉冲发生器,要求:1) VDD = 5V;2) 断续比为1.5 :13) 号码脉冲输出幅度为0到9V(注意:DP输出端是OC电路,上拉电阻取100K。另外,为安全起见,输出和负载之间应串一个10K电阻,如图21)2、开门脉冲和记数脉冲发生器为了使后面的控制引导电路能正常工作,还需一种开门脉冲。也就是每按一次键,即每输出一列脉冲(不管这一列含有几个号码脉冲)就要产生一个开门脉冲。同时为了使后面的记数电路能正确记数,还应保证“先开门后送计数脉冲”。也就是要求开门脉冲要比送到计数器的号码脉冲超前一点。所以开门脉冲和号码脉冲的时

23、间关系应如图23所示。注意:HM9102D输出的是负脉冲。 HM9102D输出,作单稳的CP 单稳2输出,开门脉冲 单稳1输出,号码脉冲 图23 图24我们可用单稳电路(CD4098)达到上述目的,如图24。其中单稳1用后沿(上升沿)触发,C,R分别为47nF、470K;单稳2用前沿(下降沿)触发,C,R分别为0.22、3M3,这样单稳2的暂态时间T大于触发信号周期T,就可连续触发,形成开门脉冲。根据上述原理以及附录中4098的管脚功能,自己设计这部分电路3、控制引导电路及计数、置数电路:如图25。当按第一次键时,开门脉冲通过4017仅将百位的门(4011)打开,让紧接着来的号码脉冲通过,并对

24、百位计数器(4518)计数。4518的输出就替代实验b中的拨盘开关作为4522的置数信号。当第二次按时,4017将百位和个位的门关死,打开十位的门,让号码脉冲对十位的计数器计数。第三次按时,则仅打开个位的门。在按百位数之前,应对4017和4518进行请零。根据图25,搭出具体电路,完成1999KHZ键盘置数式频率合成器。清零部分先设计成手动的,即清零通过一导线用手动式碰一下高电平。再设计成:当第四次按键盘时,自动清零。 百 十 个 图25二、PLL调频(FM)解调如图26,4046 B组成FM信号形成电路。4046A组成PLL式FM解调电路。只要处于锁定状态,4046A(10)脚就输出叠加有一

25、定载波成分的调制信号。经有源LPF滤去载波成分就可解出调制信号。实验步骤:1 测由运放324组成的有源LPF的截止频率f(输入信号应加在10电容左侧,但又不能加到4046A(10)脚。输出信号不能限幅);2 4046A(14)接地,测其中心频率fo(应断开4046B(4))3 调4046B(4)的VCO频率至4046A的fo ;4 4046B(4)接4046A(14),观察锁定波形;加入Vi(100Hz1KHz的正弦波)观察并画出Vi、4046A(10)及Vo的波形。 图26三、锁相式双音多频信号(DTMF)解码器1、实验原理在自动电话交换网中,有两种呼叫信号:一种是一串串脉冲信号(如前面实验

26、中用的HM9102D产生的信号);另一种是双音多频信号(DTMF)。一台按纽电话机共有12个按纽,分别代表09等10数字及“*”、“#”两个符号。每按一个按纽就产生两种音调的信号。不同按纽有不同的音调组合。DTMF信号有两组音调,称高频群(H)和低频群(L),每个按纽各由H和L中的一个频率组成。按纽的频率组合如表2所示。双音多频按纽电话有很多优点:选号速度比脉冲选号速度快得多;在通话状态时还能发送其他信号(如计算机数据或遥测遥控信号);抗干扰性强,传输特性好等等。低频群(Hz)高频群(Hz)120913361477697123770456852789941*0# 表2图27 为了产生DTMF信

27、号,现在有很多专用芯片,5087就是其中之一,5087已广泛应用于按键式新型电话机,程控交换机等通信设备和其它电子仪器,是我国优选的通信集成电路品种。其引脚如图27。引出端功能说明COL1 COL4列输入端。它们通过内部电阻Rc保持于VSS。当与一行输入相接时,该输入将呈有效逻辑电平(近似为VDD/2)ROW1 ROW4行输入端。它们通过内部电阻RR保持于VDD。当与一行输入相接时,该输入将呈有效逻辑电平(近似为VDD/2)OSC1、OSC0振荡器输入与输出端,通常于两端间外接3.579545MHz晶体,产生电路时钟信号。MUTE静默输出。当无按键输入时,该CMOS输出端为VSS电平,当有一按

28、键输入时,该端呈现VDD电平。其输出状态与INHST无关。XMTR发送转换开关。它实际是集电极接于VDD的双极型晶体管之发射极输出,若无按键输入时,该输出保持在VDD电平;若有一按键输入时,该端呈高阻态,其状态于INTST无关。INHST单音禁止输入。该端通过内部上拉电阻接于VDD。若INHST悬空或接至VDD,电路可产生单音或DTMF信号,若INTST输入VSS电平,则电路只会产生DTMF信号,而禁止出现单音。DTM FDTM F信号输出端。它实际是集电极接于VDD的NPN晶体管之发射极输出。行和列单音经运放相加与稳幅后,加到晶体管的基极,经驱动而输出。5087的应用电路如图28当按单键时,

29、产生DTMF信号;当同时按同一列,或同一行的多个键时产生该行或该列所对应的单音信号;当同时按不同行不同列的两键时,不产生信号。图28 图29双音多频(DTMF)信号解码有多种方法,本实验利用具有很高频率选择性的锁相环集成电路来完成的。每当输入端收到某一键所对应的一对频率时,就输出一个表示该键的脉冲。图29表示解码用的LM567锁相环集成电路的方框图。R1C1决定振荡器的中心频率;R2C2是环路滤波器,其中C2可在外部调整,改变其通频带。当环路锁定时,鉴相器有一脉冲输出,经放大器放大后由(8)脚输出低电平。当环路失锁时,(8)脚输出高电平。LM567的中心频率为:f0= 式中:R1C1的单位分别

30、为欧姆和法拉。环路带宽BW为:BW=式中,BW是环路捕捉范围相对于中心频率fo的百分率;Vin是输入信号有效值,应200 mVrms,单位伏特;C2单位为mf;fo的单位为Hz。图30为用LM567进行单一频率检测电路。如567的中心频率为fo , 当ui中包含有fo成分时,(8)输出低电平,否则高电平。DTMF信号解码通常是由两个锁相环路成对运用的,分别调谐于输入的两个频率,如图31所示。当输入信号同时包含两个频率时,输出可或逻辑“1”。图32是一个具有公共输入信号的按纽音调解码器,用以解调6组DTMF信号。电路中用5个锁相环路,分别调谐于不同频率。电路的功能是能检测出输入信号是由五个频率中

31、的哪两个频率组成,并驱动6个或非门产生表示6个数字的输出信号。(如用7个LM567和12个或非门则可解调12个DTMF信号。) W 图30图312、实验步骤:1) 567捕捉带测试:电路如图30。调W,让(5)脚的频率为1000Hz,Vin=100mVrms(用数字电压表测),测出捕捉范围。2) DTMF信号发生器。电路如图28,一定要注意IC的电源端不要接错。用示波器观察单音信号和双音信号(按双键和单键),并用频率计测7个单音信号频率。3) DTMF信号的解码(PLL法),电路如图32所示,6路输出对应键盘的1、2、3、4、5、6键。5块567中2块调谐于低频群,3块调谐于高频群。或非门用C

32、D4001,每个或非门的输出端接一个如图33的跟随器。最终应做到按键盘中的某个键时则对应的发光二极管就亮起来图32 图33四、PLL 数字调谐实验现代的接收机(如电视机、收音机)大多采用超外差接收方式。如要接收的信号的载波频率为fC,则接收机要产生一个本振信号,其频率fL=fC+fI,其中fI为中频。在模拟调谐方式中,本振信号一般是由LC振荡回路产生的。调谐(调台)时,一般是用改变LC振荡回路中电容的容量(如改变变容二极管的反向偏压),来改变本振信号的频率,从而达到选台的目的。在数字调谐方式中,本振信号则是用锁相环的方法来产生。即由晶振电路产生频率高稳定的标准信号,再用锁相环倍频的方法产生本振

33、信号,通过改变锁相环反馈回路分频比的方法来改变本振信号频率,就象前面实验中用一片4046和三片4522以及1KHz标准信号就可获得1999KHz信号一样。要获得某一准确的本振频率,只要在4522的置数端置入相应的数值(BCD码)即可。所以数字调谐的关键就是解决如何置数的问题。在这个实验中我们是用键盘通过DTMF编解码的方法来置数。最终应做到:如要接收某一载波信号(如fC=345KHz),则只要在键盘上按该载波的数值(即3,4,5三个键),就可得到fL=fC+fI=345+455=800 KHz的本振信号。(这里中频fI为455 KHz)。最后信号发生器输出的载波信号和本振信号(4046的4脚输

34、出的方波)经混频滤波后应得到455 KHz的中频信号(用示波器观察)。实验的方框图如图34。 图34其中:键盘和5087(或HM9102D)组成DTMF编码电路。MT8870是DTMF解码电路。当输入某个DTMF编码信号(即按键盘的某个键)时,8870的数据输出端D01-D04就输出相应的二进码,同时其15脚(CID)输出高电平。即每按一次键,CID就输出一个正脉冲可作为百、十、个位选择电路的CP信号4017为百、十、个位选择电路,作用是按第一次键时,8870的D01-D04输出的BCD码应锁存到“百”位的锁存器,二、三次则分别为“十”、“个”位。三片74LS175(或CD40175)分别为“

35、百”、“十”、“个”位锁存器。每片74LS175含有4个D触发器(D1D4),分别对应BCD码的1,2,4,8位。三片的D1端应都接到MT 8870的D01输出端,D2、D3、D4也类似。4017的“1”、“2”、“3”输出端(即2、4、7脚)的输出信号分别作为三片74LS175的CP信号。这样,当清零(对4017)后,8870再顺序输出三个数字(如:3,4,5),则相应的二进码(0011,0100,0101)就锁存在三片74LS175的输出端。三片74LS175的输出信号(如:3,4,5)输入到加法器(三片4560)A输入端,和固定中频数值455(由B输入端输入)相加后的和的数值(如:8,0

36、,0)就作为4522的置数信号。即这时锁相环输出的是800KHz的方波,作为本振信号。 混频电路如图35,输入信号Us的幅度为15mV ,本振信号为TTL电平。根据上述工作原理、方框图以及附录1,自己设计、搭接具体电路。要求当信号发生器输出123KHz的正弦波(即Us)时,如顺序按“1”、“2”、“3”三键,则用示波器可看到455KHz的中频信号UI,而且要求“上电清零”。 图35混频电路(MC1496)调试步骤:(1) 455KHz谐振回路调整Us开路,电位器W旋到任一极端位置,示波器探头(X10档)测1496(12)脚,UL为200mVp-p的455KHz附近的正弦信号,微调UL的频率,观

37、察LC回路的选频作用,其中心频率应为455KHz。如不是455KHz,则固定UL的频率为455KHz,调线圈的磁芯,使(12)脚输出信号的幅度最大,即可。(2) 平衡电位器的调整在步骤(1)的基础上,调电位器W,使(12)脚输出信号的幅度为零,即可。五、 用锁相环方法自己设计一个变频电路。要求将600Hz的TTL信号变为600* 5 / 6 = 500Hz的信号。锁相环的LPF 为附录3中的(d)。1) 用一片4046和两片4017组成上述电路;2) 用一片4046和一片4518及若干二极管组成上述电路。附录174LS175(或CD40175)是四重上升沿D触发器(有公共清零端),真值表如下(

38、每个触发器): 输 入输 出LXXLHHHHLLHLXQOCD40604560是BCD码加法器,真值表如下:S=A+B+CI ,CO是进位输出。 输 入 输 出备 注A4A3A2A1B4B3B2B1CICOS4S3S2S10 1 0 00 1 1 11 0 0 10 0 1 10 1 0 01 0 0 11010111 0 0 00 0 0 11 0 0 14+3+1=87+4=119+9+1=19MT8870MT8870是MITEL公司生产的DTMF接收器,主要用于程控交换机、键控电话系统、无线通信及遥控等领域。1、电路的基本特性为:1) 提供DTMF信号分离滤波和译码功能,输出相应16种D

39、TMF频率组合的4位并行二进码。2) 可外接3.58MHz 晶体,与内含振荡器产生基准频率信号。3) 具有抑制拨号音和模拟信号输入增益可调能力4) 二进码为三态输出5) 提供基准电压(VDD/2)输出6) 电源:+5V7) 功耗:15mW8) 工艺:CMOS9) 封装:DIP18PIN2、引出端符号说明:IN+、IN- 运放同、反相输入,模拟信号或DTMF信号从此端输入。FB 运放输出,外接反馈电阻可调节输入放大器的增益。VREF 基准电压(VDD/2)输出。IC 内部连接点,应接至VSS。OSCI 、OSCO 振荡器输入、输出,外接3.58MHz晶体。EN 为“1”时数据允许输出, 为“0”时禁止输出。D01 D04 数据输出。CID 当一有效单音对被 接收时为“1”。ECO 检测出一可识别的 单音时为:“1”。CI/GTO 控制输入/时间监测 输出。VDD 正电源DSS 负电源(地)3、典型应用(DTMF接收器) 如右图附录2附录3 LPF编号及元件值abcdR1100K100K100K750KR25101K5K175KC4n7470n47n470n-

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!