欢迎来到装配图网! | 帮助中心 装配图网zhuangpeitu.com!
装配图网
ImageVerifierCode 换一换
首页 装配图网 > 资源分类 > DOC文档下载
 

EDA课程设计说明书自动电子钟数字时钟

  • 资源ID:67406921       资源大小:235KB        全文页数:13页
  • 资源格式: DOC        下载积分:10积分
快捷下载 游客一键下载
会员登录下载
微信登录下载
三方登录下载: 微信开放平台登录 支付宝登录   QQ登录   微博登录  
二维码
微信扫一扫登录
下载资源需要10积分
邮箱/手机:
温馨提示:
用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
支付方式: 支付宝    微信支付   
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

EDA课程设计说明书自动电子钟数字时钟

燕山大学课程设计(论文)任务书院(系):电气工程学院 基层教学单位:电子实验中心 学 号学生姓名专业(班级)设计题目自动电子钟设计技术参数用24小时制进行时间显示能够显示小时,分钟上电后从“00:00:00”开始显示设计要求采用6个静态数码管显示时间工作量学会使用Max+PlusII软件和实验箱;独立完成电路设计,编程下载、连接电路和调试;参加答辩并书写任务书。工作计划1. 了解EDA的基本知识,学习使用软件Max+PlusII,下发任务书,开始电路设计;2. 学习使用实验箱,继续电路设计;3. 完成电路设计;4. 编程下载、连接电路、调试和验收;5. 答辩并书写任务书。参考资料数字电子技术基础.阎石主编.高等教育出版社.EDA课程设计指导书.指导教师签字基层教学单位主任签字2011年3 月 18 日 目 录第1章 设计说明3 1.1设计思路3 1.2模块介绍3 1.3真值表4第2章 原理图5 第3章 波形访真图7第4章 管脚锁定及硬件连线10 4.1管脚锁定10 4.2硬件连线10第5章 总结 11参考文献 12第一章 设计说明一 设计思路自动电子钟要求从00:00:00开始显示到23:59:59实际上就是一个60*60*24进制的加法器固在电路设计时只需要将已有的加法计数器改成60*60*24进制加法计数器就行了,整个计数器分三个模块,每个模块有两个十进制计数器组成。74160真值表二 模块介绍模块一:模块一为秒模块,有一个十进制计数器和一个由十进制计数器该的六进制计数器组成,输出分别接秒的个位和十位。模块二:模块二为分模块,其构成与秒模块一样,输出分别接分的个位和十位。模块三:模块三为时模块,先由两个十进制计数器组成100进制计数器在改为24进制输出分别接在时的个位和十位。三 真值表1A1B1C1D2A2B2C2D3A3B3C3D4A4B4C4D5A5B5C5D6A6B6CQD000000000000000000000000100000000000000000000000100100000000000000000000000010000000000000000000100110100000000000000000000000010000000000000000100110101001000000000000000000000000100000000000100110101001101000000000000000000000000010000000100110101001101010010000000000000000000000001000100110101001101011000100000000000000000000000000 第二章 原理图模块一模块二模块三总原理图第三章 仿真波形秒个位进十位时的输出波形图秒进分时的输出波形图分个位进十位是的输出波形分进时时的输出波形图时个位进十位时的输出波形图回到零点时的输出波形图第四章 管脚锁定及硬件连线4.1管脚锁定CLK锁175 M1、M2、M3、M4、M5、M6分别锁94、95、96、97、99、1001A、1B、1C、1D、2A、2B、2C、2D分别锁127、128、131、132、133、134、135、1363A、3B、3C、3D、4A、4B、4C、4D分别锁139、140、141、142、143、144、147、1485A、5B、5C、5D、6A、6B、6C、6D分别锁75、83、85、86、87、88、89、904.2硬件连线3D0、3D1、3D2、3D3、3D4、3D5、3D6、3D7分别接75、83、85、86、87、88、89、90CLK脉冲管脚接175第五章 总结 通过这次EDA电路设计,使我不仅学会了使用Max+PlusII软件,自己完成了电路设计,而且进一步加深了对数字电路的认识,通过实践深入了解了门电路,组合逻辑电路,触发器,时序逻辑电路等的设计使用方法,学会用基本数字电路设计小电子产品的原理和过程。总的来说,这次设计的自动电子钟设计还是比较成功的,虽然在设计中遇到了很多问题,最后在老师的辛勤的指导下,终于迎刃而解,有点小小的成就感,终于觉得平时所学的知识有了实用的价值,达到了理论与实际相结合的目的,不仅学到了不少知识,而且锻炼了自己的能力,使自己对以后的路有了更加清楚的认识,同时,对未来有了更多的信心。以前总觉得课本上的知识很难和实际应用联系起来,但通过这次设计,我增强了动手能力并深刻的体会到了实际动手操作的重要性。在设计过程中,我充分的认识到了自己在数字技术上的不足,发现了自己在学习上的缺点,例如对电路元件不熟悉,总体设计思路不明确等等。我在以后的学习中要努力的改正和改进。另外希望学校在平时就给我们像这种课程设计的机会以便于我们能对知识更好的理解。参考文献1.数字电子技术基础 阎石主编 高等教育出版社2.EDA课程设计指导书 郑兆兆等编燕山大学课程设计评审意见表指导教师评语:该生学习态度 (认真 较认真 不认真) 该生迟到、早退现象 (有 无)该生依赖他人进行设计情况 (有 无)平时成绩: 指导教师签字: 2011 年 3 月18日图面及其它成绩:答辩小组评语:设计巧妙,实现设计要求,并有所创新。 设计合理,实现设计要求。 实现了大部分设计要求。 没有完成设计要求,或者只实现了一小部分的设计要求。 答辩成绩: 组长签字: 2011年 3 月 18 日课程设计综合成绩:答辩小组成员签字: 2011年 3 月 18 日

注意事项

本文(EDA课程设计说明书自动电子钟数字时钟)为本站会员(无***)主动上传,装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知装配图网(点击联系客服),我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!