欢迎来到装配图网! | 帮助中心 装配图网zhuangpeitu.com!
装配图网
ImageVerifierCode 换一换
首页 装配图网 > 资源分类 > PPT文档下载
 

时序逻辑电路6.4时序逻辑电路的设计方法.ppt

  • 资源ID:15089743       资源大小:2.07MB        全文页数:34页
  • 资源格式: PPT        下载积分:9.9积分
快捷下载 游客一键下载
会员登录下载
微信登录下载
三方登录下载: 微信开放平台登录 支付宝登录   QQ登录   微博登录  
二维码
微信扫一扫登录
下载资源需要9.9积分
邮箱/手机:
温馨提示:
用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
支付方式: 支付宝    微信支付   
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

时序逻辑电路6.4时序逻辑电路的设计方法.ppt

5.4 时序逻辑电路的设计方法,5.4.1 同步时序逻辑电路的设计方法,步骤:,一 逻辑抽象,得出电路的状态转换图或状态转换表,1.分析给定的逻辑问题,确定输入变量、输出变量以及电路的状态数。通常取原因(或条件)作为输入逻辑变量,取结果作输出逻辑变量;,2.定义输入、输出逻辑状态和每个电路状态的含义,并将电路状态顺序编号;,3.按照题意列出电路的状态转换表或画出电路的状态转换图。,二 状态化简,若两个电路状态在相同的输入下有相同的输出,并且转换到同样的一个状态去,则称这两个状态为等价状态。等价状态可以合并,这样设计的电路状态数少,电路越简。,三 状态分配,状态分配也叫状态编码,a.确定触发器的数目;b.确定电路的状态数,应满足2n1<M2n; c.进行状态编码,即将电路的状态和触发器状态组合对应起来。,四 选定触发器的类型,求出电路的状态方程、驱动方程和输出方程,a. 选定触发器的类型;b. 由状态转换图(或状态转换表)和选定的状态编码、触发器的类型,写出电路的状态方程、驱动方程和输出方程。,五 根据得到的方程式画出逻辑图,六 检查设计的电路能否自启动,若电路不能自启动,则应采取下面措施:a. 通过预置数将电路状态置成有效循环状态中;b. 通过修改逻辑设计加以解决。,同步时序逻辑电路设计过程框图如图5.4.1所示。,例5.4.1 试设计一个带有进位输出端的十三进制计数器。,解:,由于电路没有输入变量,故属于穆尔型同步时序电路。设进位输出信号为C,有进位输出为C1,无进位输出时C0。,根据题意,M13,其状态转换图可示意为图5.4.2所示。,由于M13,故应取n=4,取其中的13个状态,不能再简化。按十进制数取00001100十三个状态,其状态表为,其各输出次态的卡诺图如下,各输出端的卡诺图如下,则可写出电路的状态方程和输出方程为,若选用JK触发器,则由于其特性方程为,故应把上述状态方程化为JK触发器特性方程的标准形式,即,则可得出各触发器的驱动方程为,由驱动方程可画出十三进制计数器的逻辑电路,如图5.4.2所示,最后,检查能否自启动,其状态转换图如下,故电路可以自启动。,例5.4.2 设计一个串行数据检测器。对它的要求是:连续输入3个或3个以上的1时输出为1,其它情况下输出为0.,解:设输入数据为输入变量,用X表示;检测结果为输出变量,用Y表示,其状态转换表为,其中S0为没有1输入的以前状态,S1为输入一个1以后的状态,S2为输入两个1以后的状态,S3为连续输入3个或3个以上1的状态。,由状态表可以看出,S2和S3为等价状态,可以合并成一个。,其化简后状态图为,由于电路的状态为3个,故M3,应取触发器的数目为n2.,取00、01和10分别对应S0、S1和S3,若选定的触发器为JK触发器,则其输出端的卡诺图为,分开的卡诺图为,化简后电路的状态方程为,可得驱动方程为,输出方程为,其对应的逻辑电路如图5.4.3所示,其状态转换图为,由状态转换图可知,此电路可以自启动。由于电路有输入信号,故为米利型时序逻辑电路。,例5.4.3 设计一个自动售货饮料机的逻辑电路。它的投币口每次只能投入一枚五角或一元的硬币。投入一元五角钱硬币后机器自动给出一杯饮料;投入两元(两枚一元)硬币后,在给出饮料的同时找回一枚五角的硬币。,解:设投币信号为输入变量A和B,投入一枚一元硬币时为A1.否则为A0;投入一枚五角硬币时为B1,否则为B0;输出为Y和Z,给出饮料为Y1,否则为Y0;找回一枚五角硬币时为Z1,否则为Z0.,则其状态转换表为,设S0为未投币电路的初始状态,S1为投入五角硬币后的状态,S2为投入一元硬币(包括一枚一元硬币和两枚五角硬币)后的状态。,对应的状态转换图为,注:由于实际中不可能同时投入一枚一元硬币和五角硬币,故AB11的情况不出现,做约束项处理。,设S0、S1和S2分别用00、01和10表示,则取触发器的位数为M3,则电路的次态/输出的卡诺图为,分解成触发器输出状态和输出端的卡诺图为,若选用D触发器,则电路的状态方程为,驱动方程为,输出方程为,根据驱动方程和输出方程可画出实现的逻辑电路,如书286图5.4.17所示.,电路的状态转换图为,注:当电路进入到无效状态11时,不能自动进入有效循环,故此电路不能自启动。另外对于AB01或AB10虽然能进入到有效循环中,但收费结果是错的。故电路应加入异步置零端 将电路置为00状态。,* 5.4.2 时序逻辑电路的自启动设计,前一节的时序电路设计中,电路的自启动检查是在最后一步进行的,如果不能自启动,还要返回来从新修改设计。如果在设计过程中能够考虑自启动的问题,就可以省略检查自启动这一步骤了。,例5.4.4 设计一七进制计数器,要求它能够自启动。已知该计数器的状态转换图及状态编码如图5.4.4所示。,解:,由所给的状态图得出电路次态的卡诺图为,各个输出端的卡诺图为,则输出端的状态方程为,由于进位信号是在011状态译出,故输出方程为,注意:,在上述合并1中,如果将项圈入,则当作1处理;否则作0处理。这就是无形中给无效状态()指定了次态。如果想电路自启动,必须是无效状态的次态应改为有效状态。,前面所得的电路状态方程都是没包含,也就是将它取成000,仍是无效状态,电路则不会自启动。如果将取成有效状态则电路就会自启动。若修改Q2n1的卡诺图如下,那么电路的状态方程改为,若由JK触发器构成,则应将上述状态方程改写成JK触发器特性方程的标准形式,即,则驱动方程为,根据驱动方程和输出方程可画出七进制计数器的逻辑电路如图5.4.5所示。,它的状态转换图为,故电路可以自启动。,注:修改输出端逻辑式时,也可以修改其它两端,这视得到的状态方程最简而定。,例5.4.5 设计一个能自启动的3位环形计数器。要求它的有效循环状态为100010 001 100.,注意:在无效状态不止一个的情况下,为保证电路能够自启动,必须使每个无效状态都能直接或间接地转为某一有效状态。,解:,根据题目要求可得电路的状态转换图和电路次态的卡诺图为,分解卡诺图,得出各输出端的卡诺图为,则最简的电路状态方程为,按照上式得到的状态转换图为,显然按照上面的状态方程设计的电路是不能自启动的。,由下面的状态表可以看出,在化简状态方程的同时,每个无效的次态已经确定了,其卡诺图变成:,应该修改状态方程,以实现自启动,为了保持移位寄存器内部结构不变,应只修改第一位触发器的输入,故通过修改每个无效的Q1的次态,使它们的次态进入到有效状态。,Q1n1的卡诺图修改为,则电路的次态的卡诺图变为,修改后电路的状态方程为,若用D触发器实现这个计数器,其驱动方程为,根据上式画出的逻辑电路如图5.4.6所示,*5.4.3异步时序逻辑电路的设计方法,由于异步时序电路中的触发器不是同时动作的,所以在设计异步时序电路时除了需要完成设计同步时序电路所需步骤外,还要为每个触发器选定合适的时钟信号。,例5.4.6 试设计一个8421编码的异步十进制减法计数器,并要求所设计的电路能自启动。,解:,根据题意8421编码地异步十进制减法计数器的状态转换表及状态转换图为,由于对应十个状态是必不可少的,因此不需进行化简。,若选定触发器的类型为JK触发器,则需选定各个触发器的时钟信号。为触发器挑选时钟信号的原则为:1.触发器的状态应该翻转时必须有时钟信号发生(上升沿或下降沿);2.触发器的状态不应翻转时,“多余的”时钟信号越少越好,有利于触发器状态方程和驱动方程的化简。,由状态转换图画出电路的时序图为,由时序图可得,第一个触发器FF1的时钟是和计数脉冲CP相联;第二个触发器实在Q0上升沿翻转,故对于下降沿翻转的JK触发器,其时钟CP1应接在 ;同理第三个触发器的CP2应接在 ;第四个触发器应与 相接。,为了得到电路的状态方程,应做出电路次态的卡诺图。由状态转换表可得,分解成各输出端次态卡诺图为,则由各输出端次态的卡诺图可得出电路的状态方程为,注:在上面各次态的卡诺图中,把没有时钟信号(下降沿)的次态也作为任意项处理,以便于化简。,将电路的状态方程化成JK触发器的标准形式,即,故可写出电路的驱动方程为,根据状态表可写出借位输出方程为,根据电路的驱动方程和输出方程可画出十进制异步计数器的逻辑电路如图5.4.7所示,其最终的电路状态转换图为,由状态转换图可知此电路是可以自启动的。,

注意事项

本文(时序逻辑电路6.4时序逻辑电路的设计方法.ppt)为本站会员(xin****828)主动上传,装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知装配图网(点击联系客服),我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!