欢迎来到装配图网! | 帮助中心 装配图网zhuangpeitu.com!
装配图网
ImageVerifierCode 换一换
首页 装配图网 > 资源分类 > DOC文档下载
 

STM32F407VGT6芯片管脚功能定义

  • 资源ID:108341458       资源大小:250.50KB        全文页数:43页
  • 资源格式: DOC        下载积分:10积分
快捷下载 游客一键下载
会员登录下载
微信登录下载
三方登录下载: 微信开放平台登录 支付宝登录   QQ登录   微博登录  
二维码
微信扫一扫登录
下载资源需要10积分
邮箱/手机:
温馨提示:
用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
支付方式: 支付宝    微信支付   
验证码:   换一换

 
账号:
密码:
验证码:   换一换
  忘记密码?
    
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

STM32F407VGT6芯片管脚功能定义

Four short words sum up what has lifted most successful individuals above the crowd: a little bit more.-author-dateSTM32F407VGT6芯片管脚功能定义管脚序号管脚序号管脚名称扩展功能新定义1PE2TRACECLK/ FSMC_A23 /ETH_MII_TXD3 /EVENTOUT2PE3TRACED0/FSMC_A19 /EVENTOUT3PE4TRACED1/FSMC_A20 /DCMI_D4/ EVENTOUT4PE5TRACED2 / FSMC_A21 /TIM9_CH1 / DCMI_D6 /EVENTOUT5PE6TRACED3 / FSMC_A22 /TIM9_CH2 / DCMI_D7 /EVENTOUT6VBAT7PC13EVENTOUT8PC14-OSC32_IN(PC14)EVENTOUT9PC15-OSC32_OUT(PC15)EVENTOUT10VSS11VDD12PH0-OSC_IN(PH0)EVENTOUT13PH1-OSC_OUT(PH1)EVENTOUT14NRST15PC0OTG_HS_ULPI_STP/EVENTOUT16PC1ETH_MDC/ EVENTOUT17PC2SPI2_MISO /OTG_HS_ULPI_DIR /TH_MII_TXD2/I2S2ext_SD/ EVENTOUT18PC3SPI2_MOSI / I2S2_SD /OTG_HS_ULPI_NXT /ETH_MII_TX_CLK/EVENTOUT19VDD20VSSA21VREF+22VDDA23PA0-WKUP(PA0)USART2_CTS/ UART4_TX/ETH_MII_CRS /TIM2_CH1_ETR/TIM5_CH1 / TIM8_ETR/EVENTOUT24PA1USART2_RTS /UART4_RX/ETH_RMII_REF_CLK /ETH_MII_RX_CLK /TIM5_CH2 / TIMM2_CH2/EVENTOUT25PA2USART2_TX/TIM5_CH3 /TIM9_CH1 / TIM2_CH3 /ETH_MDIO/ EVENTOUT26PA3USART2_RX/TIM5_CH4 /TIM9_CH2 / TIM2_CH4 /OTG_HS_ULPI_D0 /ETH_MII_COL/EVENTOUT27VSS28VDD29PA4SPI1_NSS / SPI3_NSS /USART2_CK /DCMI_HSYNC /OTG_HS_SOF/ I2S3_WS/EVENTOUT30PA5SPI1_SCK/OTG_HS_ULPI_CK /TIM2_CH1_ETR/TIM8_CHIN/ EVENTOUT31PA6SPI1_MISO /TIM8_BKIN/TIM13_CH1 /DCMI_PIXCLK / TIM3_CH1/ TIM1_BKIN/ EVENTOUT32PA7SPI1_MOSI/ TIM8_CH1N /TIM14_CH1/TIM3_CH2/ETH_MII_RX_DV /TIM1_CH1N /RMII_CRS_DV/EVENTOUT33PC4ETH_RMII_RX_D0 /ETH_MII_RX_D0/EVENTOUT34PC5ETH_RMII_RX_D1 /ETH_MII_RX_D1/EVENTOUT35PB0TIM3_CH3 / TIM8_CH2N/OTG_HS_ULPI_D1/ETH_MII_RXD2 /TIM1_CH2N/ EVENTOUT36PB1TIM3_CH4 / TIM8_CH3N/OTG_HS_ULPI_D2/ETH_MII_RXD3 /OTG_HS_INTN /TIM1_CH3N/ EVENTOUT37PB2-BOOT1(PB2)EVENTOUT38PE7FSMC_D4/TIM1_ETR/EVENTOUT39PE8FSMC_D5/ TIM1_CH1N/EVENTOUT40PE9FSMC_D6/TIM1_CH1/EVENTOUT41PE10FSMC_D7/TIM1_CH2N/EVENTOUT42PE11FSMC_D8 / TIM1_CH2 / EVENTOUT43PE12FSMC_D9/TIM1_CH3N/EVENTOUT44PE13FSMC_D10/TIM1_CH3/EVENTOUT45PE14FSMC_D11/TIM1_CH4/EVENTOUT46PE15FSMC_D12/TIM1_BKIN/EVENTOUT47PB10SPI2_SCK / I2S2_CK /I2C2_SCL/ USART3_TX /OTG_HS_ULPI_D3 /ETH_MII_RX_ER /TIM2_CH3/ EVENTOUT48PB11I2C2_SDA/USART3_RX/OTG_HS_ULPI_D4 /ETH_RMII_TX_EN/ETH_MII_TX_EN /TIM2_CH4/ EVENTOUT49VCAP_150VDD51PB12SPI2_NSS / I2S2_WS /I2C2_SMBA/USART3_CK/ TIM1_BKIN /CAN2_RX /OTG_HS_ULPI_D5/ETH_RMII_TXD0 /ETH_MII_TXD0/OTG_HS_ID/ EVENTOUT52PB13SPI2_SCK / I2S2_CK /USART3_CTS/TIM1_CH1N /CAN2_TX /OTG_HS_ULPI_D6 /ETH_RMII_TXD1 /ETH_MII_TXD1/EVENTOUT53PB14SPI2_MISO/ TIM1_CH2N /TIM12_CH1 /OTG_HS_DM/USART3_RTS /TIM8_CH2N/I2S2ext_SD/EVENTOUT54PB15SPI2_MOSI / I2S2_SD/TIM1_CH3N / TIM8_CH3N/ TIM12_CH2 /OTG_HS_DP/ EVENTOUT55PD8FSMC_D13 / USART3_TX/EVENTOUT56PD9FSMC_D14 / USART3_RX/EVENTOUT57PD10FSMC_D15 / USART3_CK/EVENTOUT58PD11FSMC_CLE /FSMC_A16/USART3_CTS/EVENTOUT59PD12FSMC_ALE/FSMC_A17/TIM4_CH1 /USART3_RTS/EVENTOUT60PD13FSMC_A18/TIM4_CH2/EVENTOUT61PD14FSMC_D0/TIM4_CH3/EVENTOUT/ EVENTOUT62PD15FSMC_D1/TIM4_CH4/EVENTOUT63PC6I2S2_MCK /TIM8_CH1/SDIO_D6 /USART6_TX /DCMI_D0/TIM3_CH1/EVENTOUT64PC7I2S3_MCK /TIM8_CH2/SDIO_D7 /USART6_RX /DCMI_D1/TIM3_CH2/EVENTOUT65PC8TIM8_CH3/SDIO_D0/TIM3_CH3/ USART6_CK /DCMI_D2/ EVENTOUT66PC9I2S_CKIN/ MCO2 /TIM8_CH4/SDIO_D1 /I2C3_SDA / DCMI_D3 /TIM3_CH4/ EVENTOUT67PA8MCO1 / USART1_CK/TIM1_CH1/ I2C3_SCL/OTG_FS_SOF/EVENTOUT68PA9USART1_TX/ TIM1_CH2 /I2C3_SMBA / DCMI_D0/EVENTOUT69PA10USART1_RX/ TIM1_CH3/OTG_FS_ID/DCMI_D1/EVENTOUT70PA11USART1_CTS / CAN1_RX/ TIM1_CH4 /OTG_FS_DM/ EVENTOUT71PA12USART1_RTS / CAN1_TX/TIM1_ETR/ OTG_FS_DP/EVENTOUT72PA1JTMS-SWDIO)JTMS-SWDIO/ EVENTOUT73VCAP_274VSS75VDD76PA14(JTCK-SWCLK)JTCK-SWCLK/ EVENTOUT77PA15(JTDI)JTDI/ SPI3_NSS/I2S3_WS/TIM2_CH1_ETR/ SPI1_NSS / EVENTOUT78PC10SPI3_SCK / I2S3_CK/UART4_TX/SDIO_D2 /DCMI_D8 / USART3_TX/EVENTOUT79PC11UART4_RX/ SPI3_MISO /SDIO_D3 /DCMI_D4/USART3_RX /I2S3ext_SD/ EVENTOUT80PC12UART5_TX/SDIO_CK /DCMI_D9 / SPI3_MOSI/I2S3_SD / USART3_CK/EVENTOUT81PD0FSMC_D2/CAN1_RX/EVENTOUT82PD1FSMC_D3 / CAN1_TX/EVENTOUT83PD2TIM3_ETR/UART5_RX/SDIO_CMD / DCMI_D11/EVENTOUT84PD3FSMC_CLK/USART2_CTS/ EVENTOUT85PD4FSMC_NOE/USART2_RTS/ EVENTOUT86PD5FSMC_NWE/USART2_TX/EVENTOUT87PD6FSMC_NWAIT/USART2_RX/ EVENTOUT88PD7USART2_CK/FSMC_NE1/FSMC_NCE2/ EVENTOUT89PB3(JTDO/TRACESWO)JTDO/ TRACESWO/SPI3_SCK / I2S3_CK /TIM2_CH2 / SPI1_SCKEVENTOUT90PB4(NJTRST)NJTRST/ SPI3_MISO /TIM3_CH1 / SPI1_MISO /I2S3ext_SD/ EVENTOUT91PB5I2C1_SMBA/ CAN2_RX /OTG_HS_ULPI_D7 /ETH_PPS_OUT/TIM3_CH2 / SPI1_MOSI/SPI3_MOSI / DCMI_D10 /I2S3_SD/ EVENTOUT92PB6I2C1_SCL/ TIM4_CH1 /CAN2_TX /DCMI_D5/USART1_TX/EVENTOUT93PB7I2C1_SDA / FSMC_NL /DCMI_VSYNC /USART1_RX/ TIM4_CH2/EVENTOUT94BOOT095PB8TIM4_CH3/SDIO_D4/TIM10_CH1 / DCMI_D6 /ETH_MII_TXD3 /I2C1_SCL/ CAN1_RX/EVENTOUT96PB9SPI2_NSS/ I2S2_WS /TIM4_CH4/ TIM11_CH1/SDIO_D5 / DCMI_D7 /I2C1_SDA / CAN1_TX/EVENTOUT97PE0TIM4_ETR / FSMC_NBL0 /DCMI_D2/ EVENTOUT98PE1FSMC_NBL1 / DCMI_D3/EVENTOUT99VSS100VDD一、输入、输出和高低电平说明:在MODE栏里带括号的位置,前面的字母代表输入或者输出I=输入,O=输出,后面的数字代表高低电平1=高,0=低。例:接近开关J37(外门Y轴)(I/1),代表接近开关以输入的方式,高电平有效。二、串口TX1/RX1模式说明:从机模式:J50=2+3,J51=2+3主机模式:J50=2+1,J51=2+1-

注意事项

本文(STM32F407VGT6芯片管脚功能定义)为本站会员(无***)主动上传,装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知装配图网(点击联系客服),我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!