数字逻辑设计及应用本科

上传人:nu****n 文档编号:99352014 上传时间:2022-05-31 格式:DOC 页数:2 大小:120.42KB
收藏 版权申诉 举报 下载
数字逻辑设计及应用本科_第1页
第1页 / 共2页
数字逻辑设计及应用本科_第2页
第2页 / 共2页
资源描述:

《数字逻辑设计及应用本科》由会员分享,可在线阅读,更多相关《数字逻辑设计及应用本科(2页珍藏版)》请在装配图网上搜索。

1、姓名_ 专业名称_班号_学号_教学中心_ 密 封 线 电子科技大学网络教育考卷(A卷)(20 年至20 学年度第 学期)考试时间 年 月 日(120分钟) 课程 数字逻辑设计及应用(本科) 教师签名_ 大题号一二三四五六七八九十合 计得 分一、填空题(每空1分,共20分)1、请完成如下的进制转换:22.7510= 2= 8= 16;2、F6.A16= 10= 8421BCD= 余3码3、-9910的8位(包括符号位)二进制原码是 ,8位二进制反码是 ,8位二进制补码是 ;图1-64、请问逻辑F=A/B+(CD)/+BE/的反函数F/= ;5、F(A,B,C)=m(2,4,6)=M( );6、请

2、问图1-6所完成的逻辑是Y= ;7、74148器件是一个2-8编码器,它采用的编码方式是 ;8、74283器件是一个4位全加器,它的内部逻辑电路与串行加法器不同,采用的是 方法来实现全加逻辑。9、如果一个与或逻辑电路的函数式为:,该逻辑存在静态冒险,现通过添加冗余项的方式来消除该冒险,则该冗余项为 ;10、请写出JK触发器的特性方程:= ;11、请写出T触发器的特性方程:= ;12、请写出D触发器的特性方程:= ;13、请写出SR触发器的特性方程:= ;14、如果某组合逻辑的输入信号的个数为55个,则需要 位的输入编码来实现该逻辑。二、选择题(每题1分,共10分)1、下面有关带符号的二进制运算

3、,描述正确的是,其中X是被减数,Y是加数,S为和:. X原码+Y原码=S原码 . X补码+Y补码=S补码 . X反码+Y反码=S反码 . X原码+Y原码=S补码 2、逻辑函数式AC+ABCD+ACD/+A/C= . AC . C . A . ABCD3、请问F=AB的对偶式 . A+B . AB . AB . AB/+A/B4、已知门电路的电平参数如下:请问其高电平的噪声容限为:.2.2V .1.2V .0.7V .0.3V5、下面描述方法,对于一个组合逻辑而言,具备唯一性的是:.逻辑函数式 .真值表.卡诺图 .逻辑电路图6、下面电路中,属于时序逻辑电路的是: .移位寄存器 .多人表决电路.比

4、较器 .码制变换器7、一个D触发器的驱动方程为,则其逻辑功能与以下哪种触发器相同:. JK触发器 . SR触发器. D触发器 . T触发器8、n位环形计数器,其计数循环圈中的状态个(模)数为:.n个 .2n个.2n个 .2n-1个9、n位扭环计数器,其计数循环圈中的状态个(模)数为:.n个 .2n个.2n个 .2n-1个10、用555时基电路外接定时阻容元件构成单稳态触发器,当增大阻容元件的数值时,将使:.输出脉冲的幅度增加 .输出脉冲宽度增加.输出脉冲重复频率提高 .以上说法都不对三、判断题(每题1分,共10分)1、CMOS集成逻辑OD门,可以用以线与操作;( )2、三态门的附加控制端输入无

5、效时,其输出也无效;( )3、三态门的三个状态分别为高电平、低电平和高阻态;( )4、施密特触发输入的门电路,当输入从高电平变换到低电平,和从低电平变换到高电平,它的输出变化轨迹相同;( )5、组合逻辑和时序逻辑的区别主要在于前者与时间无关,而后者时间的因素必须考虑进去;( )6、一个逻辑的函数式并不唯一,但是最简的与或表达式是唯一的;( )7、模拟信号是连续的,而数字信号是离散的;( )8、当两个组合逻辑的真值表相同是,则表明这两个逻辑是相等的;( )9、对于一个优先编码器而言,当输入多个有效时,其输出很难讨论;( )10、串行加法器比超前进位加法器速度更快,且电路更为简单;( )四、卡诺图

6、化简(8分) 请将逻辑F(A,B,C,D) = Sm( 0, 2, 3, 5, 7, 8, 10, 11, 13)化成最简与或式;五、组合逻辑分析,要求如下:(8分)该逻辑电路图如图5所示,具体要求如下:图51、 写出逻辑S和CO的逻辑函数式2、 画出将该逻辑的真值表图6六、时序逻辑分析,要求如下:(14分)逻辑电路图如图6所示,请完成:1、 写出驱动方程、状态方程;2、 画出状态转换图或者状态转换表。七、组合逻辑设计,要求如下:(8分)利用一块74138芯片和一定的门电路实现如下逻辑:其中74138为3-8二进制译码器八、时序逻辑设计,要求如下:(10分) 利用74163和一定的门电路实现如下的七进制计数器。图874163为4位的同步二进制加计数器。九、时序逻辑设计,要求如下:(10分)用mealy型时序逻辑电路设计一个101串行数据检测的时序状态机。要求画出化简后的状态转换图。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!