PLDFPGA常用开发软件

上传人:lis****210 文档编号:90292761 上传时间:2022-05-14 格式:DOCX 页数:5 大小:28.45KB
收藏 版权申诉 举报 下载
PLDFPGA常用开发软件_第1页
第1页 / 共5页
PLDFPGA常用开发软件_第2页
第2页 / 共5页
PLDFPGA常用开发软件_第3页
第3页 / 共5页
资源描述:

《PLDFPGA常用开发软件》由会员分享,可在线阅读,更多相关《PLDFPGA常用开发软件(5页珍藏版)》请在装配图网上搜索。

1、MAX+PWSfrIIQUARTOSFWNOATKmPLDFPGA常用开发软件集成的PLD/FPGAT发环境这类软件都是由PLD/FPGA5片厂家提供,基本都可以完成所有的设计输入(原理图或HDL),仿真,综合,布线,下载等工作。Altera公司上一代的PLD开发软件,使用者众多。目前Altera已经停止开发Maxplusll,而转向Quartusll软件平台Altera公司的免费PLD开发软件,界面与标准版的Maxplusll完全一样,但需要通过使用MAX+PLUSIIAdvaneedSynthsis插件才能支持VHDL/Verilog。该支持MAX7000/3000和部分FLEX/ACEX

2、芯片(如1K30,6016等),共47.1MAltera公司的免费PLD开发软件,界面与标准版的Maxplusll完全一样,只支持MAX7000和MAX3000系列器件,本身支持不复杂的VHDL和Verilog综合,软件较小,共26.8MAltera公司新一代PLD开发软件,适合大规模FPGA的开发Altera公司的meifeuiPLD开发软件Quartusll的免费版本,推荐使用256M以上内存,安装有NT或win2000的机器Xilinx公司上一代的PLD开发软件,目前Xilinx已经停止开发Foundation,而转向lSE软件平台allr(jurvftoXilinx公司目前的PLD开发

3、软件Xilinx公司的免费PLD开发软件,支持XC9500,coolrunner,Spartan/II,部分Virtex/E/ll器件ispDesignEXPERTLattice公司的PLD开发软件,目前最新软件改名为:ispLEVERLattice公司的免费PLD开发软件,支持600个宏单元以下的Lattice芯片的设计WrapCypress公司开发软件Quicklogic公司开发软件开发GAL/PAL的软件,DOS界面免费开发GAL/PAL的软件,DOS界面免费为了提高设计效率,优化设计结果,很多厂家提供了各种专业软件,用以配合PLD/FPGA芯片厂家提供工具进行更高效率的设计,最常见的组

4、合是:同时使用专业HDL逻辑综合软件和PLD/FPGA芯片厂家提供的软件。HDL前端输入与系统管理软件这类软件主要是帮助用户完成HDL文本的编辑和输入工作,提高输入效率,并不是必须的,更多人更习惯使用集成开发软件或者综合/仿真工具中自带的文本编辑器,甚至可以直接使用普通文本编辑器。UltraEditHDLTurboWriterHDLDesignerSeriesVisialVHDL/VisalVerilog可视化的HDL/Verilog编辑工具,可以通过画流程图等可视化方法生成一部分VHDL/Verilog代码innoveda公司岀品VisualEliteHDL逻辑综合软件这类软件将把HDL语言

5、翻译成最基本的与或非门的连接关系(网表),输岀edf文件,导给PLD/FPGA厂家的软件进行试配和布线。为了优化结果,在进行复杂HDL设计时,基本上都会使用这些专业的逻辑综合软件,而不使用PLD/FPGAT家的集成开发软件中自带的逻辑综合功能。Synf)licitysynorsyrMAX+PLUSIIAdvaneedSynthsis卜HDL仿真软件对设计进行校验仿真,包括布线以前的功能仿真(前仿真)和布线以后包含延时的时序仿真(后仿真),对于一些复杂的HDL设计可能需要这些软件专业的仿真功能。ModleSimActiveHDLcadenceNC-Verlog/NC-VHDL/NC-SIMCad

6、ence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog的前身是著名的Verilog仿真软件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合语言仿真工具synopsys其他相关软件AdvantageVisualIP可以为IPcore供源代码保护和用户仿真模型可实现VHDL和Verilog语言的相互自动转化ISE与与Mathlab的接口,利用IP核在Mathlab中快速完成数字信号处理的仿真和最终FPGA实现QuartusII与Mathlab的接口,利用IP核在Mathlab中快速完成数字信号处理的仿真和最终FPGA实现配合QuartusII,可以完成集成CPU的FPGA芯片的开发工作Synplicity公司出品,物理级综合工具Synplicity公司最新推出的一种验证工具,可以在FPGA工作时查看实际的节点信号,甚至可以像调试单片机一样,在HDL代码中设断点

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!