可预置定时电路的设计

上传人:仙*** 文档编号:87344519 上传时间:2022-05-09 格式:DOC 页数:7 大小:200.50KB
收藏 版权申诉 举报 下载
可预置定时电路的设计_第1页
第1页 / 共7页
可预置定时电路的设计_第2页
第2页 / 共7页
可预置定时电路的设计_第3页
第3页 / 共7页
资源描述:

《可预置定时电路的设计》由会员分享,可在线阅读,更多相关《可预置定时电路的设计(7页珍藏版)》请在装配图网上搜索。

1、. -可预置定时电路课程设计报告一. 设计要求1、设计一个可灵活预置时间的计时电路,要求具有时间显示功能,能准确预置清零。2、设置外部操作开关,控制计时器的直接清零、启动和暂时|连续计时。3、要求计时电路递减计时,每隔一秒,计时器减1。 4、当计时器递减时间到零即定时时间到时,显示器上显示00,同时发光电报警信号。二. 设计的作用、目的熟悉集成同步十进制加/减计数器的工作原理。掌握555定时器的工作原理、集成电路的使用方法、集成电路的引脚安排、各集成芯片的逻辑功能及使用方法。在日常生活和工作中,我们常常使用都定时控制,如交通灯定时等等等。随着电子技术的开展,控制电路的需求越来越大。可以使用使用

2、根本可预置定时电路构成其他我们生活中应用广泛的电子设备。三设计的具体实现1系统概述定时器由启动电路、秒脉冲发生器、预置输入电路、计数器、译码显示电路、报警电路和控制电路共7局部组成。根本框图如以下列图所示:启动控制译码显示秒脉冲发生器报警计数器控制电路预置输入电路图1其中译码电路和控制电路是系统的主要局部。计数器完成计时功能,而控制器完成计数器的直接清零、启动计数、暂时功能。通过设置开关或按键电路可以对定时时间进展预置,这局部需要编码器。通过编码后,送到计数器预置端作为计数的时间。根据题目要求这局部应采用减计数。在计数同时,还需要对所计时间进展显示,所以需要译码显示电路,显示器用LED。对于本

3、模块的器件选用,计数器选用74LS192进展设计。74LS192是十进制可编程同步加1减计数器,它采用8421码二十进制编码,并具有直接清零、置数、加1减计数功能。报警电路在实验中可以用发光二极管来代替。2电路分析与设计A:器件选择 (1) 十进制可逆计数器74LS192 74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有去除和置数等功能,其引脚排列及逻辑符号如图2所示:图2 74LS192的引脚排列及逻辑符号图中:为置数端,为加计数端,为减计数端,为非同步进位输出端,为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为去除端,Q0、Q1、Q2、Q3为数据输出端。其功能表如

4、下输入输出MRP3P2P1P0Q3Q2Q1Q01000000dcbadcba011加计数011减计数1 74LS192的功能表2555定时器双极型定时器CB555电路构造图。它是由比拟器C1和C2,根本RS触发器和集电极开路的放电三极管TD三局部组成。555定时器是一种中规模集成电路,只要在外部配上适当阻容元件,就可以方便地构成脉冲产生和整形电路。其构造框图如图3所示:图3 构造框图图中的数码18为器件引脚的编号。555定时器符号如下所示:1.模拟功能部件电阻分压器经 3 个 5 k电阻分压后提供基准电压:当不接固定电压时, =2/3Vcc,=1/3Vcc当外接固定电压时, =,= 1/2Vc

5、o电压比拟器C1和C2比拟器:TH(阈值输入端)基准电压时,输出=0,否则为1比拟器:(阈值输入端)基准电压时,称为触发置0(触发输入端)基准电压时,称为触发置14.根本功能当时,输出电压为低电平,VT饱和导通。当时,时,时,C1输出低电平,C2输出高电平,Q0,饱和导通。当、时,C1、C2输出均为高电平,根本RS触发器保持原来状态不变,因此、VT也保持原来状态不变。当、时,C1输出高电平,C2输出低电平,Q1,VT截止。表2 555 定时器的功能表输入输出阀值输入VI1触发输入VI2复位RD输出Vo放电管T*00导通11截止10导通1不变不变(3).74LS04由以下列图可发现,当输入为高电

6、平时输出等于低电平,而输入为低电平时输出等于高电平。因此输出与输入的电平之间是反向关系,它实际上就是一个非门。亦称反向器。当输入信号为高电平时,应保证三极管工作在深度饱和状态,以使输出电平接近于零。为此,电路参数的配合必须适宜,保证提供应三极的基极电流大于深度饱和的基极电流。设计电路所用的芯片是74LS04,如以下列图所示:图4:六位反相器74LS04引脚图(4).74LS00 74LS00 是四2 输入与非门,其逻辑功能表如下:表3与非门逻辑功能表74LS00内部构造原理如以下列图:图5 74LS00内部构造5根本RS触发器电路构造:把两个与非门G1、G2 的输入、输出端穿插连接,即可构成根

7、本RS 触发器,其逻辑电路如图12(a)所示。它有两个输入端R、S 和两个输出端Q、Q。图6 根本RS触发器工作原理:根本RS 触发器的逻辑方程为:根据上述两个式子得到它的四种输入与输出的关系:1.当R=1、S=0 时,则Q=0,Q=1,触发器置1。2.当R=0、S=1 时,则Q=1,Q=0,触发器置0。674LS10三输入与非门 74LS10三输入与非门内部构造原理图和真值表如下:图7 74LS10三输入与非门内部构造原理图和真值表774LS190同步可预置数十进制加减计数器 74LS190同步可预置数十进制加减计数器构造如图:图8 74LS190构造图74LS74190功能表:输入输出CT

8、ENLOADD/UDCBACP0dcba异步预置10加计数011减计数11保持表5 74LS功能表74LS190动作时序图如图774LS190是同步可预置数加减十进制计数器,符号与动作时序图如上图,它具有异步指数端、加减控制端D/U和计数控制端CTEN,为了方便级联,设置了两个级联输出端RCO和MA*/MIN。其各个控制端功能详见其功能表表5图9 74LS190动作时序图(8).数码管译码器七段LED显示译码器加法器定义实现多位二进制数相加的电路称为加法器,它能解决二进制中1+1=10 的功能。因为计算机输出的是BCD码,要想在数码管上显示十进制数,就必须先把BCD码转换成 7 段字型数码管所

9、要求的代码。我们把能够将计算机输出的BCD码换成 7 段字型代码,并使数码管显示出十进制数的电路称为七段字型译码器。74LS48除了有实现7段显示译码器根本功能的输入DCBA和输出YaYg端外,7448还引入了灯测试输入端LT和动态灭零输端RBI,以及既有输入功能又有输出功能的消隐输入/动态灭零BI/RBO端。由7448真值表可获知7448所具有的逻辑功能:17段译码功能LT=1,RBI=1在灯测试输入端LT和动态灭零输入端RBI都接无效电平时,输入DCBA经7448译码,输出高电平有效的7段字符显示器的驱动信号,显示相应字符。除DCBA = 0000外,RBI也可以接低电平,见表1中116行

10、。2消隐功能BI=0此时BI/RBO端作为输入端,该端输入低电平信号时,表1倒数第3行,无论LT和RBI输入什么电平信号,不管输入DCBA为什么状态,输出全为0,7段显示器熄灭。该功能主要用于多显示器的动态显示。3灯测试功能LT= 0此时BI/RBO端作为输出端,端输入低电平信号时,表1最后一行,与及DCBA输入无关,输出全为1,显示器7个字段都点亮。该功能用于7段显示器测试,判别是否有损坏的字段。4动态灭零功能LT=1,RBI=1此时BI/RBO端也作为输出端,LT端输入高电平信号,RBI端输入低电平信号,假设此时DCBA = 0000,表1倒数第2行,输出全为0,显示器熄灭,不显示这个零。

11、DCBA0,则对显示无影响。该功能主要用于多个7段显示器同时显示时熄灭高位的零。引脚如以下列图:图10 74LS48引脚图9七段数码显示管数码管的一种是半导体发光器件,数码管可分为七段数码管和八段数码管,区别在于八段数码管比七段数码管多一个用于显示小数点的发光二极管单元DPdecimal point,其根本单元是发光二极管。图13a(b)为共阴管电路和共阴数码管引出脚功能图。图11 引出脚功能图B.功能模块电路单元1.秒脉冲发生电路首先设计定时电路由于555定时芯片是一种常用的定时芯片。原理简单易懂,因此选用555芯片来产生时钟脉冲信号。如以下列图所示用555定时器和74ls190芯片经过3次

12、分频将1khz分频成为1hz 即为1s 即1s定时电路设计成功。图8 秒脉冲发生电路(2).辅助预置电路:为了保证系统的设计要求,在设计控制电路时,应正确处理各个信号之间的时序关系,从系统控制要求可知,控制电路要完成以下4 项功能。1操作直接清零开关时,要求计数器清零。2) 闭合启动开关时,计数器应完成置数功能,显示器显示预置数据;断开启动开关时,计数器开场进展递减计数。3)当暂停|连续开关处于暂停位置时,控制电路封锁时钟脉冲信号CP,计数器暂停计数,显示器上保持原来的数不变,当暂停4)当计数器递减计数到零即定时时间到时,控制电路应发出报警信号,使计数器保持零状态不变,同时报警电路工作。图9启

13、动、暂停、连续控制电路(3)预置、计数、显示电路通过设置开关或按键电路可以对定时时间进展预置,这局部需要编码器。通过编码后,送到计数器预置端作为计数的时间。根据题目要求这局部应采用减计数。在计数同时,还需要对所计时间进展显示,所以需要译码显示电路,显示器用LED。采用74LS48来作为译码显示电路。对于本模块的器件选用,计数器选用74LS192 进展设计较为简便,74LS192是十进制可编程同步加|减计数器,它采用8421 码二十进制编码,并具有直接清零、置数、加|减计数功能。控制左侧开关可实现清零,控制右侧开关可实现对0到99内的任意数进展预置数在其输入端接入单刀双掷开关控制器上下电平可实现

14、其预置数功能。图 10 计数器预置电路(4)总体电路如以下列图四心得体会及建议一段时间的课程设计让我们有时机把课堂上学到的知识在实践中检验,通过这段时间de初步应用,我知道自己应该学一些什么方面的知识和理论,就我现在的水平,还要许多的努力。对于元件的型号种类等等都不是很了解。尤其是每个型号元件的参数。所以这机是一个很大的空洞,另外对于数字电子技术这一门课程,虽然懂一点,但是还是要努力的学习,才能够在实践中不则盲目。我认为在以后的学习生活中,我将更加重视课堂上的理论学习,只有有坚强理论才可以负之更好的实践。另外选择元件中,可能找不到电路图中设计的元件,现实中的元件属性可能和电路原理图中不同,这就

15、需要随时际情况修改电路图,以到达设计目的。比方电阻可能没有适宜的阻值,这是可以用不同电阻串联,或用电位器来到达所需的阻值。数码管译码器如果没有74LS48,也可以用74LS248代替。这次的课程设计让我收获很大,我了解了Protel软件,增进了我对数电的学习兴趣。同时加强了我的动手能力,提高了解决实际问题的能力,对我以后的工作与学习有很大的帮助。但是在实际的操作中会发现知识太过匮乏,还有太多不懂且需要学习的地方。在今后的学习中,还是需要脚踏实地的去做,去吸收太多自己还不知道的东西。五附录型号名称数目74LS48译码显示274LS192十进制可逆计数器2555定时器国产双极型定时器1LED数码显示器274LS00二输入与非门274LS04非门反相器274LS10三输入与非门174LS190同步可预置十进制加减计数器3六参考文献1陈旭昀,苏腾,李蔚. 自定时电路设计技术J. 半导体技术,1996,03:41-44.2甄俊,王庚. 可预置的定时显示报警系统J. 中南民族学院学报(自然科学版),1997,01:32-35.3沙占为. 高精度可预置定时器的电路设计J. 今日电子,1995,06:107-110.4徐湘宁,王玲. 用于功率源的定时电路设计J. 信息化研究,2021,06:39-40+61.5马明涛,邬春明. 数字电子技术. *电子科技大学.2021年9月. 优选-

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!