数字电路与系统设计(实验八)同步时序电路逻辑设计

上传人:无*** 文档编号:80693526 上传时间:2022-04-25 格式:DOC 页数:6 大小:117.01KB
收藏 版权申诉 举报 下载
数字电路与系统设计(实验八)同步时序电路逻辑设计_第1页
第1页 / 共6页
数字电路与系统设计(实验八)同步时序电路逻辑设计_第2页
第2页 / 共6页
数字电路与系统设计(实验八)同步时序电路逻辑设计_第3页
第3页 / 共6页
资源描述:

《数字电路与系统设计(实验八)同步时序电路逻辑设计》由会员分享,可在线阅读,更多相关《数字电路与系统设计(实验八)同步时序电路逻辑设计(6页珍藏版)》请在装配图网上搜索。

1、实验八 同步时序电路逻辑设计一、实验目的:1掌握同步时序电路逻辑设计过程。2掌握实验测试所设计电路的逻辑功能。3学习EDA软件的使用。二、实验仪器:序号仪器或器件名称型号或规格数量1逻辑实验箱12万用表13双踪示波器1474LS1941574LS1121674LS041774LS001874LS861974LS101三、实验原理:设计要求状态转移图状态转移表状态化简状态分配选择触发器激励方程、输出方程逻辑电路同步时序电路逻辑设计过程方框图如图8-1所示。 图8-1其主要步骤有:1确定状态转移图或状态转移表根据设计要求写出状态说明,列出状态转移图或状态转移表,这是整个逻辑设计中最困难的一步,设计

2、者必须对所需要解决的问题有较深入的理解,并且掌握一定的设计经验和技巧,才能描绘出一个完整的、较简单的状态转移图或状态转移表。2状态化简将原始状态转移图或原始状态转移表中的多余状态消去,以得到最简状态转移图或状态转移表,这样所需的元器件也最少。3状态分配这是用二进制码对状态进行编码的过程,状态数确定以后,电路的记忆元件数目也确定了,但是状态分配方式不同也会影响电路的复杂程度。状态分配是否合理需经过实践检验,因此往往需要用不同的编码进行尝试,以确定最合理的方案。4选择触发器通常可以根据实验室所提供的触发器类型,选定一种触发器来进行设计,因为同步时序电路触发器状态更新与时钟脉冲同步,所以在设计时应尽

3、量采用同一类型的触发器。选定触发器后,则可根据状态转移真值表和触发器的真值表作出触发器的控制输入函数的卡诺图,然后求得各触发器的控制输入方程和电路的输出方程。5排除孤立状态理论上完成电路的设计后,还需检查电路有否未指定状态,若有未指定状态,则必须检查未指定状态是否有孤立状态,即无循环状态,如果未指定状态中有孤立状态存在,应采取措施排除,以保证电路具有自启动性能。经过上述设计过程,画出电路图,最后还必须用实验方法对电路的逻辑功能进行验证,如有问题,再作必要的修改。时序电路的功能测试可以用静态和动态两种方法进行,静态测试由逻辑开关或数据开关提供输入信号,测试各级输出状态随输入信号变化的情况,可用指

4、示灯观察,用状态转移真值表或功能表来描述。动态测试是在方波信号的作用下,确定各输出端输出信号与输入信号之间的时序图,可用示波器观察波形。在实际的逻辑电路设计中,以上的设计过程往往不能一次性通过,要反复经过许多次仿真和调试,才能符合设计要求,既费时费力,又提高了产品的成本,而且,随着电路的复杂化,受工作场所及仪器设备等因素的限制,许多试验不能进行。为了解决这些问题,很多国内外的电子设计公司于20世纪80年代末、90年代初,推出了专门用于电子线路仿真和设计的“电子设计自动化(EDA)”(Electronics Design Automation)软件,电子产品设计人员利用这个软件对所设计的电路进行

5、仿真和调试,一方面可以验证所设计的电路是否能达到设计要求的技术指标,另一方面又可以通过改变电路中元器件的参数,使整个电路性能达到最佳。四、 实验内容:1用给定的触发器及门电路设计101序列信号(串行)检测器。该同步时序电路有一个输入X,一个输出Z,对应于输入序列101的最后一个1,输出Z=1。设序列可以重叠检测。要求:输入X用一个逻辑开关控制,CP用单脉冲开关控制,一个CP送入X的一个数码,输出Z及触发器状态Q接指示灯。设X=010101110100101时,观察指示灯并记录。设计过程如下:状态转移图: 0/0 S0 1/0 0/0 S1 1/0 1/1 0/0 S2状态转移表:X(t)/N(

6、t)X=0X=1S0S0/0S1/0S1S2/0S1/0S2S0/0S1/1化简:S1S2S0S1 编号:S000S101S210X(t)/N(t)X=0X=10000/001/00110/001/01000/001/1故而需要使用两个D触发器,列卡诺图如下所示:Q2Q1X0001111000001111 得:Q1=X故而D1=XQ2Q1X0001111000101000 得:Q2=XQ1故而D2= XQ1Q2Q1X0001111000001001 得:Z=XQ2连接电路如下所示:2用一片74LS194及适当门电路实现:00101序列信号发生器(若74LS194构成右移,Q2作为输出)101序

7、列信号(并行)检测器(输出Z=1)要求:叙述设计过程,写出设计方案,构成逻辑电路。用示波器观察实验电路。画出CP、Q2、Z的对应波形。步骤:正确完成实验电路,接入1KHz的CP信号,用示波器的一个探头接CP端,另一个探头接Q2端,观察相应的波形并记录;改变接Q2端的探头至序列信号检测器的输出Z端,观察相应的波形并记录。把它们画在一张图上,完成要求。列卡诺图得:Q2Q1Q4Q3000111100010110111000易得DR=Q2Q1+Q4Q2示波器输出如下:五、 实验思考:1时序电路的自启动的作用是什么?答:在程序意外跳出循环后经过一段时间可以自主恢复原来循环状态,防止程序陷入错误的循环之中.2.序列信号检测器不可重叠检测应怎样设计?答:应该比可重叠多一个状态,即到最后一步时不论是0或者是1,都回到初态,只是输出因最后一个的输入不同而不同.6

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!