IC笔试面试题目集合

上传人:痛*** 文档编号:72408790 上传时间:2022-04-09 格式:DOC 页数:20 大小:144.50KB
收藏 版权申诉 举报 下载
IC笔试面试题目集合_第1页
第1页 / 共20页
IC笔试面试题目集合_第2页
第2页 / 共20页
IC笔试面试题目集合_第3页
第3页 / 共20页
资源描述:

《IC笔试面试题目集合》由会员分享,可在线阅读,更多相关《IC笔试面试题目集合(20页珍藏版)》请在装配图网上搜索。

1、IC 笔试 面试 题目集合1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟、数字、双极型、CMOS 、 MCU 、RISC、CISC、DSP、ASIC 、FPG等的概念)。(仕兰微面试题目)2、FPGA 和 ASIC 的概念,他们的区别。 (未知) FPGA 是可编程 ASIC 。ASIC: 专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个 用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵 列等其它 ASIC(Application Specific IC) 相比,它们又具有设计开

2、发周期短、 设计制造成本低、 开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 模拟电路3、基尔霍夫定律的内容是什么?(仕兰微电子) 基尔霍夫定律( Kirchhoff Law ) 基尔霍夫电流定律 ( KCL ): 对任一集总参数电路中的任一节点,在任一瞬间,流出该节 点的所有电流的代数和恒为零。基尔霍夫电压定律( KVL ): 对任一集总参数电路中的任一回路,在任一瞬间,沿此回路 的各段电压的代数和恒为零。4、平板电容公式 C= S/4 n kd5、三极管曲线特性。 (未知)6、描述反馈电路的概念,列举他们的应用。 (仕兰微电子) 反馈是将放大器输出信号 (电压或电流 )的

3、一部分或全部 ,回授到放大器输入端与输入信号进 行比较 (相加或相减 ),并用比较所得的有效输入信号去控制输出 ,这就是放大器的反馈过程 .凡 是回授到放大器输入端的反馈信号起加强输入原输入信号的 ,使输入信号增加的称正反馈 .反 之则反 .按其电路结构又分为 :电流反馈电路和电压反馈电路 .正反馈电路多应用在电子振荡 电路上 ,而负反馈电路则多应用在各种高低频放大电路上 .因应用较广 , 所以我们在这里就负 反馈电路加以论述 .负反馈对放大器性能有四种影响 : 1.负反馈能提高放大器增益的稳定性 . (温度稳定性) 2.负反馈能使放大器的通频带展宽 . 3. 负反馈能减少放大器的失真 . 4

4、. 负反馈 能提高放大器的信噪比 . 5.负反馈对放大器的输出输入电阻有影响。7、负反馈种类 电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈8、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)补偿后的波特图。 (凹凸) 频率补偿是采用一定的手段改变集成运放的频率响应,产生相位和频率差的消除。 使反馈系统稳定的主要方法就是频率补偿 .常用的办法是在基本电路或反馈网络中添加一些元件来改变反馈放大电路的开环频率特性 (主要是把高频时最小极点频率与其相近的极点频率的间距拉大),破坏自激振荡条件 ,经保证闭环稳定工作 ,并满足要求的稳定裕度 ,实际工作中常采用的方法是在基本放大器中接入

5、由电 容或 RC 元件组成的补偿电路 ,来消去自激振荡 .9、怎样的频率响应算是稳定的,如何改变频响曲线。(未知)右半平面无极点,虚轴无二阶以上极点。10、基本放大电路种类,优缺点,特别是广泛采用差分结构的原因。(未知)共射放大电路?具有较高的放大倍数;?输入和输出信号相位相反;?输入电阻不高;?输出电阻取决于 Rc 的数值。若要减小输出电阻,需要减小 Rc 的阻值,这将影响电路的放 大倍数。 共集电极电路?电压放大倍数小于 1;?输入和输出信号同相;?输入电阻较高,信号源内阻不很低时仍可获取较大输入信号; ?输出电阻较小,所以带负载能力较强。因此,它多用于输入级或输出级。对由于衬底耦合产生的

6、输入共模噪声有着抑制作用11、 给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)11 、画差放的两个输入管。 (凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。(仕兰微电子)13、用运算放大器组成一个 10 倍的放大器。 (未知)14、 给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall 时间。 (Infineon 笔试试题 )15、 电阻R和电容C串联,输入电压为 R和C之间的电压,输出电压分别为 C上电压和R 上电压,要求绘制这两种电路输入电压的频谱,判断这两种电路8、给

7、出一个差分运放, 如何相位补偿, 并画补为高通滤波器,何为低通滤波器。 当 RC16、 有源滤波器和无源滤波器的原理及区别 ?(新太硬件)17、有一时域信号 S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90), 当其通过低通、带通、高 通滤波器后的信号表示方式。 (未知)18、选择电阻时要考虑什么?(东信笔试题)19、在 CMOS 电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用 P 管还是 N 管,为什么?(仕兰微电子)20、给出多个 mos 管组成的电路求 5 个点的电压。 (Infineon 笔试试题 )21、电压源、电流源是集成

8、电路中经常用到的模块,请画出你知道的线路结构,简单描述其 优缺点。(仕兰微电子)22、画电流偏置的产生电路,并解释。 (凹凸)23、史密斯特电路 ,求回差电压。 (华为面试题)24、晶体振荡器 ,好像是给出振荡频率让你求周期 (应该是单片机的 ,12 分之一周期 ) (华为面试题)25、LC 正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)26、VCO 是什么 ,什么参数 (压控振荡器 ?) (华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)28、锁相环电路组成,振荡器(比如用D 触发器如何搭) 。(未知)29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)30

9、、如果公司做高频电子的,可能还要RF 知识,调频,鉴频鉴相之类,不一一列举。 (未知)31、 一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。 (未知)32、微波电路的匹配电阻。 (未知)33、DAC 和 ADC 的实现各有哪些方法?(仕兰微电子)34、A/D 电路组成、工作原理。 (未知)35、实际工作所需要的一些技术知识 (面试容易问到 )。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了) ,这

10、个东西各个人就不一样了,不好说什么了。 (未知)数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。3、什么是 线与 逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc 门来实现,由于不用oc 门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。4、什么是 Setup 和 Holdup 时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释 setup time

11、 和 hold time 的定义和在时钟信号延迟时的变化。 (未知)7、解释 setup 和 hold time violation ,画图说明,并说明解决办法。 (威盛 上 海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。 建立时间是指触发 器的时钟信号上升沿到来以前, 数据稳定不变的时间。 输入信号应提前时钟上升沿 (如上升 沿有效)T时间到达芯片,这个 T就是建立时间-Setup time.如不满足setup time,这个数据就 不能被这一时钟打入触发器, 只有在下一个时钟上升沿, 数据才能被打入触发器。 保持时间 是指触发器的时钟信号上升沿到

12、来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。建立时间 (Setup Time)和保持时间(Hold time )。建立时间是指在时 钟边沿前, 数据信号需要保持不变的时间。 保持时间是指时钟跳变边沿后数据信号需要保持 不变的时间。如果不满足建立和保持时间的话,那么 DFF 将不能正确地采样到数据,将会 出现 metastability 的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。8、 说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。 (仕兰微电子)9、什么是竞争

13、与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一 致叫竞争。 产生毛刺叫冒险。 如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。10、你知道那些常用逻辑电平? TTL 与 COMS 电平可以直接互连吗?(汉王笔试)常用逻辑电平: 12V, 5V, 3.3V;TTL 和 CMOS 不可以直接互连, 由于 TTL 是在 0.3-3.6V 之间,而 CMOS 则是有在 12V 的有在 5V 的。 CMOS 输出接到 TTL 是可以直接互连。 TTL 接 CMOS 需要在输

14、出端口加一上拉电阻接到 5V 或者 12V 。11、如何解决亚稳态。 (飞利浦大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时, 既无法预测该单元的输出电平, 也无法预测何时输出才能稳定在某个正确的电平 上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。12、IC 设计中同步复位与异步复位的区别。 (南山之桥)13、MOORE 与 MEELEY 状态机的特征。 (南山之桥)14、多时域设计中 ,如何处理信号跨时域。 (南山之桥)15、给了 reg 的 setup,

15、hold 时间,求中间组合逻辑的 delay 范围。(飞利浦大唐笔试)Delay q,还有clock的delay,写出决定最大 时钟的因素,同时给出表达式。 (威盛 VIA 上海笔试试题)18、 说说静态、动态时序模拟的优缺点。(威盛 VIA 上海笔试试题)19、 一个四级的 Mux,其中第二级信号为关键信号如何改善timi ng。(威盛上 海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使 得输出依赖于关键路径。 (未知)21、 逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。 (未知)22、卡诺图写出

16、逻辑表达使。 (威盛 VIA 上海笔试试题)23、化简 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15) 的和。(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔

17、试题 )25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、 为什么一个标准的倒相器中P管的宽长比要比 N管的宽长比大?(仕兰微电子)un CoxXW/L?27、用 mos 管搭出一个二输入与非门。 (扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate and explai

18、n which input has faster response for output rising edge.(less delay time) 。(威盛笔试题 )29、画出 NOT,NAND,NOR 的符号,真值表,还有 transistor level 的电路。( Infineon 笔 试)30、画出 CMOS 的图,画出 tow-to-one mux gate 。(威盛 VIA 上海笔试试题)31、用一个二选一 mux 和一个 inv 实现异或。(飞利浦大唐笔试)32、画出 Y=A*B+C 的 cmos 电路图。(科广试题)33、用逻辑们和 emos电路实现ab+cd。(飞利浦大唐笔

19、试)34、画出 CMOS 电路的晶体管级电路图,实现 Y=A*B+C(D+E) 。(仕兰微电子)35、利用 4选 1实现 F(x,y,z)=xz+yz 。(未知)36、给一个表达式 f=xxxx+xxxx+xxxxx+xxxx 用最少数量的与非门实现(实际上就是化 简)。37、给出一个简单的由多个 NOT,NAND,NOR 组成的原理图,根据输入波形画出各点波形。( Infineon 笔试)38、为了实现逻辑(A XOR B ) OR ( C AND D ),请选用以下逻辑中的一种,并说明为什 么? 1) INV 2) AND 3) OR 4) NAND 5) NOR 6) XOR 答案: N

20、AND (未知)39、 用与非门等设计全加法器。(华为)40、 给出两个门电路让你分析异同。(华为)41、 用简单电路实现,当A为输入时,输出 B波形为(仕兰微电子)42、 A,B,C,D,E进行投票,多数服从少数,输出是 F (也就是如果 A,B,C,D,E中1的个数比 0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)43、用波形表示 D 触发器的功能。 (扬智电子笔试)44、 用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)45、用逻辑们画出 D 触发器。(威盛 VIA 上海笔试试题)46、画出 DFF 的结构图 ,用 verilog 实现之。(威盛)47、画

21、出一种 CMOS 的 D 锁存器的电路图和版图。 (未知)48、D 触发器和 D 锁存器的区别。 (新太硬件面试)49、简述 latch 和 filp-flop 的异同。(未知)50、LATCH 和 DFF 的概念和区别。 (未知)51、 latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。(南山 之桥)52、 用 D 触发器做个二分颦的电路 .又问什么是状态图。(华为)53、请画出用 D 触发器实现 2倍分频的逻辑电路?(汉王笔试)54、怎样用 D 触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop cir

22、cuits are needed to divide by 16?(Intel) 16 分频?56、用 filp-flop 和 logic-gate 设计一个 1 位加法器,输入 carryin 和 current-stage,输出 carryout 和 next-stage. (未知)57、用 D 触发器做个 4 进制的计数。(华为)58、实现 N 位 Johnson Counter,N=5。(南山之桥)59、 用你熟悉的设计方式设计一个可预置初值的7进制循环计数器, 1 5进制的呢?(仕兰 微电子)60、 数字电路设计当然必问Verilog/VHDL ,如设计计数器。 (未知)61、BLO

23、CKING NONBLOCKING 赋值的区别。 (南山之桥)65、请用 HDL 描述四位的全加法器、 5 分频电路。(仕兰微电子)66、用 VERILOG 或 VHDL 写一段代码,实现 10 进制计数器。 (未知)67、用 VERILOG 或 VHDL 写一段代码,实现消除一个 glitch 。(未知)68、 一个状态机的题目用verilog 实现(不过这个状态机画的实在比较差,很容易误解 的)。(威盛 VIA 上海笔试试题)69、 描述一个交通信号灯的设计。(仕兰微电子)70、画状态机,接受 1, 2, 5分钱的卖报机,每份报纸 5分钱。 (扬智电子笔试)71、 设计一个自动售货机系统,

24、卖soda水的,只能投进三种硬币,要正确的找回钱数。(1)画出fsm (有限状态机);(2)用verilog编程,语法要符合fpga设计的要求。(未知)72、 设计一个自动饮料售卖机,饮料10分钱,硬币有 5分和 10分两种,并考虑找零: (1) 画出fsm (有限状态机);(2)用verilog编程,语法要符合 fpga设计的要求;(3)设计 工程中可使用的工具及设计大致过程。 (未知)73、画出可以检测 10010串的状态图 ,并 verilog 实现之。(威盛)74、用 FSM 实现 101101 的序列检测模块。 (南山之桥)a为输入端,b为输出端,如果a连续输入为1101则b输出为1

25、,否则为0。例如 a: b: 请画出 state machine;请用 RTL 描述其 state machine。(未知)78、sram,falsh memory,及dram的区别?(新太硬件面试)79、给出单管 DRAM 的原理图(西电版数字电子技术基础作者杨颂华、冯毛官 205页图9 14b),问你有什么办法提高 refresh time ,总共有5个问题,记不起来了。(降低温度,增大电容存储容量)(Infin eon笔试)81、名词 :sram,ssram,sdram名词 IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic In

26、put Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写 (VCO) 。动态随机存储器的英文缩写 (DRAM) 。 名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR 、 interrupt 、 pipeline 、IRQ,BIOS,USB,VHDL,VLSI VCO( 压控振荡器 ) RAM ( 动态随机存储器 ),FIR IIR DFT( 离散 傅立叶变换)或者是中文的,比如:a量化误差 b.直方图c.白平衡3、 什

27、么叫做 OTP片(OTP (次性可编程)、掩膜片,两者的区别何在?(仕兰微面试题 目)OTP 与掩膜 OTP 是一次性写入的单片机。 过去认为一个单片机产品的成熟是以投产掩膜型 单片机为标志的。由于掩膜需要一定的生产周期,而 OTP 型单片机价格不断下降,使得近 年来直接使用 OTP 完成最终产品制造更为流行。它较之掩膜具有生产周期短、风险小的特 点。近年来, OTP 型单片机需量大幅度上扬,为适应这种需求许多单片机都采用了在片编 程技术 (In System Programming) 。未编程的 OTP 芯片可采用裸片 Bonding 技术或表面贴技术, 先焊在印刷板上,然后通过单片机上引出

28、的编程线、串行数据、时钟线等对单片机编程。解 决了批量写OTP芯片时容易出现的芯片与写入器接触不好的问题。使OTP的裸片得以广泛使用,降低了产品的成本。编程线与 I/O 线共用,不增加单片机的额外引脚。而一些生产厂 商推出的单片机不再有掩膜型,全部为有 ISP 功能的 OTP。4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)5、 描述你对集成电路设计流程的认识。(仕兰微面试题目)一般来说asic和fpga/cpld没有关系! fpga是我们在小批量或者实验中采用的,生活中的电 子器件上很少见到的。而asic是通过掩膜得到的,它是不可被修改的。至于流程,应该是前端、综合、仿真、后端

29、、检查、加工、测试、封装。6、 简述 FPGA 等可编程逻辑器件设计流程。(仕兰微面试题目)通常可将 FPGA/CPLD 设计流程归纳为以下 7 个步骤,这与 ASIC 设计有相似之处。1. 设计输入。在传统设计中,设计人员是应用传统的原理图输入方法来开始设计的。自90年代初, Verilog 、 VHDL 、 AHDL 等硬件描述语言的输入方法在大规模设计中得到了广泛 应用。2. 前仿真(功能仿真) 。设计的电路必须在布局布线前验证电路功能是否有效。( ASCI 设计中,这一步骤称为第一次 Sign-off ) PLD 设计中,有时跳过这一步。3. 设计编译。设计输入之后就有一个从高层次系统

30、行为设计向门级逻辑电路设转化翻译过程,即把设计输入的某种或某几种数据格式(网表)转化为软件可识别的某种数据格式(网表 )。4. 优化。对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果 代替一些复杂的单元, 并与指定的库映射生成新的网表, 这是减小电路规模的一条必由之路。5布局布线。在 PLD设计中,3-5步可以用PLD厂家提供的开发软件(如 Maxplus2)自动 一次完成。6. 后仿真(时序仿真)需要利用在布局布线中获得的精确参数再次验证电路的时序。(ASCI设计中,这一步骤称为第二次Sign off)。7. 生产。布线和后仿真完成之后,就可以开始ASCI 或 PLD

31、 芯片的投产7、IC 设计前端到后端的流程和 eda 工具。(未知)逻辑设计 -子功能分解 -详细时序框图 -分块逻辑仿真 -电路设计 (RTL 级描述 )-功能仿真 - 综合(加时序约束和设计库)-电路网表-网表仿真)-预布局布线(SDF文件)-网表仿真(带延时 文件 )-静态时序分析 -布局布线 -参数提取 -SDF 文件 -后仿真 -静态时序分析 -测试向量生 成-工艺设计与生产 -芯片测试 -芯片应用, 在验证过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新修改,再仿真,再综合, 再验证, 一般都要反复好几次才能 最后送去 foundry 厂流片。9、Asic 的 d

32、esign flow (设计流程)。(威盛 VIA 上海笔试试题) ()11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试) 先介绍下 IC 开发流程:1. )代码输入( design input)用 vhdl 或者是 verilog 语言来完成器件的功能描述,生成 hdl 代码 语言输入工具: SUMMIT VISUALHDLMENTOR RENIOR图形输入 : composer(cadence);viewlogic (viewdraw)2. )电路仿真( circuit simulation)将 vhd 代码进行先前逻辑仿真,验证功能描述是否正确 数字电路仿真工具:Verolog

33、: CADENCE Verolig-XLSYNOPSYS VCSMENTOR Modle-simVHDL : CADENCE NC-vhdlSYNOPSYS VSSMENTOR Modle-sim模拟电路仿真工具:*ANTI HSpice pspice , spectre micro microwave: eesoft : hp3. )逻辑综合( synthesis tools)逻辑综合工具可以将设计思想 vhd 代码转化成对应一定工艺手段的门级电路; 将初级仿真中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再仿 真。最终仿真结果生成的网表称为物理网表

34、。12、请简述一下设计后端的整个流程?(仕兰微面试题目)13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元 素?(仕兰微面试题目)Protel Protel99 是基于 Win95/Win NT/Win98/Win2000 的纯 32 位电路设计制版系统。 Protel99 提供了一个集成的设计环境,包括了原理图设计和 PCB 布线工具,集成的设计文档管理, 支持通过网络进行工作组协同设计功能。14、描述你对集成电路工艺的认识。 (仕兰微面试题目)集成电路是采用半导体制作工艺, 在一块较小的单晶硅片上制作上许多晶体管及电阻器、 电 容器等元器件, 并按照多层布线或遂

35、道布线的方法将元器件组合成完整的电子电路。 它在电 路中用字母“ IC ” (也有用文字符号 “N等)表示。(一)按功能结构分类集成电路按其功能、 结构的不同, 可以分为模拟集成电路和数字集成 电路两大类。模拟集成电路用来产生、 放大和处理各种模拟信号 (指幅度随时间边疆变化的信号。 例如半 导体收音机的音频信号、录放机的磁带信号等) ,而数字集成电路用来产生、放大和处理各 种数字信号(指在时间上和幅度上离散取值的信号。例如VCD 、DVD 重放的音频信号和视频信号)。(二)按制作工艺分类 集成电路按制作工艺可分为半导体集成电路和薄膜集成电路。膜集成电路又分类厚膜集成电路和薄膜集成电路。(三)

36、按集成度高低分类 集成电路按集成度高低的不同可分为小规模集成电路、 中规模集成电路、 大规模集成电路和 超大规模集成电路。 (四)按导电类型不同分类 集成电路按导电类型可分为双极型集成电路和单极型集成电路。 双极型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL 、ECL 、 HTL 、 LST-TL 、STTL 等类型。单极型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路, 代表集成电路有 CMOS 、 NMOS 、PMOS 等类型。(五)按用途分类 集成电路按用途可分为电视机用集成电路。 音响用集成电路、 影碟机用集成电路、 录像机用 集成电路、电脑(微机)用集成电路、电

37、子琴用集成电路、通信用集成电路、照相机用集成 电路、遥控集成电路、语言集成电路、报警器用集成电路及各种专用集成电路。 电视机用集成电路包括行、场扫描集成电路、 中放集成电路、 伴音集成电路、彩色解码集成 电路、 AV/TV 转换集成电路、开关电源集成电路、遥控集成电路、丽音解码集成电路、画 中画处理集成电路、微处理器( CPU )集成电路、存储器集成电路等。音响用集成电路包括 AM/FM 高中频电路、立体声解码电路、音频前置放大电路、音频运算 放大集成电路、 音频功率放大集成电路、 环绕声处理集成电路、电平驱动集成电路、电子音 量控制集成电路、延时混响集成电路、电子开关集成电路等。影碟机用集成

38、电路有系统控制集成电路、号处理集成电路、音响效果集成电路、 服集成电路、电动机驱动集成电路等。 录像机用集成电路有系统控制集成电路、视频编码集成电路、 MPEG 解码集成电路、 音频信 RF 信号处理集成电路、数字信号处理集成电路、伺伺服集成电路、 驱动集成电路、 音频处理集成电路、视频处理集成电路。15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18 指的是什么?(仕兰微面试题目)制造工艺:我们经常说的 0.18 微米、 0.13 微米制程,就是指制造工艺了。制造工艺直接关系到cpu的电气性能。而0.18微米、0.13微米这个尺度就是指的是 cpu核心中线路的宽度。 线宽越小, c

39、pu 的功耗和发热量就越低, 并可以工作在更高的频率上了。 所以以前 0.18微米 的cpu最高的频率比较低,用 0.13微米制造工艺的cpu会比0.18微米的制造工艺的发热量 低都是这个道理了。16、 请描述一下国内的工艺现状。(仕兰微面试题目)17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)根据掺入的杂质不同,杂质半导体可以分为N型和P型两大类。N型半导体中掺入的杂质为磷等五价元素, 磷原子在取代原晶体结构中的原子并构成共价键时, 多余的第五个价电子 很容易摆脱磷原子核的束缚而成为自由电子, 于是半导体中的自由电子数目大量增加, 自由 电子成为多数载流子,空穴则成为少数载流子。P型

40、半导体中掺入的杂质为硼或其他三价元 素,硼原子在取代原晶体结构中的原子并构成共价键时, 将因缺少一个价电子而形成一个空 穴,于是半导体中的空穴数目大量增加, 空穴成为多数载流子, 而自由电子则成为少数载流 子。18、描述 CMOS 电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)Latch-up 闩锁效应, 又称寄生 PNPN 效应或可控硅整流器 ( SCR, Silicon Controlled Rectifier ) 效应。在整体硅的 CMOS 管下,不同极性搀杂的区域间都会构成 P-N 结,而两个靠近的反 方向的 P-N 结就构成了一个双极型的晶体三极管。 因此 CMOS 管的下

41、面会构成多个三极管, 这些三极管自身就可能构成一个电路。这就是 MOS 管的寄生三极管效应。如果电路偶尔中 出现了能够使三极管开通的条件, 这个寄生的电路就会极大的影响正常电路的运作, 会使原 本的 MOS 电路承受比正常工作大得多的电流,可能使电路迅速的烧毁。Latch-up 状态下器件在电源与地之间形成短路,造成大电流、EOS (电过载)和器件损坏。19、解释 latch-up 现象和 Antenna effect 和其预防措施 .(科广试题)20、什么叫 Latchup? 闩锁效应,又称寄生 PNPN 效应或可控硅整流器 ( SCR, Silicon Controlled Rectifi

42、er ) 效应。21、什么叫短窄沟效应 ? (科广试题)当JFET或MESFET沟道较短,1um的情况下,这样的器件沟道内电场很高,载流子民饱 合速度通过沟道,因而器件的工作速度得以提高, 载流子漂移速度,通常用分段来描述,认 为电场小于某一临界电场时, 漂移速度与近似与电场强成正比, 迁移率是常数, 当电场高于 临界时,速度饱和是常数。所以在短沟道中, 速度是饱和的, 漏极电流方程也发生了变化, , 这种由有况下饱和电流不是由于沟道夹断引起的而是由于速度饱和。窄沟道效应是由于沟道宽度方向边缘上表面耗尽区的侧向扩散, 栅电极上的正电荷发出的电 场线除大部分终止于耗尽区外还终止于侧向扩散区,是阈

43、值电压上升。22、什么是 NMOS 、PMOS、CMOS ?什么是增强型、耗尽型?什么是 PNP、NPN ?他们有 什么差别?(仕兰微面试题目)23、 硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕 兰微面试题目)24、画出 CMOS 晶体管的 CROSS-OVER 图(应该是纵剖面图) ,给出所有可能的传输特性 和转移特性。 ( Infineon 笔试试题)25、 以in terver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)26、Please explain how we describe the resistance in se

44、miconductor. Comparethe resistance of a metal,poly and diffusion in tranditional CMOS process. (威盛笔试题 )27、 说明 mos 一半工作在什么区。(凹凸的题目和面试)28、画 p-bulk 的 nmos 截面图。(凹凸的题目和面试)29、写 schematic note(?), 越多越好。 (凹凸的题目和面试)30、寄生效应在 ic 设计中怎样加以克服和利用。 (未知)31、太底层的 MOS 管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公 式推导太罗索,除非面试出题的是个老学究。

45、 IC 设计的话需要熟悉的软件 : Cadence, Synopsys, Avant, UNIX 当然也要大概会操作。32、unix命令cp -r, rm,uname。(扬智电子笔试)单片机、 MCU 、计算机原理1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流 流向。简述单片机应用系统的设计原则。 (仕兰微面试题目)2、 画出8031与2716( 2K*8ROM )的连线图,要求采用三 -八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若有,则写出每片 2716的重叠地址范围。

46、 (仕兰微面试题目)3、用 8051 设计一个带一个 8*16 键盘加驱动八个数码管(共阳)的原理图。 (仕兰微面试题 目)4、PCI 总线的含义是什么? PCI 总线的主要特点是什么? (仕兰微面试题目)5、 中断的概念?简述中断的过程。(仕兰微面试题目)6、 如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、 要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与 P1 口相连(开关拨到下方时为 0,拨到上方时为1,组成一个八位二 进制数N),要求占空

47、比为 N/256。(仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整。MOV P1,#0FFHL00P1 : MOV R4,#0FFHMOV R3,#00HL00P2 : MOV A,P1SUBB A,R3JNZ SKP1SKP1 : MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset?(扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为 北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和

48、主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC (键盘控制器)、RTC (实时时钟控制器)、USB (通用串行总线)、Ultra DMA/33(66)EIDE 数据传输方式和 ACPI (高级 能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge )。除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,In tel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直 接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了 266MB/s。10、 如果简历上还

49、说做过 cpu之类,就会问到诸如 cpu如何工作,流水线之类的问题。(未知)11、 计算机的基本组成部分及其各自的作用。(东信笔试题)12、 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。(汉王笔试)13、 cache的主要部分什么的。(威盛上海笔试试题)14、同步异步传输的差异(未知)15、 串行通信与同步通信异同特点,比较。(华为面试题)16、 RS232c高电平脉冲对应的 TTL逻辑是?(负逻辑?)(华为面试题)信号与系统1的话音频率一般为 3003400HZ,若对其采样且使信号不失真,其最小的采样频率应为 多大?若采用8KHZ的采样频率

50、,并采用 8bit的PCM编码,则存储一秒钟的信号数据量有 多大?(仕兰微面试题目)2、 什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题)3、 如果模拟信号的带宽为5khz,要用8K的采样率,怎么办?(lucent)两路?4、信号与系统:在时域与频域关系。(华为面试题)5、 给出时域信号,求其直流分量。(未知)6、 给出一时域信号,要求(1 )写出频率分量,(2)写出其傅立叶变换级数;(3)当波形经 过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)7、 sketch连续正弦信号和连续矩形波 (都有图)的傅立叶变换 。(Infineon笔试试题)8、 拉氏变

51、换和傅立叶变换的表达式及联系。(新太硬件面题)DSP、嵌入式、软件等1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题目)2、 数字滤波器的分类和结构特点。(仕兰微面试题目)3、IIR,FIR滤波器的异同。(新太硬件面题)4、 拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b* S (n)a.求h(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)5、 DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图

52、。(信威 dsp软件面试题)6、 说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)7、 说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)8、 请写出【一8, 7】的二进制补码,和二进制偏置码。用Q15表示出0.5和一0.5.(信威 dsp软件面试题)9、DSP的结构(哈佛结构);(未知)10、 嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux ),操作系统方面偏CS方向了,在CS篇里面讲了;(未知)11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项 目?12、某程序在一个嵌入式

53、系统(200M CPU , 50M SDRAM )中已经最优化了,换到零一个系统(300M CPU , 50M SDRAM )中是否还需要优化?(Intel)13、 请简要描述 HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)14、说出OSI七层网络协议中的四层(任意四层) 。(仕兰微面试题目)15、 A)(仕兰微面试题目)# i ncludevoid testf(i nt*p) *p+=1;main ()int *n ,m2;n=m;m0=1;m1=8;testf( n);prin tf(Data value is %d ,* n);B)# i ncludevoid tes

54、tf( in t*p)*p+=1;main ()int *n ,m2;n=m;m0=1;m1=8;testf(&n);prin tf(Data value is %d,* n);下面的结果是程序 A还是程序B的?Data value is 8那么另一段程序的结果是什么?16、那种排序方法最快?(华为面试题)17、写出两个排序算法,问哪个好?(威盛)18、编一个简单的求 n!的程序。(Infineon笔试试题)19、 用一种编程语言写n!的算法。(威盛上海笔试试题)20、 用C语言写一个递归算法求N !;(华为面试题)21、 给一个C的函数,关于字符串和数组,找出错误;(华为面试题)22、 防火

55、墙是怎么实现的?(华为面试题)23、你对哪方面编程熟悉?(华为面试题)24、 冒泡排序的原理。(新太硬件面题)25、 操作系统的功能。(新太硬件面题)26、 学过的计算机语言及开发的系统。(新太硬件面题)27、 一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样羊的数目和正方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)28、 C语言实现统计某个 cell在某.v文件调用的次数(这个题目真bt)(威盛VIA上海笔试试题)29、 用C语言写一段控制手机中马达振子的驱动程序。(威胜)30、 用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)31、 给出一个堆栈的

56、结构,求中断后显示结果, 主要是考堆栈压入返回地址存放在低端地址还是高端。(未知)32、一些 DOS 命令,如显示文件,拷贝,删除。 (未知)33、设计一个类, 使得该类任何形式的派生类无论怎么定义和实现, 都无法产生任何对象实 例。( IBM )34、What is pre-emption? (Intel)35、What is the state of a process if a resource is not available? (Intel)36、三个 float a,b,c; 问值( a+b)+c=(b+a)+c , (a+b)+c=(a+c)+b 。 (Intel)37、把一个链

57、表反向填空。(lucent)38、xA4+a*xA3+xA2+c*x+d 最少需要做几次乘法?(Dephi)主观题1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)2、说出你的最大弱点及改进方法。 (威盛 上海笔试试题)3、 说出你的理想。说出你想达到的目标。题目是英文出的,要用英文回答。 (威盛 上海笔试试题)4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象 语音压缩方面) 、电子系统方案的研究、用 MCU、 DSP 编程实现电路功能、用 ASIC 设计技 术设计电路(包括 MCU 、 DSP 本身)、电路功能模块设计(包括模拟电路和数字电路) 、集 成电路

58、后端设计(主要是指综合及自动布局布线技术) 、集成电路设计与工艺接口的研究。 你希望从事哪方面的研究? (可以选择多个方向。 另外, 已经从事过相关研发的人员可以详 细描述你的研发经历) 。(仕兰微面试题目)5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知 识?(仕兰微面试题目)6、设想你将设计完成一个电子电路方案。请简述用EDA 软件(如 PROTEL )进行设计(包括原理图和 PCB 图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定, 电容的选取,以及布局的大小。 (汉王笔试)共同的注意点1. 一般情况下,面试官主要根据你的简历提问,所以一定要对自

59、己负责,把简历上的东西 搞明白;2. 个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽量 介绍其所关心的东西。3. 其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前把 该看的书看看。4. 虽然说技术面试是实力的较量与体现, 但是不可否认, 由于不用面试官 / 公司所专领域及爱 好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒, 就否认自己或责骂公 司。5面试时要take it easy,对越是自己钟情的公司越要这样。硬件工程师基础知识 目的:基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。1) ;基本设计

60、规范2) ;CPU 基本知识、架构、性能及选型指导3) ; MOTOROLA 公司的 PowerPC 系列基本知识、性能详解及选型指导4) ;网络处理器 (INTEL 、MOTOROLA 、IBM) 的基本知识、架构、性能及选型5) ;常用总线的基本知识、性能详解6) ;各种存储器的详细性能介绍、设计要点及选型7) ;Datacom、Telecom 领域常用物理层接口芯片基本知识,性能、设计要点及选型8) ;常用器件选型要点与精华9) ;FPGA、CPLD、EPLD 的详细性能介绍、设计要点及选型指导10) ; VHDL 和 Verilog ; HDL 介绍11) ;网络基础12) ;国内大型

61、通信设备公司硬件研究开发流程;二最流行的 EDA 工具指导 熟练掌握并使用业界最新、最流行的专业设计工具1) ;Innoveda 公司的 ViewDraw , PowerPCB , Cam3502) ; CADENCE 公司的 OrCad,;Allegro , Spectra3) ; Altera 公司的 MAX+PLUS ;II4) ;学习熟练使用 VIEWDRAW 、ORCAD 、POWERPCB 、SPECCTRA 、ALLEGRO 、CAM350 、 MAX+PLUS ;II 、ISE、FOUNDATION 等工具;5) ; XILINX 公司的 FOUNDATION 、ISE一 ;硬

62、件总体设计 掌握硬件总体设计所必须具备的硬件设计经验与设计思路1) ;产品需求分析2) ;开发可行性分析3) ;系统方案调研4) ;总体架构, CPU 选型,总线类型5) ;数据通信与电信领域主流CPU : M68k 系列, PowerPC860, PowerPC8240, 8260 体 系结构,性能及对比;6) ;总体硬件结构设计及应注意的问题;7) ;通信接口类型选择8) ;任务分解9) ;最小系统设计;10) ; PCI 总线知识与规范;11) ;如何在总体设计阶段避免出现致命性错误;12) ;如何合理地进行任务分解以达到事半功倍的效果?13) ;项目案例:中、低端路由器等二 ;硬件原理图设计技术 ; 目的:通过具体的项目案例,详细进行原理图设计全部经验,设计要点与精髓揭密。1) ;电信与数据通信领域主流 CPU(M68k,PowerPC860,8240,8260 等)的原理设计

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!