简易数字式电容测试仪本科毕业论文

上传人:沈*** 文档编号:40718762 上传时间:2021-11-17 格式:DOC 页数:23 大小:1.26MB
收藏 版权申诉 举报 下载
简易数字式电容测试仪本科毕业论文_第1页
第1页 / 共23页
简易数字式电容测试仪本科毕业论文_第2页
第2页 / 共23页
简易数字式电容测试仪本科毕业论文_第3页
第3页 / 共23页
资源描述:

《简易数字式电容测试仪本科毕业论文》由会员分享,可在线阅读,更多相关《简易数字式电容测试仪本科毕业论文(23页珍藏版)》请在装配图网上搜索。

1、职业技术学院毕 业 论 文题目:题目: 简单数字式电容测试简单数字式电容测试 学学 生:生: XXXXXXXX 学学 号:号: XXXXXXXXXXXXXXXXXXXXXXXX 院院 (系):(系): 职业技术学院职业技术学院 专专 业:业: XXXXXXXXXXXXXXXXXXXXXXXX 指导教师:指导教师: XXXXXXXXXXXXXXXXXXXXXX 2013 年年 5 月月 2 日日陕陕 西西 科科 技技 大大 学学 职职 业业 技技 术术 学学 院院毕业设计(论文)任务书毕业设计(论文)任务书 XXXXXX 专业专业 XXX 班级班级 学生:学生:XX 题目:题目: 简易数字式电容

2、测试仪简易数字式电容测试仪 毕业设计(论文)从毕业设计(论文)从 20132013 年年 2 月月 5 日起到日起到 2013 年年 5 月月 2 日日课题的意义及培养目标:课题的意义及培养目标: 现如今,信息正是一个高度发展的产业,而数字技术是信息的基础,数字技术是目前发展最快的技术领域之一,数字技术在数字集成电路集成度越来越高的情况下,开发数字系统的使用方法和用来实现这些方法的工具已经发生了变化,但大规模集成电路中的基本模块结构仍然需要基本单元电源电路的有关概念,因此用基本逻辑电路来组成大规模或中规模地方法仍然需要我们掌握。 本数字式电容测试仪采用的是伏安法测电容,设计的被测电容比较小用这

3、种方法测量简单,采用稳压电源提供电压是测量更加精确。本数字式电容测试仪采用低压测量,设计一个稳压电源提供稳压直流电源,在被测电容两端加以稳压电压就有电流通过,通过采集电流信号,将电流信号在转化为电压信号进行 AD 转化处理,处理完数据再送入单片机和显示电路进行显示。 设计(论文)所需收集的原始数据与资料:设计(论文)所需收集的原始数据与资料:1 检索模拟放大电路理论基础 2. 电子元器件基础 3. 检索 A/D 转换电路理论基础 4. 电路模拟技术及硬件 5 单片机基础 课题的主要任务(需附有技术指标分析):课题的主要任务(需附有技术指标分析):1. 了解数字式电容测试仪的设计思路及方法 2.

4、 熟悉测量仪器的使用 3. 掌握信号处理的方法 4. 掌握电子系统设计 5. 综合运用数字电路,模拟电路和单片机技术的综合技术 6. 研究数字式电容测试仪的应用 7. 掌握单片机系统设计 设计(论文)进度安排及完成的相关任务(以教学周为单位):设计(论文)进度安排及完成的相关任务(以教学周为单位):周周 次次设计(论文)任务及要求设计(论文)任务及要求第第 1-3 周周检索、收集资料第第 4-5 周周整理资料,确定设计方案第第 6-7 周周完成电路图、流程的设计第第 8-12 周周电子元器件的选取,并完成元器件的连接第第 13 周周进行测试、修改第第 14-15 周周完成论文文字撰写部分第第

5、16 周周修改并完成毕业设计,打印相关图表,准备参加答辩 学生签名: 日期: 指导教师: 日期: 教研室主任: 日期: 简易数字式电容测试仪 摘 要由于单稳态触发器的脉冲宽度 tw 与电容 C 成正比,把电容 C 转换成脉冲宽度为tw 的 矩形脉冲,然后将其作为闸门信号控制计数器计标准频率脉冲的个数,并送锁存译码显示系统就可测得电容的数值。时钟脉冲可由 555 构成的多谐振荡器提供。如果时钟脉冲的各参数合适,数码管显示的数字 N 便是待测电容 Cx的值。关键字:电容测试仪,闸门信号,标准频率脉冲,多谐振荡器,单稳态振荡器, 555, 74160, 计数器Simple digital capac

6、itance testerIIABSTRACT Due to the pulse width of monostable trigger tw is proportional to the capacitance C, the capacitance C is converted into pulse width for tw rectangular pulse, and then use it as a gate signal control counter meter standard frequency pulse number, and send latch - decoding -

7、display system can be measured, the value of capacitance. Clock pulse multivibrator composed of 555 available. If the parameters of the clock pulse, the digital tube display digital is to measure the value of the capacitor Cx N.KEY WORDS: Standard capacitance tester, gate signal ,frequency pulse mul

8、tivibrator 555 ,74160, monostable oscillator counter 目目 录录 摘要 I ABSTRACT11 专科毕业论文(设计说明书)各部分的装订顺序1 1.1 系统概述21.2 总体方案的选择及可行性分析 31.3 方案论证 32 单元电路设计分析 42.1 555 定时器 42.2 用 555 定时器构成的单稳态触发器52.3 用 555 定时器构成的多谐振荡器62.4 占空比可调的多谐振荡器电路 72.5 同步十进制计数器 74LS16082.6 位集成寄存器 74LS17592.7 LED 数码管103结束语 113.1 总结113.2 收获与

9、体会114致谢 125参考文献 136附录 14 6.1 附录一元器件表 14数字式电容测试仪1 1 系统概述1.1 总体方案的选择及可行性分析数字式电容测量仪的作用是以十进制数码的方式来显示被测电容的值,从而判断电容器质量的优劣及电容参数。由给出的指标设计,它的设计要点可分为俩部分:一部分是 LED 显示,另一部分就是要将 Cx值进行转换。能满足上述设计功能的方案很多,我们共总结出下面四种参考方案:方案一把电容量通过电路转换成电压量,然后把电压量经模数转换成数字量进行显示。可由 555 集成定时器构成单稳态触发器、多谐振荡器等电路,当单稳态触发器输出电压的脉宽为:tw=RC31.1RC。从式

10、中可以看出,当 R 固定时,改变电容 C 则输出脉宽 tw 跟着改变,由 tw 的宽度就可以求出电容的大小。把单稳态触发器的输出电压 Vo 取平均值,由于电容量的不同,tw 的宽度也不同,则 Vo 的平均值也不同,由 Vo 的平均值大小可以得到电容 C 的大小。如果把平均值送到 AD 转换器,经显示器显示的数据就是电容的大小。但是我们对 AD 转换器的掌握程度还不够充分,设计有一些困难。方案二用阻抗法测 R、L、C 有两种实现方法:永恒流源供电,然后测元件电压;永恒压源供电,然后测元件电流。由于很难实现理想的恒流源和恒压源,所以它们适用的测量范围很窄。方案三:像测量 R 一样,测量电容 C 的

11、最经典方法是电桥法,如图 1 所示。只是电容 C要用交流电桥测量。电桥的平衡条件是: Z1*Zn*expj(1+n) =Z2*Zx*expj(2+x)陕西科技大学毕业论文设计(设计说明书)2图(图(1 1)通过调节阻抗 Z1、Z2使电桥平衡,这时电表读数为零。根据平衡条件以及一些已知的电路参数就可求出被测电容。用这种方法测量,调节电阻值一般只能手动,电桥的平衡也难以用简单电路实现。这样,电桥法不易实现自动测量。方案四:应用基本思想:把较难测量的物理量转变成精度较高且较容易测量的物理量。先把电容 C 转换成宽度为 tw 的矩形脉冲,然后将其作为闸门控制计数器计数,技术后再运算求出 C 的值,并送

12、出显示,转换的原理是由于单稳态触发器的输出脉宽tw 与电容 C 成正比,可利用数字频率计的知识,把此脉冲作闸门时间和标准频率脉冲相“与” ,得到计数脉冲,该计数脉冲送至计数锁存译码显示系统就可得到电容量的数据。其实,这种转换就是把模拟量转换成数字量,频率 f 是数字电路很容易处理的数字量,这种数字化处理一方面便于式仪表实现智能化,另一方面也避免了有指针读数引起的误差。因此本设计我们采用此方案。1.3 方案论证1.3.1 设计思路 把较难测量的物理量转变成精度较高且较容易测量的物理量。先把电容 C 转换成宽 度为 tw 的矩形脉冲,数字式电容测试仪31.3.2 设计的总体框图该方案的总体方框图如

13、图 2 所示:图(2)总体方框图 陕西科技大学毕业论文设计(设计说明书)4 2 单元电路设计分析2.1 555 定时器555 电路符号如图 3 所示,如图 4 为 555 等效功能框图中包含两个 COMS 电压比较器 C1和 C2,一个 RS 触发器,一个反相器,一个 P 沟道 MOS 场效应管构成的放电开关 SW,三个组织相等的分压电阻网络,以及输出缓冲级。三个电阻组成的分压网络为上比较器 C1和下比较器 C2,它们分别提供 2Vcc3 和 Vcc3 的偏置电压。图(图(3 3)555555 等效功能框图等效功能框图8436215uO555uI2uI6UCCRD7数字式电容测试仪5图(图(4

14、 4)2.2 555 定时器的工作原理是:当输入电压 Ui62Vcc3,Ui2Vcc3 时,电压比较器 C1反相输入端的输入电压小于参考电压,相当于在电压比较器 C1的反相输入端输入一个负极性的信号,电压比较器 C1的输出电压为正极性的信号,即高电平信号“1”;电压比较器 C2同相输入端的输入电压小于参考电压,相当于在电压比较器 C2的同相输入端输入一个负极性的信号,电压比较器 C2的输出电压为负极性信号,即低电平信号“0”;RS 触发器被置位,输出电压 U0等于 1。555 定时器输出与输入的关系也可用功能表来描述,如表 1 所示RdUi6Ui2U0T 的工作状态00导通12Vcc3Vcc3

15、1截止12Vcc3Vcc3 不变 不变 12Vcc3Vcc30导通 (表(表 1 1)348 856+&1C1C2RQGRS271T555定定时时器器电电路路结结构构图图UCC5k5k5kuI2uI6uICRDuO陕西科技大学毕业论文设计(设计说明书)6由上表可知:2.2.1 当输入电压 Ui62Vcc3 时,Ui2从 Vcc3 变化到 Vcc3 时,电压比较器 C1反相输入端的输入电压小于参考电压,电压比较器 C1的输出电压为高电平信号“1”, RS 触发器处在保持的状态,保持 Ui62Vcc3,Ui2Vcc3 时的输出状态,输出电压 U0等于 1。2.2.2 当输入电压 Ui2Vcc3 时

16、,Ui6从 2Vcc3 变化到 2Vcc3 时,电压比较器 C2同相输入端的输入电压大于参考电压,电压比较器 C2的输出电压为高电平信号“1”, RS 触发器处在保持的状态,保持 Ui62Vcc3,Ui2Vcc3 时的输出状态,输出电压 U0等于 0。2.2.3 当输入电压 Ui62Vcc3,Ui2Vcc3 时,电压比较器 C1反相输入端的输入电压大于参考电压,相当于在电压比较器 C1的反相输入端输入一个正极性的信号,电压比较器 C1的输出电压为负极性的信号,即低电平信号“0”, RS 触发器被复位,输出电压 U0等于 0。2.3 用 555 定时器构成的多谐振荡器用 555 定时器构成的多谐

17、振荡器及其工作波形如图 6 所示,其工作原理如下:图图 6 由由 555 构成的多谐振荡器构成的多谐振荡器26VCCRDO5553vI2I1v84(a)(b)v7RRVCC12C150.01FC1vCP21C3VVCCvCC3tvOtOOtttCCV012TTT120数字式电容测试仪7当接通电源 Vcc后,电容 C 上的初始电压为 0V,比较器 C1和 C2输出为 1 和 0,使Uo=1,放电管 T 截止,电源通过 R1、R2向 C 充电。Uc上升至 2Vcc3 时,RS 触发器被复位,使 Uo=0,T 导通,电容 C 通过 R2到地放电,Uc开始下降,当 Uc降到 Vcc3 时,输出 Uo又

18、翻回到 1 状态,放电管 T 截止,电容 C 又开始充电。如此周而复始,就可在3 脚输出矩形波信号。由图 6(b)所示,Uc将在 Vcc3 和 2Vcc3 之间变化,因而可以求得电容 C 上的充电时间 T1和放电时间 T2 : T1=(R1+R2)C20.7(R1+R2)CT2=R2C20.7R2C所以输出波形的周期为 T=T1+T2=(R1+2R2)C20.7(R1+2R2)C振荡频率 f=1T1.44(R1+2R2)C占空比 q= (R1+R2)(R1+2R2)50如果 R1R2,则 q1,Uc近似为锯齿波。2.4 占空比可调的多谐振荡器电路在图 7 所示电路中,由于电容C的充电时间常数1

19、=(R1+R2)C,放电时间常数2=R2C,所以T1总是大于T2,vO的波形不仅不可能对称,而且占空比q不易调节。利用半导体二极管的单向导电特性,把电容C充电和放电回路隔离开来,再加上一个电位器,便可构成占空比可调的多谐振荡器,如图 7 所示。由于二极管的引导作用,电容C的充电时间常数1=R1C,放电时间常数2=R2C。通(图(图 7)FvI18CC31V5550.015CROD427VvI26vCCC1vCDD121R2R陕西科技大学毕业论文设计(设计说明书)874LS160ETEPCPCPD0D1D2D3 Q0 Q1 Q2 Q3 COLDCR过与上面相同的分析计算过程可得:T1=0.7R1

20、C T2=0.7R2C占空比为:21121121117 . 07 . 07 . 0RRRCRCRCRTTTTTq只要改变电位器滑动端的位置,就可以方便地调节占空比q,当R1=R2时,q=0.5,vo就成为对称的矩形波2.5 同步十进制计数器 74LS160同步十进制计数器 74LS160 如图所示: 图(图(8 8)74LS160 管脚图74LS160 是集成同步十进制计数器,该计数器具有同步预置、异步清零、计数和保持四种功能有进位信号输出端,可串接计数使用。数字式电容测试仪974LS160 的功能表如表 2 所示: 表二. 74LS160 的功能表将 74LS160 构成十进制以下计数器可采

21、用以下两种反馈方式:2.5.1 反馈清零法反馈清零法是利用反馈电路产生一个给计数器的复位信号,使计数器各输出端为零(清零)。反馈电路是组合逻辑电路,计数器输出部分或全部作为其输入,在计数器一定的输出状态下即时产生复位信号,使数电路同步或异步地复位。2.5.2 反馈置数法反馈置数法是将反馈逻辑电路产生的信号送到计数电路的置位端,在滿足条件时,计数电路输出状态为给定的二进制码。2.6 位集成寄存器 74LS175图 9 所示是由 D 触发器组成的 4 位集成寄存器 74LS175 的逻辑电路图。其中,Rd是异步清零控制端。D0D3 是并行数据输入端,CP 为时钟脉冲端,Q0Q3 是并行数据输出端。

22、EPETCP功能0清零10置数1111计数110保持110保持陕西科技大学毕业论文设计(设计说明书)10图(图(9 9)位集成寄存器)位集成寄存器 74LS17574LS175该电路的数码接收过程为:将需要存储的四位二进制数码送到数据输入端,D0D3,在 CP 端送一个时钟脉冲,脉冲上升沿作用后,四位数码并行的出现在四个触发器端。74LS175 的功能如表 3 所示 表三表三. . 74LS175 的功能表 11D4DCPRD1DC1RQQ1Q1Q1DC1RQQ1DC1RQQ1DC1RQQ2Q2Q3Q3Q4Q4Q12D3DCPRD1D 2D 3D 4D Q1 Q2 Q3 Q4 X0X X X

23、X 0 0 0 0 11D 2D 3D 4D 11X X X X 01X X X X 1X X X X 保持数字式电容测试仪11 4 结束语4.1 总结本设计完成题目所给的设计任务,设计了一台数字显示的电容测试仪,满足题目的基本要求和一部分发挥要求。仪表有性能可靠、精度高、电路简单的特点。但是这种把较难测量的物理量转变成精度较高且较容易测量的物理量也有不足之处,主要是由于电路的影响,输出的电容在某一个周期里误差会很大。也可以通过加入延时清零电路,设置更多的档位来减小误差,使其精度更高。总体来说,本设计是成功的。4.2 收获与体会回顾起此次课程设计,至今我感慨颇多。的确,从查阅资料到电路设计,从

24、理论学习到实践总结,在整整两个星期的日子里,可以说是苦多于甜,但是能学到好多东西,不仅可以巩固以前所学过的电子技术专业知识,而且学到了仿真软件的基本操作。通过这次课程设计,我懂得了理论与实践相结合的重要的,仅有理论的知识是远远不够的,只有把所学到的专业知识与实践结合起来,从实践中得出结论,才能真正的理解掌握理论知识,提高自己的实际动手能力和独立思考能力。在设计的过程中难免会遇到各种各样的问题,但是我们迎难而上,通过查资料和请教老师努力研究、解决问题;同时在分析测容原理与设计的过程中发现自己的不足之处,如对以前学过的专业知识理解的不够深刻,掌握的不够牢固,我们通过认真学习和掌握专业知识可以更好的

25、完成课程设计。对这次设计的电路,我最满意的是量程控制所达到的高精度效果。为提高精度,本仪表只显示 1009999 之间的数,当然具体的容值还要看量程档位。如果要更加完善设计,还是有很大的发展余地的,比如说可以加入延时清零电路,可以设置更多的档位等等。我们组三人依据分工,高效率的查询了大量资料,电路图是我们依据原理自行设计,然而结果却与理论上有不少出处,随着今后的学习我们也会继续将之改进。此次课程设计不仅进一步巩固了我们是对电子技术知识的学习也锻炼了我们的团队合作能力。陕西科技大学毕业论文设计(设计说明书)12 致 谢 本次课程设计简易数字式电容测试仪的完成,要特别感谢王进军老师的悉心指导,并为

26、我们指点迷津,帮助我们开拓研究思路,热忱鼓励,同时也教会了我们许多关于以后的学习、工作和科研方面的知识。特别感谢与我同组的杨杰同学,在设计工作中我们积极配合、勇于创新。通过本次设计使我们把自身的理论转换为实践的能力得到了很大的提高,使我们走出了实践的盲区,为以后的课程设计打下了坚实的基础。最后感谢学院为我们提供了难得的机会,再次感谢各位老师和同学们的帮助!感谢老师的教诲,本学期的学习必将令我们受益终生!我们也将继续努力!数字式电容测试仪13参 考 文 献1徐志军CPLD/FPGA 的开发与应用M 北京:高等教育出版社,1979:15-18,312潘松,黄继业EDA 技术与 VHDLM 北京:清

27、华大学出版社,20053金西VHDL 与复杂数字系统设计M 西安:西安电子科技大学出版社,20034王科CPLD/FPGA 应用开发技术与工程实践M 西安:人民邮电出版社,20055董代洁,郭怀理,曹春雨基于 FPGA 的可编程 SoC 设计M 北京:北京航天航空大学出版社,2006陕西科技大学毕业论文设计(设计说明书)14 附 录序号元件数量序号元件数量1计数器 74160412绿灯12555 定时器213报警扬声器13寄存器 74LS175414电容 0.01uF34数码管 LED415待测电容插座15反相器 7405216电阻 2K16或门 OR8117电阻 5K17与门 7408118电位器 200M18直流电压源 12V219电位器 2M19方波电压源 5V120电位器 20K110蓝灯121电位器 6K3数字式电容测试仪1511红灯122单刀单掷开关10

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!