论文:基于A D转换器IC层叠并联实现通道倍扩展

上传人:1777****777 文档编号:38196186 上传时间:2021-11-06 格式:DOC 页数:5 大小:238.02KB
收藏 版权申诉 举报 下载
论文:基于A D转换器IC层叠并联实现通道倍扩展_第1页
第1页 / 共5页
论文:基于A D转换器IC层叠并联实现通道倍扩展_第2页
第2页 / 共5页
论文:基于A D转换器IC层叠并联实现通道倍扩展_第3页
第3页 / 共5页
资源描述:

《论文:基于A D转换器IC层叠并联实现通道倍扩展》由会员分享,可在线阅读,更多相关《论文:基于A D转换器IC层叠并联实现通道倍扩展(5页珍藏版)》请在装配图网上搜索。

1、基于A/D转换器IC层叠并联实现通道倍扩展1引言A/D转换器是数据采集中常用的模/数转换器件,对于具有检测功能的智能仪表来说,设计者总希望在硬件电路板的最小面积内获得更多的检测通道。本文以MCS-51和ADC0804接口为例,在不增加A/D转换单元电路板面积的基础上通过三片ADC0804的IC(集成电路)层叠并联,使其模拟电压输入通道增加两倍,从而降低了硬件成本。2A/D转换器IC层叠并联的构思ADC0804是常用的8位COMS逐次逼近寄存器、三态锁定输出、20脚双列直插、典型转换时间为100s的A/D转换器。A/D转换器IC层叠并联是将三片同型号、同生产厂家、同批生产、测试完好的ADC080

2、4芯片层叠并联,每片按引脚号一一对应焊接(模拟量输入VI+引脚和/CS引脚除外。字母左边的“/”表示低电平有效,下同)。实现IC层叠并联后, 模拟量输入通道由原来的单路扩展为三路,在不增加A/D转换单元电路板面积的同时,使A/D转换通道数量增加两倍。3A/D转换器IC层叠并联设计实例3.1硬件接口电路设计将三片ADC0804层叠并联,按照各引脚的逻辑要求施加电平并进行A/D转换,测试后可知,0804(1)、0804(2)、0804(3)具体哪一片能向单片机输出转换后的数字量数据,关键取决于该芯片的输出允许信号(/CS)端是否有效(低电平有效)。由此可见,只要对三片ADC0804的/CS端进行分

3、时控制,即可分别实现各自的A/D转换功能。ADC0804带有锁存器,可直接与89C51芯片进行连接。三片ADC0804层叠并联与MCS-51的接口电路图,如图1所示。3.2三路模拟通道分时控制原理分析MCS51与ADC0804接口进行单通道转换时的过程是:当ADC0804的片选信号/CS有效时,施加一个启动信号/WR,转换器将自动进行转换。转换结束后,数据被锁存器锁存,同时发出/INTR信号。此后,又在/CS有效时施加一个/RD信号,即可把转换的结果从锁存器中读出。图1中0804(1)、0804(2)、0804(3)三个芯片的引脚除每片的模拟量输入VI+和/CS引脚外,其余均按引脚号一一对应连

4、接,具体选择哪个芯片输出允许,取决于该芯片是否能被选中(/CS是否有效)。在0804(1)被选中并完成A/D转换功能的过程中,只允许 0804(1)的/CS端为低电平,使得0804(1)的/WR、/RD和/INTR端均能按时序控制正常工作, DB0-DB7的数字数据才有输出。此时0804(2)、0804(3)的/CS端必须为高电平,以保证这两个芯片的数据端DB0-DB7为高阻态,否则三个芯片的数据将相互扰乱。同理,当0804(2)被选中并完成A/D转换功能时,0804(2)的/CS端为低电平,此时0804(1)、0804(3)的/CS端必须为高电平,对于0804(3)亦然。ADC0804的时钟

5、频率约限制在100KHZ1460KHZ。P1.1 、P1.2 、P1.3 分别作为0804(1)、0804(2)、0804(3)的片选分时控制信号;P1.0用作分时接收三个A/D芯片的中断请求输出/INTR信号。本例采用单极型连接方法,故三路模拟量输入的VI端均接地。ADC0804电压输入与数字输出关系表,如表1所示。3.3软件应用设计设有三路模拟量输入的检测系统,每路电压分别为1.000V、2.000V、3.000V,采样后的数字量数据依次存放到60H62H的3个内存单元中。该程序以中断方式进行数据传送,P1.1 、P1.2 、P1.3 分别对0804(1)、0804(2)、0804(3)分

6、时选通;P1.0分时接收三个A/D芯片的中断请求输出信号。/INTR信号把转换完成的状态作为单片机的中断请求信号。A/D转换器IC层叠并联实现通道倍扩展程序流程图,如图2所示。其中,图2(a)为初始化程序流程图,图2(b)为中断服务程序流程图。3.4分时控制模/数转换输出结果分析ADC0804分时控制模/数转换输出结果表,如表2所示。程序执行后,60H单元的A/D转换结果为32H,对应的十六进制高半字节为3H,低半字节为2H,通过表1可查得分别对应的高半字节和低半字节电压为0.960+0.040=1.000V;61H单元的A/D转换结果为64H,对应的十六进制高半字节为6H,低半字节为4H,通

7、过表1可查得分别对应的高半字节和低半字节电压为1.920+0.080=2.000V;62H单元的A/D转换结果为96H,对应的十六进制高半字节为9H,低半字节为6H,通过表1可查得分别对应的高半字节和低半字节电压为2.880+0.120=3.000V。结论:以上三个单元的A/D转换数字量结果均分别与相对应的模拟输入电压相吻合,此结果表明ADC0804A/D转换器IC层叠并联实现通道倍扩展的设计方案是成功的。 4 结束语此文相关技术已获中国国家专利,其创新点:采用A/D转换器IC层叠并联,在不增加A/D转换单元电路板面积的同时,使A/D转换通道的数量增加两倍,降低了硬件成本。该项技术还可进一步推广到三片以上ADC0804 A/D转换器或其它特性IC芯片的层叠并联中去。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!