实验七时钟源与分频实现

上传人:小** 文档编号:31502217 上传时间:2021-10-12 格式:DOC 页数:15 大小:611.50KB
收藏 版权申诉 举报 下载
实验七时钟源与分频实现_第1页
第1页 / 共15页
实验七时钟源与分频实现_第2页
第2页 / 共15页
实验七时钟源与分频实现_第3页
第3页 / 共15页
资源描述:

《实验七时钟源与分频实现》由会员分享,可在线阅读,更多相关《实验七时钟源与分频实现(15页珍藏版)》请在装配图网上搜索。

1、实验七时钟源和分频实现、实验目的:1 了解有源晶振与无源晶振的工作电路2掌握分频实现方法:触发器、计数器、编程3 了解分频的应用二.实验原理1.晶振工作电路简介(参见P46)二、实验原理1.晶振工作电路简介(参见P46)(1) 32768Hz 晶振CD4060或HC4060是由14级二进制计数器和非门组成的振荡器组成,外接振荡电路可以做时钟源。Q14输出2的14次方分频,即16kCD4060914级分频器Q142HzCP1;32. 768kCPOCPO悬空Rd二.实验原理1.晶振工作电路简介(参见P46)(16x1024) o主频是32.768k时,Q14=2Hz,I0M Q lOTOp二.实

2、验原理1.晶振工作电路简介(参见P46)Q13=4Hz, Q12=8Hz二.实验原理1.晶振工作电路简介(参见P46)使用分频器(计数器)可以从一种 频率的信号得到频率为1/2以下的信 号。每经过一位二进制计数器得到 二分频信号。并且是方波。11109CD4060345678 JVcc Q10 Q8Q9 Rd Cpl CpO CpOQ12 Q13 Q14 Q6 Q5 Q7 Q4 GND二.实验原理1.晶振工作电路简介(参见P46)(2) 50MHz晶振(有源晶振)二.实验原理1.晶振工作电路简介(参见P46)二.实验原理1.晶振工作电路简介(参见P46)clkO0.1 pfNCVccGNDOU

3、T空脚二.实验原理1.晶振工作电路简介(参见P46)二、实验原理2.分频方法(1)触发器分频D触发器、T触发器、JK触发器均町实现2分频,多次的2分频町实现 多种分频信号。HameValue at17.3 nsD ps 80.0 ns 160.0 ns 240.0 ns 320.0 ns 400.0 ns 480.0 ns 560.0 ns 640.0 ns 720.0 ns 800. 0 ns 880.0iiiiiiiiiii17.3 nsJclkOHO jclklH 0-11LdKH 01 1(2)在Quartus中实际演示学习多层电路设计的操作方法:File-Creat/updatesy

4、mbol files for current File二、实验原理2.分频方法_(1)触发器分频7474OpPRND触发器构成的2分频电路(1)触发器分频OUTPUT|三个2分频级联构成8分频电路二、实验原理2.分频方法(2)计数器分频十进制BCD码计数器输出波形,QA为CP的二分频,QD为十分频。(如是二 进制计数器,QD是十六分频。)二、实验原理2.分频方法_(2)计数器分频举例二、实验原理2.分频方法_二、实验原理2.分频方法_pUTPVI| cp500Hz749074907490SET9ASET9BQACLRAQBCLRBQCCLKAQDCLKBCOUNT 田SET9ASET9BQAC

5、LRAQBCLRBQCCLKAQDCLKBinstl COUNTERSET9ASET9BQACLRAQBCLRBQCCLKAQDCLKBinst2 COUNTER cp1Hz二、实验原理2.分频方法_二、实验原理2.分频方法_用三个十进制计数器构成1000分频电路2.分频方法二、实验原理(3)编程分频(如采用vhdl语言代码实现)参见实验指导书P61,以后在可编程逻辑器件应用课程中学习50MHz is divided into 2Hz library ieee;use ieee.std_logic_ll64.all; 它 use ieee.std logic unsigned.all;o Q件

6、C程序的头文5 6 Bentity fenpin 13(7 H port(clkl: in stcl_logic;-SOKliz8 elk: out 3td logic2Hz9 );10 encl fenpin;1213141516Qsuch让ecxme arch of fenpin is叵signal count_5000: integer range 0 to 4999;-signal count:integer range 0 to 2499;。 signal clk_10Khz,clk_2hz:stclJogic;signal clkjhzistcljogic;-一when outpu

7、t IHZ/iieed to add thi3 line Hbegin除端口外的电路屮节点17192021222324252627282930 process(clkl)beginif clklevent and cLkl=,1* then Hif count_5000=4999 thencount_5000=0; cLk_10Khz=,01;Helsecount_5000=count._5000+l; cllc_10Khz=lll;-end if;end if;end process;generate elk 1OKZ its frequency equal to lOKhz5000分频后得

8、到10KHZoO芯片里电路的功能323334353637383940414243S process(clk_10Khz)beginE if clk_10Khzevent and clk_10Khz=l1 thenEif count=2499 thencount=0;clk_2hz=not clk_2Hz;Selseoq2count=count+l; clk_2hz=clk_2Hz;end if;end if;end process;generate elk 2Hz,its frequency equalto 2hz45 clk=clk_2Hz;46 end arch;output to elk到2HZIU5000分频后得IK后轴出2HZ到端三、实验内容仏利用EDA1板子实现32768Hz到1Hz的变换2 利用EDA-1板子实现50MHz到XHz的变换50M 10K 10K 2Hz 2Hz 1Hz

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!