基于FPGA的高效可调频率滤波器

上传人:众众****夺宝 文档编号:27611852 上传时间:2021-08-19 格式:DOCX 页数:3 大小:14.59KB
收藏 版权申诉 举报 下载
基于FPGA的高效可调频率滤波器_第1页
第1页 / 共3页
基于FPGA的高效可调频率滤波器_第2页
第2页 / 共3页
基于FPGA的高效可调频率滤波器_第3页
第3页 / 共3页
资源描述:

《基于FPGA的高效可调频率滤波器》由会员分享,可在线阅读,更多相关《基于FPGA的高效可调频率滤波器(3页珍藏版)》请在装配图网上搜索。

1、基于FPGA的高效可调频率滤波器 摘要:为了有效地改善滤波器的不可调频率系统性能,降低FPGA滤波器资源的消耗,提出基于FPGA的高效可调频率滤波器。该方法首先对可调频率滤波器进行硬件平台设计,硬件平台由单片机模块、FPGA波形模块、幅度模块、数字模型转换模块、低通滤波转换模块以及輸入键盘模块和液晶显示屏模块构成。核心模块由MCU提供可调频率控制,以DDS技术产生的波形信号为依据,确定滤波器的信号强度,最后采用分布算法完成滤波器软件设计。实验证明,所提方法能够有效提高可调频率滤波器的准确度。关键词:FPGA;可调频率;滤波器;分布算法中图分类号:TN713?34文献标识码:A文章编号:1004

2、?373X202123?0093?04Abstract:Inordertoeffectivelyimprovethesystemperformanceofthefilterwithnon?adjustablefrequency,andreducetheresourceconsumptionofthefilterbasedonFPGA,anefficientfilterwithadjustablefrequencybasedonFPGAisproposed.Thehardwareplatformisdesignedforthefilterwithadjustablefrequency,which

3、iscomposedoftheMCUmodule,FPGAwaveformmodule,amplitudemodule,digitalmodelconversionmodule,low?passfilterconversionmodule,keyboardinputmoduleandLCDmodule.TheMCUcontrolstheadjustablefrequencyforthecoremodule.OnthebasisofthewaveformsignalgeneratedbyDDStechnology,thesignalstrengthofthefilterisdetermined.

4、Thedistributedalgorithmisusedtorealizethesoftwaredesignofthefilter.Theexperimentalresultsshowthattheproposedmethodcanimprovetheaccuracyofthefilterwithadjustablefrequencyeffectively.Keywords:FPGA;adjustablefrequency;filter;distributedalgorithm0引言随着通信技术的快速开展,数字可调频率滤波器在通信语音、图像处理、模糊式图像识别、通信雷达信号处理以及频谱分析等

5、应用中都起到了重要的作用【1】。可以防止模拟滤波器无法克服温漂以及噪声等一系列问题2?3,同时数字可调频率滤波器比模拟的滤波器精度更高、稳定性更好、体积更小、速度更加灵活,得到了广泛应用。FPGA的数字滤波器是现代开发技术设计与实现的热点之一【4】,能够简化开发过程,缩短开发周期,以及降低开发本钱,各类开发工具更是受到青睐。近年来,提出很多滤波器线性滤波方法,文献【5】提出Wiener线性滤波、文献【6】提出卡尔曼滤波以及自适应的滤波方法。Wiener线性滤波是最早提出的一种滤波方法,当信号混有噪声时,能够在最小的误差条件下估计出最正确信号。但是该方法复杂性高,实际应用比较困难。卡尔曼滤波也是

6、一种线性滤波方法,文献【7】与Wiener线性滤波不同的是,这种线性滤波技术利用递推方式,当滤波器的单位响应时间较长时,采用该方法无法得到滤波器的最正确响应。目前,已取得了相关的研究成果。文献8提出利用加权最小二乘法对滤波器进行设计,在滤波器设计过程中,利用最小二乘法,以平方误差最小优化为准那么,对设计的滤波器进行减小过度误差,此方法降低了滤波器的误差,但费用较高。文献9研究了一种新的MTD滤波器设计方法。采用该方法设计的MTD滤波器频率的响应不仅能在零频的附近有零陷,并且在其他区域可以变为任意形状,具有较好的实现性,但是该方法实现过程较为复杂。文献10提出一种对图像LCL滤波器进行设计的方法

7、,该设计方法目的清晰明确,设计过程便捷,能够优化滤波器参数,但该方法耗时较长。针对上述情况,提出基于FPGA的高效可调频率滤波器。通过该方法可以对FPGA进行高效的可调频率滤波器设计。1FPGA高效可调频率滤波器设计1.1可调频率滤波器硬件平台设计系统由单片机模块、FPGA波形模块、幅度模块、数字模型转换模块、低通滤波转换模块以及键盘输入模块和液晶显示屏模块组成。FPGA模块利用DDS技术,能产生正弦波、方波、三角锯齿波数字信号,经转换、低通滤波模块后输出。波形模块类型及频率的大小由单片机进行控制,输出的信号幅度由单片机经幅度控制模块改变DAC模块的参考电压来实现,如图1所示。FPGA模块依据

8、MCU提供可调频率控制及波形选择,运用DDS技术产生的波形数字信号,经过数字模型转换器DAC转变为阶梯波,再通过低通滤波器可以得出合成信号波形。该模块主要由相位式累加器、相位式存放器以及波形查找表组成,原理框图如图2所示。其中,fc为输入时钟频率,fo为信号输出频率。图2中相位累加器是该滤波器的核心,由二进制的累加器和时钟控制的滤波器、相位存放器组成。相位存放器滤波输出与累加器输入端相连接,MCU传送的频率控制字与累加器的另外一个输入端相加。每个时钟到达时,相位存放器滤波将之前的时钟周期值传送到累加器,并与频率控制字进行相加,结果为当前时钟周期输出的序列,该输出序列可以当做波形查找表可调频率的

9、地址。波形查找表实际上是相位幅度转换的ROM电路,ROM内部存储了完整周期波形的相位存放器幅度值。相位存放器每对波形查找表进行寻址一次,就会输出与相位存放器对应的信号相位幅度值,可调频率控制字能够决定相应的相位增量,相位的累加器那么会不断地对相位增量进行累加,当相位累加器产生一次超出时,就可以生成周期DDS的合成信号。一般情况下,可调频率相位存放器可以用来做寻址,此时DDS的合成频率为:而DDS的输出频率由采样决定,即fmax=fc2。现实中DDS的输出频率由输出的杂散水平来决定,取值为fo40%fc。所以,假设要改变DDS的输出频率,仅需改变频率控制字即可完成。采用FPGA器件在EP1C3T

10、144C8芯片中应用,该模块设计由VHDL实现,采用10位输出。为方便频率调节,依据式1,式2,将输出的频率分两档,由FPGA依据频率控制字进行自动选择,两档输出基准时钟由50MHz晶振经过FPGA内部锁得到fc16.66667MHz,假设是相位累加器字约为24位,频率控制字为20位进制数,那么两档输出最高频率分别为:由此可见,如果在高频率输出时,能够保证周期波形有10个点,有效地保障了输出信号的准确度。基于介绍硬件平台FPGA芯片,可调频率滤波器利用并联结构时,采用直接结构作为二阶根本节,那么不增加输出缓冲条件时,利用时序分析工具估计出可调频率最高速度达50MHz,采用并联连接方式无法满足设

11、计要求,为了能够提高速度,通常应用的方法有两种:一种是对实现结构进行改进;另一种是采用并行处理的方式。其中,第二种方法能明显增加硬件的代价。在对二阶根本节改进结构后,能够将可调频率滤波器的速度到达最高,因为根本节的输出加了锁存器,根本到达了设计指标,针对这两种结构进行综合、布局以及布线,得到的资源性能如表1所示。从表1中的数据可以看出,乘法单元数并未有所改变,但改进后的结构资源占用率明显下降,而可调频率得到了提升。假设将改进结构在根本节应用中进行处理,那么速度最高到达139.65MHz,这个速度满足指标要求,并有很大容量。因为增加流水线与处理结构实现方式的不同,因此资源的造价和可调频率也不同,

12、依据提到的流水线与处理技术原理,获得更高速度的可调频率滤波器必须采用流水线技术和处理技术,该理论速度受限于存放器,但采用流水线并行处理技术实现可调频率滤波器通常会降低硬件本钱,在一定程度上有利于提高可调频率滤波器的运行速度。1.2滤波器软件模型设计可见,括号内表示输入变量的数据和滤波器系数,并进行“与运算求和。指数局部说明了求和的结果,整数乘以2b即为左移b位,由硬件模块连线来实现,无需占用逻辑数据资源。以建立的滤波器波形查找表实现括号内的运算,滤波器波形查找表用于输入变量进行寻址,这便是滤波器波形查找表的分布式算法。设计可调频率滤波器时,经常使滤波电感的电压降低,以减少滤波器系统的容量;为了

13、不使滤波器电感电流的波动太大,滤波器电感不能定的太小。设负载电阻为R,滤波器电感基波的电压为1N。为了减少系统的容量,滤波器电容必须远远大于Rc。假设滤波器电容远远大于Rc,得出电感值为:2实验结果与分析为了对可调频率滤波器进行仿真,首先设计一个矩形低通滤波器,阻带滤波衰减为30dB,通带频率为0.2,阻带频率为0.3。设计得出滤波器的长度为10的可调低通滤波器。将设计软件导出的文件在硬件平台上进行编译与综合。单相的逆变器的功率为100kW,输出的频率电压为113V,进行线性负载时,规定输出电压中的频率不超过2%,输出的频率电压THD不能超过1.3%。模拟模型参数见表2。表2中,开关时间为1.2s,线性负载为1电阻,当Ma从0.4增加到1时,THD和滤波器电感值的变化如图3所示,曲线中的H13表示实验结果。能够看出,THD变化曲线和滤波器电感值与理论计算曲线大致重合,THD变化曲线和滤波器电感值理论计算曲线形状大约相同,但是位置会有偏差,主要是参加可调频率滤波器后,实际的幅值小于设定值,而在画图时采用设定值。另外,对可调频率滤波器幅值和相位会产生影响,可调频率对THD和滤波器也有影响。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!