Altera可编程逻辑器件编程与配置

上传人:无*** 文档编号:253314390 上传时间:2024-12-11 格式:PPTX 页数:30 大小:860.83KB
收藏 版权申诉 举报 下载
Altera可编程逻辑器件编程与配置_第1页
第1页 / 共30页
Altera可编程逻辑器件编程与配置_第2页
第2页 / 共30页
Altera可编程逻辑器件编程与配置_第3页
第3页 / 共30页
资源描述:

《Altera可编程逻辑器件编程与配置》由会员分享,可在线阅读,更多相关《Altera可编程逻辑器件编程与配置(30页珍藏版)》请在装配图网上搜索。

1、,,,,,,,,,*,按一下以編輯母片標題樣式,按一下以編輯母片,第二層,,Altera可编程逻辑器件 编程与配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第1页!,概要,配置方式及典型应用,配置过程,主动串行配置,被动串行配置,JTAG配置,ByteBlasterII下载电缆,配置器件,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第2页!,配置方式,根据,FPGA,在配置电路中的角色,其配置数据可以用,3,种方式载入到目标器件中:,FPGA,主动方式,FPGA,被动方式,JTAG,方式,,,Altera可编程逻辑器件编程与配置共

2、30页,您现在浏览的是第3页!,FPGA被动方式:PS,PPS,FPP,PPA,PSA,由系统中的其他设备发起并控制配置过程。这些设备可以是,Altera,的配置芯片(,EPC,系列),或者是单板上的微处理器、,CPLD,等智能设备。,FPGA,在配置过程中完全处于被动地位,只是输出一些状态信号来配合配置过程。,,被动方式可分为以下模式:,被动串行,PS,(,Passive Serial,),被动并行同步,PPS,(,Passive Parallel Synchronous,),快速被动并行,FPP,(,Fast Passive Parallel,),被动并行异步,PPA,(,Passive

3、Parallel Asynchronous,),被动串行异步,PSA,(,Passive Serial Asynchronous,),,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第4页!,各种配置模式的典型应用,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第5页!,FPGA配置过程,PS方式配置过程波形,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第6页!,主动串行配置,单片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第7页!,主动串行配置,多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏

4、览的是第8页!,被动串行配置,使用下载电缆配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第9页!,被动串行配置,使用配置芯片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第10页!,被动串行配置,使用微处理器配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第11页!,JTAG配置方式,多片级联配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第12页!,The ByteBlaster II supports the following programming modes:,,Passive Serial

5、Programming:,Configures all Altera devices supported by the Quartus II software, excluding MAX 3000 and MAX 7000 devices.,,Active Serial Programming:,Programs a single EPCS1, EPCS4, EPCS16, or EPCS64 serial configuration device.,,Joint Test Action Group (JTAG):,Programs or configures all Altera devi

6、ces supported by the Quartus II software, excluding FLEX 6000 devices.,ByteBlasterII下载电缆,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第13页!,10-Pin信号定义,ByteBlasterII下载电缆,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第14页!,配置文件,配置文件类型:,.sof,(,SRAM Object File,),.pof,(,Programmer Object File,),.rbf,(,Raw Binary File,),.rpd,(,Raw

7、 Programming Data File,),.hex,或,.hexout,(,Hexadecimal File,),.ttf,(,Tabular Text File,),.sbf,(,Serial Bitstream File,),.jam,(,Jam File,),.jbc,(,Jam Byte-Code File,),,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第15页!,QuartusII中关于芯片配置的选项,Assignments / Device, Settings ,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第16页!,FPGA主

8、动方式:AS,由目标FPGA来主动输出控制和同步信号(包括配置时钟)给Altera专用的一种串行配置芯片(EPCS1和EPCS4等),在配置芯片收到命令后,就把配置数据发到FPGA,完成配置过程。,,Altera FPGA所支持的主动方式为主动串行AS(Active Serial)模式,只能够与Altera公司提供的主动串行配置芯片(EPCS系列)配合使用。,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第17页!,JTAG方式,JTAG是IEEE1149.1边界扫描测试的标准接口。从JTAG接口进行配置可以使用Altera的下载电缆,通过QuartusII工具下载,也可以采

9、用智能主机(Intelligent Host)如微处理器来模拟JTAG时序进行配置。,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第18页!,Altera FPGA系列支持的配置方式,(1) Although you cannot configure FLEX 6000 devices through the JTAG pins, you can perform JTAG boundary-scan testing.,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第19页!,FPGA配置过程,FPGA配置状态机,,,Altera可编程逻辑器件编程与配置

10、共30页,您现在浏览的是第20页!,主动串行配置,配置时序,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第21页!,主动串行配置,AS串行配置芯片的在系统编程,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第22页!,被动串行配置,使用下载电缆进行多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第23页!,被动串行配置,使用级联配置芯片进行多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第24页!,JTAG配置方式,单片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第25页!,By

11、teBlasterII下载电缆,ByteBlasterII下载电缆的一端是连接计算机并行口的25-Pin公头,另一端是连接FPGA的10-Pin插座。,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第26页!,ByteBlasterII下载电缆,25-Pin信号定义,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第27页!,配置芯片,增强型,配置芯片,主动串行,配置芯片,普通,配置芯片,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第28页!,配置文件,配置文件格式及用途:,.sof,:如果选择配置模式为,JTAG,或,PS,方式,使用,A

12、ltera,的下载电缆对,FPGA,进行配置时,将用到,.sof,文件。这个文件是,QuartusII,工具自动产生的。在使用,.sof,文件配置时,,QuartusII,下载工具将控制整个配置的顺序,并为配置数据流内自动插入合适的头信息。其它配置文件类型都是从,.sof,产生出来的。,,.pof,:,.pof,文件是用来对各种,Altera,配置芯片进行编程的文件。要注意的是,需要在,QuartusII,工具中设置编程器件类型,才可以生成该类型的,.pof,文件。对一些小的,FPGA,,多个,FPGA,的,.sof,文件可以放到一个,.pof,文件中,烧制到一个配置器件中;而对一些较大的,F

13、PGA,,如果一个配置器件不够,可以使用多个配置器件,工具可以将配置文件分到几个配置芯片中。,,.rbf,:,.rbf,文件是二进制的配置文件,只包含配置数据的内容。通常被用在外部的智能配置设备上,如微处理器。例如,一种用法是将,.rbf,文件通过其它工具转换成十六进制的数组文件,编译到微处理器的执行代码中,由微处理器将数据载入到,FPGA,中。当然,也可以由处理器在配置过程中完成实时的转换工作。,.rbf,中的,LSB,(最低位)被首先载入到,FPGA,中。,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第29页!,END,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第30页!,

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

相关资源

更多
正为您匹配相似的精品文档
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  sobing.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!