计算机结构与逻辑设计10存储器

上传人:无*** 文档编号:223507885 上传时间:2023-07-19 格式:PPT 页数:35 大小:2.93MB
收藏 版权申诉 举报 下载
计算机结构与逻辑设计10存储器_第1页
第1页 / 共35页
计算机结构与逻辑设计10存储器_第2页
第2页 / 共35页
计算机结构与逻辑设计10存储器_第3页
第3页 / 共35页
资源描述:

《计算机结构与逻辑设计10存储器》由会员分享,可在线阅读,更多相关《计算机结构与逻辑设计10存储器(35页珍藏版)》请在装配图网上搜索。

1、计算机结构与逻辑设计计算机结构与逻辑设计第五章 存储器1主存储器主存储器v基本概念:基本概念:字字为单位存放,为单位存放,包含包含N位二进制位二进制码元码元,N为为字长字长。存储矩阵,存储矩阵,地址,地址,读读/写功能。写功能。A1A0AnX0X1X2n-1行行地地址址译译码码器器读读写写放放大大器器读读/写写控制控制I/O存存 储储 矩矩 阵阵存储器地址寄存器存储器地址寄存器 MAR 存储器缓冲寄存器存储器缓冲寄存器 MBR 2二、分类二、分类1、从存、从存/取功能分:取功能分:只读存储器只读存储器(Read-Only-Memory)随机读随机读/写写(Random-Access-Memor

2、y)2、从工艺分:、从工艺分:双极型双极型MOS型型3随机存储器(随机存储器(RAM)RAM分类1)静态RAM:存储单元由静态MOS电路或双 极型电路组成。2)动态RAM:利用MOS电容存储信息。1RAM结构和工作原理A1A0A7X0X1X255Y0Y1Y15A9A8A11行行地地址址译译码码器器读读写写控控制制电电路路列地址译码器列地址译码器I/O存存 储储 矩矩 阵阵4电路构成1)存储矩阵:有nm个存储单元,每个存储单 元可存一位二进制信息(1或0)。存储单元的数量又称为存储容量。2)地址译码器:分行地址、列地址译码器。在给 定两组地址码后,选中一行和一 列交叉点处的存储单元。3)读/写控

3、制电路:当=1时为读出数据操作;当=0时为写入数据操作。4)片选控制电路:低电平有效,开始工作。5)输入/输出电路:55.1.2 线性译码器线性译码器vRAM 随机存取存储器随机存取存储器v图图5.365.1.3 静态存储单元静态存储单元vRS触发器、触发器、D触发器。有使能端触发器。有使能端v图图5.575.1.4 双向译码方式双向译码方式v行地址,列地址行地址,列地址A1A0A7X0X1X255Y0Y1Y15A9A8A11行行地地址址译译码码器器读读写写控控制制电电路路列地址译码器列地址译码器I/O存存 储储 矩矩 阵阵8双向译码方式双向译码方式9双向译码方式静态单元双向译码方式静态单元1

4、0双向译码方式完整结构图双向译码方式完整结构图115.1.5 存储器扩展存储器扩展1.字扩展字扩展适用于每片适用于每片RAM,ROM位数够用而字数不够时位数够用而字数不够时1024 x 8RAM例:用四片例:用四片256 x 8256 x 8位位1024 x 81024 x 8位位 RAM RAM121314采用后采用后bitbit位扩展位扩展15165.1.5 存储器扩展存储器扩展v2.位扩展位扩展175.1.5 存储器扩展存储器扩展v3.字位均扩展方式字位均扩展方式v图图5.1318静态静态RAM的读写过程的读写过程v注意时间顺序注意时间顺序v先后顺序:数据和读写信号先准备好,然后先后顺序

5、:数据和读写信号先准备好,然后CS有效。有效。v概念:读操作最小周期概念:读操作最小周期TR,TA存取时间,存取时间,TCO片选时间。片选时间。v写操作最小周期写操作最小周期TW19动态动态RAM的基本单元的基本单元v电容电容 C 储备电能储备电能v需要定时刷新电路需要定时刷新电路v或者读写过程进行辅助内容刷新。或者读写过程进行辅助内容刷新。vCC4116电路:图电路:图5.1720动态随机存储器(动态随机存储器(DRAM)动态存储单元是利用动态存储单元是利用MOS管栅极电容管栅极电容可以存可以存储电荷的原理储电荷的原理21只读存储器只读存储器 ROMv内容断电不丢失的。但不能写入内容断电不丢

6、失的。但不能写入A1A0AnX0X1X2n-1行行地地址址译译码码器器读读放放大大器器读读/写写控制控制I/O存存 储储 矩矩 阵阵22二、举例二、举例23地地 址址数数 据据A1A0D3D2D1D0000101011011100100111110A0An-1W0W(2n-1)D0Dm24两个概念:两个概念:v存储矩阵的每个交叉点是一个存储矩阵的每个交叉点是一个“存储单元存储单元”,存,存储单元中有器件存入储单元中有器件存入“1”,无器件存入,无器件存入“0”v存储器的容量:存储器的容量:“字数字数 x 位数位数”25分类:1)掩模ROM(固定ROM)数据在制作时已经确 定,无法更改 2)可编

7、程ROM(PROM)数据由用户写入,但一经 写入不能再修改 3)可擦除可编程ROM(EPROM)由用户写入,而 且还能擦除重写。1ROM的结构及工作原理结构:一个2线4线地址译码器和一个44的二极管存储矩阵 组成。地址码A1、A0,产生W0 W3(字线)4个不同的地址;存储矩阵由二极管或门组成,其输出为D0 D3(位线)在W0 W3中,任意输出为高电平时,在D0 D3 4根线上输出一组4位二进制代码,每组代码称作一个字。26掩膜掩膜ROM的特点:的特点:出厂时已经固定,不能更改,适合大量生产出厂时已经固定,不能更改,适合大量生产简单,便宜,非易失性简单,便宜,非易失性277.2.2 可编程可编

8、程ROM(PROM)总体结构与掩膜总体结构与掩膜ROM一样,但存储单元不同一样,但存储单元不同28可编程可编程ROM(PROM)总体结构与掩膜总体结构与掩膜ROM一样,但存储单元不同一样,但存储单元不同写入时,要使用编程器29可擦除的可编程可擦除的可编程ROM(EPROM)总体结构与掩膜总体结构与掩膜ROM一样,但存储单元不同一样,但存储单元不同一、用紫外线擦除的一、用紫外线擦除的PROM(UVEPROM)30二、电可擦除的可编程二、电可擦除的可编程ROM(E2PROM)总体结构与掩膜总体结构与掩膜ROM一样,但存储单元不同一样,但存储单元不同31三、快闪存储器(三、快闪存储器(Flash Memory)为提高集成度,省去为提高集成度,省去T2(选通管)(选通管)改用叠栅改用叠栅MOS管(类似管(类似SIMOS管)管)324EPROM的应用的应用(1)实现组合逻辑设计;(2)作函数运算表电路;(3)作字符发生器电路例例 试用EPROM实现下列逻辑函数33解:将函数化为标准最小项与或式 确定存储单元内容 由表达式可知函数Y1和Y2相应的存储单元中各有4个存 储单元为1。画出用EPROM实现的逻辑图,1A1B1CY1Y2m7m6m5m4m3m2m1m0地址译码器与门阵列或门阵列3435

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!