Allegro设置差分线和等长地方法

上传人:jin****ng 文档编号:207769204 上传时间:2023-05-08 格式:DOCX 页数:22 大小:1.31MB
收藏 版权申诉 举报 下载
Allegro设置差分线和等长地方法_第1页
第1页 / 共22页
Allegro设置差分线和等长地方法_第2页
第2页 / 共22页
Allegro设置差分线和等长地方法_第3页
第3页 / 共22页
资源描述:

《Allegro设置差分线和等长地方法》由会员分享,可在线阅读,更多相关《Allegro设置差分线和等长地方法(22页珍藏版)》请在装配图网上搜索。

1、 一、设置差分线的方法 方法一: 1、LogicTAssign Differenttial Pair 2、在弹出的对话框里选择需要添加的差分对,点击Add按钮,即可添加 方法二: 1、 SetupTConstraintsTElectrical 2、选择 Net,然后在 Objec tsTCrea teTDifferen tt ial Pair

2、 3 田 □ Rol □ S € S a ■ Add to F2 Pin Pair. Filler... :Worksheet sele :FC_MkIH_l VTO-FCB166 Filte「匚 re-apply J班 Edit IQbjecisI Column Vi ew Ana lyze Audit Tools Window Help Spacing 匚Set... 日 G Electri Referei Electrics 1…S 自“ ■ All Deselect p227-3PI IPC MAIN 1V0-PC B1 S

3、DR (6J SD LVDS (15) DDR-A (24) DDn-K}(11J DI FF9O (2) DI FFPAIH5 DI FFPAI 丽 Net Class... C Ia5s--Clas5... Region... Region -Class... Regi on -Clas&-CI 自 s s, Net Group... Con str sint Set References... Change all design unit attributes Match Croup... Ratsnest Bundle. Differential Pa

4、ir... Same Net Spacing CSet... Select Select and Show Element Objects Name Waive Restore DDR-D1 (11> DG*S1 N Group members... Rem oye Electrical CSet... Physical CSet... Expand Expand All Num 4- IMum - Rename. .Delete Create 白 0 Net Sig 白”■1® Tim i…s 由•蜃Rol 3、在弹出的对话框里选择需要添加的

5、差分对,点击Create按钮,即可添加 设置完差分线对后,需要设置其约束规则,方法如下: 1、初始默认的有一个DEFAULT规则,右击DEFAUIT,选择CreateTPhysical CSet 2、弹出一下对话框,在Physical CSet栏写上规则名称,建议根据差分线的阻抗描写,点 击0K,这里已经写好,规则名称为:DIFF100,就可以看到多了一行PCS Objects Type

6、 S Name 1! i Dsn 3 FC 2fiO7P AfiQ2M 1 VD PCS 田 DEFAULT PCS E DIFF1K 3、设立好规则后就可以在这项规则里设置线宽间距等参数了 4、在 Net 一栏看到有已经设好的差分线,在 Referenced physical C Set 选项下选择刚刚 设好的规则 DIFF100 n j Met [“■嗜 All I 町er5 3归 Region All Layers Objects Refererwc-ed Physical CSel Line V Min

7、Type S Name imm i ± Dsn 3 FC2M7P AR#23€ 1IW DEFAULT tt.soao DPr [J] LVD5CLK IDiFFIOT ・ 9.1270 DPr |+| LVDSO DEFAULT 0.1270 DPr □ LVDS1 DIFFIM a. 1270 DPr F+l LVDS2 (Clear) 0.1270 DPr 田 LVD53 DIFFHH) &.1270 Net 1-JV3 DEFAULT 9.2000 Net i-5V DEFA

8、ULT G.20&0 Net ADC CH1 DEFAULT U.2CHM Net AGNO DEFAULT (J.2DUO *规则设置中各个项目的含义* Line Width (设置基本走线宽度) Min:最小线宽 Max:最大线宽,写0相当于无限大 Line Width Min IVlax mum mm 士 * 0.2000- DJKBM O.OOM 0,1270- O.WW Neck(neck 模式,一般在间距很小的时候用到) Min Width:最小线宽 Max Leng th:最大线长 FJec

9、k Min \Ti-dth Max Lwngtli mim mim & 0.1270 0.000-0 <1.1575 O.IWWM} 012F0- o.ww Differential Pair (差分线设置,单端线可不写) Min Line Spacing:差分对的最小线间距 Primary Gap:差分对理想线间距 Neck Gap :差分对最小允许线间距 (+)Tolerance :差分线允许的误差+ (-)Tolerance :差分线允许的误差- Differential Pair Min Line S

10、pac Primary Gag N-eck Gap (+>r^lerariG§ (-^Tole 阳 nx miTil irnim mm mm irnim i. O.QQDd Q.OQO-Q O.DO-QO D.DQDO O.QDdQ 0.0000 0.0000 0.1524 fr.OTW O.WOT O.OTOT Vias (过孔选择) BB Via St agger (设置埋/盲孔的过孔间距) Min:最小间距 Max:最大间距 BB Via ^ta-gger Min Max

11、 min mm ±. £ Q.1270 0.000-0 O.1270 0. O.WW Allow Pad-Pad Connect: / Etch: / Ts: / Allow Pad-Pad Connect Et€ll Ts * ft ALL AL LOWED TRUE ANYWHERE ALL ALLO.„ TRUE AHWVHEFtE ALL ALLO.„ TRUE ANYWHEFtE 示意图: PtiTTKllA'建 Lip Neck gap \eck Pi imary I ine wi

12、dth 二、设置等长 1、进入规则设置页面 Elec tricalTNe tTRo uti ngTRela tive Propaga tion Delay ■ e 1 - I - S - File Edit Objects Column View Analyze Audit Tools Window Help :s鱼也■②玛 _d偏2 “掩嫗金超嗚 :Worksheet selector Electrical 耳 j Net ■■■■S Rdative Propsgati□ n Delay □■■B Electrical Constraint Set

13、 Q signal Integrity H Timing 田•囉 Routing j ± B All Constraints S Signal Integrity 田•屢 Timing 白嚼 Routing s a s s s Wi-ing Vias Impedance Min/Max Propsgation Delays Total Etch Length Differencial Pair Objects Referenced Electrical C Set Type | s ? Name J Dsn 3 testzoi 70S

14、Net VDDJVS Net VDD PLL 2W Net VDD IO 2V& Net VAA 2VB Net VAA PIX 2VB Net £PCLK LVD£P O Net SPCLK LVDS N O Net £ENSDR R£T Net SENSOR CLK Net SD LVDS P J Net SD LVDS P 2 Net SD LVDS P 1 Net SD LVDS P 0 Net SD LVDS N J

15、Net SD LVDS N 2 Net SD LVDS N 1 Net SD LVDS N 0 PIR OUT 2、选中需要设置等长的网络,右击,选择Crea teTMa tch Group Objects Referenced Electrical CSet Pin Pairs Pin Delay Pm 1 Pin 2 Type S Name mm mm A £ Dsn

16、 3 test20170fl Net VDD 1Vfi Net VDD PLL 2VS Net VDD IO 2VS Net VAA 2VB Net VAA PIX 2VS SPCLK LVDS N 0 SENSOR RST SENSOR CLK Se ect and Show E ement Differential Pair... Electrical CSet... LVDS P LVDS LVDS P

17、 LVDS LVDS LVDS N LVDS LVDS P 3 OUT N1677S3271 N16BM797 N16S642OT N16552?014 N1684&B1I6 N16SO4^>61I N16B0-W9 N16&&3976 N16&03975 N167901S4 N167901S2 N167SM«3 N167W05 N1677S^&4 N16F7S41I2 N1677S265 N16773145 3、更改组名称 Bookma『Ic … Expand Expand All Net Class... Add to... ►

18、 Remove R^n ame..・ F2 Delete Create 直匚h Group... Net Group... 4、设置好后,会显示MGrp,如下图。这样等长的线组就设好了,接下来是设置等长的约束 规则 Objects Referenced Electrical C Set Pin Pairs s Name A Dsn 3 te 81201703

19、 MGrp 日 SENEOn LVDS (10) All Drivera?AII Reefe... N-et £P 匚 LK LV0S.P 0 All DrivarsyAII Reteivers N-et S.PC LK LVDS.N 0 All Drivers7AII Receivers N-et S.D LVDS P 3 All Drivers7AII Receivers N-et S.D LVD5 P 2 All Drivers7AII R&eeivers N-et S.D LVD5 PJ All Dr

20、ivers7AII R&eeivers N-^t S-D LVDS P Q All Drivars/AII Receivers N-^t S-D LVDS N 3 All Drivars/AII Receivers N-et SD LVDS N 2 All Drivers/AII Rewivers N-et SD LVDS N 1 All Drivers/AII Rewivers Net SD LVD5 N 0 All Driwers/AII Receivers Net VDD 1Vfi N«t VD

21、D PLL 2V8 N«t VDD_IO_2Va ^e-ltaiToler^riGe ns 5、在Delta:Tolerance〔 " I —栏设置好长度误差范围 ;ReTO阳ilCEHS ; :Elecirl&aJ cs$t Pin Pairs Pm Delay Scope Rtl£T|i, Pin it 1 Pin 2 DeltarT'oFrrjHice Type I S Marne mm 1 mm j,y x X X e ~[a Tj Dsin 3 t«st2ft17O9 ?ZI

22、Grp 日 5EH5OR LVD5 |tD) All UrlversJAII Race... Global 0 na:B% Nei SPCLI£L订理巴卫 AliDrr.era/AI Gbbal &ns:E% Net SPCLK LVD5 N 0 AllDrh'crs/AI Rccer^ra Qlc-iwl Cw:5 開 Nel: 5D LVDS P J AJ3 Drrs'era/AI Recar^ers G幅阳1 on^s%- Nel SD LUDS-P 2 AJIDrkers

23、/AI Receivers Gbbal &ns:E% Net 50 lVDS P i AUDrrvcrs/AI Receriffira GlciMl TTmS%- Net SD.LVDS.P.fl AJ3 □rrs'era/AI Recar^ere GtDGl »n>a:5% Net SD LVDS N 3. AJIDrktrsXAl Receivers- Global 0RS:5% Nel 5O IVD5 N 2 AUDrr-tra/AI Receiver* GibtKil C

24、- F5:5 % Net 5D LVD5 N 1 AJi Drri'era/AI Recar^ere Gt阳I N«t SD LUDS N O AJIDrktri/AI Receiv>=T& Gtbal QH£:5% Nel VDCL^ N«t V0D PLL 2V& MQW 越 越: 6、默认的是以时间和百分比为单位,我们改成长度单位,如下图 O 可 Eels ftefeTenced Electric^ CS-ec Pin Bai” Piil阿野 RmFHt

25、fv Pml Pin 2 fclta:T(jh5r&ncc | Type S Nome mm jn. nd ns | j. ■ A X - a X X tan 3 iestMITOa MGrp 日 5EN£DR LVD5 (Ifl] All onv0(ra.°Air Rec«..・ Global € FifH.H:0254 MM N$[ SPCLK LVD&P O Al DrfceffiJAIE HM令… Global fl MHHK254 UM Net

26、 SPCLK LyDS H D All Drivers All R已匚e... Global d MU^.254UM Ned! SD_LVDS_P_3 AH Driveins 'All^ Reac^.r Global 0 MM NE 50 LVD5 P 2 All Unvera Alf Rece..・ Gtobal H MMA254 MM Nec SD LVDS PJ All DrEve<« All Rece Glotial d FJIMrfh.254 UM Nfft SCL

27、LVDS_P_O Al Ifr-FwrsJAIIl RtWr.r Gbbal fl MMA.254MM Net SCLLVDS_N_3 All Dmers All^ Recc... Global Net SQ LVDS N 2 All Drivers Air R$ce. ih GtQhal U Mt/1:0.Z54 UM IMei SD LVDS N 1 AU Dr和即±311; Rece. .. Global 0 MUA.Z54 UM Nd SD_ILVDS_M_O

28、 AH Ekwicn 'Alli Recc^r Gk>t»l fl MM:0-.254MM Nel: VD©_1V.& Nec VDD PLL 2VB 7、然后设置一个网络为目标网络,在网络Delta:Tolerance栏处右键选择Set as target. 如下图 Rtijifrvi!: Dei, LVDG 匚述 LVDS. LVDS fteT-eranicecf Efeccrtcal 匚 Se:t Pi:r Pairs All Dri v9i'SfAf Ree&.ai All Dn

29、v^rafAll Rece... All Drivers^AH Rece... Alli DnversfAU Rece... All Drivers^AII Rec&... All Dri v^isrAf All DnverafAll Rece... All Drivers^Ali Rece... AIL Dnversi'AU Rece... All Drivers^AII Rece... All DrtufirftrAl Reee... £D_LVD&_N_2 T侶 Ptnd | PmF mm. I th rn 5D_LVDS_P_11 SD_LVD5_P_fl-

30、 •耳II」UIJ5;_M_:: VDD 1VB VOO_Pll_2V8 £D LW3 日 £ENSOft LVDS(10) SPCL&_LVD5_P_& 5PCLK_LVDS_O 化LUH P) GtobaF D MUlO.2B4 MU 甘 AA W3 VAA_PDt_ZVS SPCLKJLLfDS.P.fl 5iPC:LHJLVPHO SEHSOfMLK SD LVD& P 3 Gbobali GLOW Gbobat Gbot>aE GkMMl Gbabat Analyze Chsngei-- Formula... £ep«ndenciE5H.

31、 Ctd-hX Clrl+C Ctrl 理 InfcrmatiQn... Gtobaf GloEaT 5D_LV1?5_EJ MLLVIKJLI S l.i I •“」:¥• F U 8、最后打开检查模式,在Analyze菜单选择Analysis Modes,弹出以下对话框,打开Relative propagation delay 三、过电阻等长设置 如下图这种等长: 1、首先要创建电阻模型,点击工具栏的Signal Model按钮 2、找到电阻,点击R0402_4_R0402_0 0,所有这种模型的电阻都高亮了 3、选中一个电阻,选择 Cr

32、eate Model 4、进入下一步,默认,点击 OK 两T Create Device Model LJ evice FTopertl&s Ref Des R32 Device Tppe R0402_4_Ra402_0 CLASS DISCRETE VALUE 0 TERMI NAT0R_PACK FALSE Pin Count 2 C' Create IbisDevice model (* Create ESpiceDevice model UK. | Cancel I Help I 5、进入下一步,默认,点击OK (注意:Value值不能为0

33、) 6、依次把需要建立模型的电阻设好 7、这里可以看到我们刚刚设置好的XNet File Edit Objects Column View An.alyre Audit Tools Window Help 沖 0 B (5 :电匚 :Worksheet selector 斗 * x 辱 ElectriuaJ || 巳“0 Electrical Constraint Set Ftl-C^ Signal [ntegrity 由•雇 Timing F+l -C^ R.o uting B-g! All Conslraints 自4阳 門“雇 Signal Int

34、egrity F+l-li^ Timing 白薩 Routing …“Q Wiring j…”§ Vias …“S Impedance […”S Nlin/Max Propagation Delay j…“S Total Etch Length 1…”3 Di-fferential Pair Relative- Pro-pagation Delay  3鵬2 3国|網 test20LT08 Objects Type s Name Net IIR CTL Net IIR C1IT Net LECH Net LED- / XHe

35、t LVDSC B O XHet LVDSC P O XHet LVDS H O XHet LVDS H 1 XHet LVDS H 2 XHet LVDS H 3 XHet LVDS P O XHet LVDS P 1 XHet LVDS P 2 XHet LVDS_P_3 Net N16770-145 Net N1677&2fifi Net N1677&412 Net N1677&M4 8、选中网络,右击,Crea teTPin Pair,创建 Pin Pair

36、 9、选择两个端点,点击OK,这样就添加好了。 I Create Pin Pairs of LVDSC_N_O First Pins: Second Pins: J15.9 ■ J15.9 | R3G.1 R3G.1 R36.2 U5.B4 Create on all valid worksheets Close I Help KNct 日 LVDSC H Q PPr IJ5.E4U15.9 10、依次创建其他XNet的Pin Pair

37、 JWet 日 LV&SC IJ O PPr U5.B4J15.9 XFJet 日 LV&SC P O PPr U5.A4;J15^ XN^t 日 LVDS B O PPr U5.aZJ15.15 XNet 曰 LV&5 B 1 PPr U5.a3:J15.12 XNet 曰 LV&S W 2 PPr U5.a5:J15.G XNet 曰 LV&5 N 3 PPr U5.B6J15Ji XFJet 曰 LV&5 P 0 PPr U5.A2:J1S,14 XFJet 日 LV&

38、S P 1 PPr U5.A^:J15.11 畑t 日 LVD5 P 2 PPr U5.A5J15.& XNet 日 LV&5 P 3 PPr U5,A6;J15,2 11、选择这些Pin Pair,右键创建Match Group met 田 LVDSC M met 田 LVD5C P met 田 LVDS N 0 met 田 LVDS N 1 met 田 LVDS N 2 met 田 LVDS N 3 met 田 LVDS P 0 met 田 LVDS P 1 met

39、 田 LVDS P 2 met 田 LVDS_P_3 Net N1677S145 Net N1677S2&5 Net N16775412) Net N1677SM4 Net N16789705 Net N1678WG3 Net N16790132) Net N16790134) Net N16S03975 Net N16S03976 Net N16SM000 Net N16SM061 Net "1116345316) Net N16SS2014 Net N16S442

40、M) Net N16S547&7 Net N16775327 Net PIH O1TT Net SEWSOR C Net sewsor r| Net VAA PIX: VAA 2V8 £e ect and Show E &ment Expand Expand All Ada to... Match Group... Net Group... Bookmark... Collap&e Rename... F2 Del ete Remove Constraint Set References... GigXp

41、lorer... Pin Pair... Differential P'air... Electrical CSet... 12 、最后,设置等长规则及目标网络 「「 □bjeccs Referenced] Ele&tricall C 曲 t Pin Delay RelaU1 Pin Pairs Piinl Pin ? Scope EtellaiTolcrflnw L Marne mm mm

42、ng 1 * * R- * * * 日[est201T0a MGrp Id LVD5 (10| Al# EkirvcnsiAEI Ghbal 0 nsi5% LVDS P 3 AllOrwerBi'AI RBWhfgra Gbtal D ns:5 % XNct LUDS P 2 AJI Drr.'E-rXi'AI R-KEh Ers Ghbal Q ns:5 % XHet L 驱 P 4 AllDrwerft'Ai RBceh'era

43、 Glob 刖 & ns:S % XNet LUD5 P 0 AJlDr^er&'AI FLecEhers Gbbal D ns:5 % Xliet WD5JL3 AH Orwcr^Al Rkcwcts EbbLl l> ns:S % XNet LVDS N 2 AJlDrr^er&i'AI Rece^ers Gbbai D ns:5 % XMrt IVDS H 1 AUDrwer^'AI Riscewens Ghb3l 0 ns:5 % XNet LVD&H 0 AllDrwtrBi'AI Rscehferg Glob-al D na:5 % XNet LUDSC_P_Q AJI DrrjerXi!AI Rmbers Ghbal D ns:5 % XH«t LUD£C_H_Q AllOrwer^AI RBcerw'eirs Glob-al & ns:5 %

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

相关资源

更多
正为您匹配相似的精品文档
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  sobing.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!