第5章S3C44B0X接口电路设计与编程

上传人:陈** 文档编号:195843752 上传时间:2023-03-22 格式:PPTX 页数:67 大小:648.53KB
收藏 版权申诉 举报 下载
第5章S3C44B0X接口电路设计与编程_第1页
第1页 / 共67页
第5章S3C44B0X接口电路设计与编程_第2页
第2页 / 共67页
第5章S3C44B0X接口电路设计与编程_第3页
第3页 / 共67页
资源描述:

《第5章S3C44B0X接口电路设计与编程》由会员分享,可在线阅读,更多相关《第5章S3C44B0X接口电路设计与编程(67页珍藏版)》请在装配图网上搜索。

1、第第 5 章章 S3C44B0X接口电路设计与编程接口电路设计与编程 前面了解S3C44B0X的硬件结构,这里我们研究一下它的电路设计及编程方法,更深入地解析S3C44B0X的内部结构,同时也了解了基于EV44B0II开发板的设计开发思想。本章主要介绍:EV44B0II开发板的存储和I/O地址空间分布 Boot loader在存储地址空间的分布情况。电源时钟复位电路、Boot FLASH 接口电路、SDRAM接口电路、网络USB及IIS接口电路、键盘数码管接口电路、LCD接口电路、触摸屏接口电路、串行口接口电路、IIC接口电路和A/D等接口电路等的设计及编程等。5.1 MICETEK EV44

2、B0II开发板简介开发板简介 EV44B0II 是一个适用用于手持设备和一般应用的S3C44B0X处理器的开发平台。它包括S3C44B0X处理器、8位LCD连接器和触摸屏接口、10MHz外部时钟、1M16位的Flash、4M16位的SDRAM、2个RS232串行口、1个JTAG接口、1个并行调试接口、1个RTC、1个IIC EEPROM、一个10/100MB网络接口、一个USB接口、一个具有扬声器和麦克的音频接口、一位8段码显示器、1个44键盘、特殊功能引脚和总线扩展接口。如图5-1所示 5.1.1 存储地址空间分配 EV44B0II有6个ROM/SRAM bank和2个ROM/SRAM/SD

3、RAM bank,S3C44B0X 可以控制总线宽度和存取时间,存取时间由BANKCON07,总线宽度由BWSCON配置。bank0作为boot ROM启动存储器,它的总线宽度由OM1:0控制,存储器大小端控制由ENDIAN控制,如图5-2所示。存储地址空间分布如图5-3所示。5.1.1 存储地址空间分配 EV44B0II有6个ROM/SRAM bank和2个ROM/SRAM/SDRAM bank,S3C44B0X 可以控制总线宽度和存取时间,存取时间由BANKCON07,总线宽度由BWSCON配置。bank0作为boot ROM启动存储器,它的总线宽度由OM1:0控制,存储器大小端控制由EN

4、DIAN控制,如图5-2所示。存储地址空间分布如图5-3所示。配置程序如下:LDR r0,=SMRDATALDMIA r0,r1-r13LDR r0,=0 x01c80000;BWSCON AddressSTMIA r0,r1-r13.SMRDATA:.word 0 x11110092 BWSCON.word 0 x00000600 GCS0,boot ROM.word 0 x00007FFC GCS1,Ethernet.word 0 x00007FFC GCS2,USB.word 0 x00007FFC GCS3,8-SEG.word 0 x00007FFC GCS4,not use.wor

5、d 0 x00007FFC GCS5,not use.word 0 x00018000 GCS6 SDRAM(Trcd=2,SCAN=8).word 0 x00018000 GCS7 SDRAM(Trcd=2,SCAN=8).word 0 x00820591 Refresh(REFEN=1,TREFMD=0,Trp=3.5(D)or4(SD),Trc=5(S),Tchr=3(D),Ref CNT).word 0 x16 Bank size,32MB/32MB.word 0 x20 MRSR 6(CL=2).word 0 x20 MRSR 7(CL=2)参数说明如表5-1所示 寄存器寄存器地址地

6、址值值描述描述BWSCON0 x1C800000 x11110090Bank0=OM1:0,Bank1Bank7=16 位位,bank2,3=8 位位;BANKCON00 x1C800040 x00000600Tacc=10 时钟周期时钟周期;BANKCON10 x1C800080 x00007FFCTacs=4 时钟周期时钟周期;Tcos=4 时钟周期时钟周期;Tacc=14 时钟周期时钟周期;Toch=4 时钟周期时钟周期;Tacp=4 时钟周期时钟周期BANKCON20 x1C8000C 0 x00007FFCTacs=4 时钟周期时钟周期;Tcos=4 时钟周期时钟周期;Tacc=14

7、 时钟周期时钟周期;Toch=4 时钟周期时钟周期;Tacp=4 时钟周期时钟周期BANKCON30 x1C800100 x00007FFCTacs=4 时钟周期时钟周期;Tcos=4 时钟周期时钟周期;Tacc=14 时钟周期时钟周期;Toch=4 时钟周期时钟周期;Tacp=4 时钟周期时钟周期寄存器寄存器地址地址值值描述描述BANKCON40 x1C800140 x00007FFCTacs=4 时钟周期时钟周期;Tcos=4 时钟周期时钟周期;Tacc=14 时钟周期时钟周期;Toch=4 时钟周期时钟周期;Tacp=4 时钟周期时钟周期BANKCON50 x1C800180 x0000

8、7FFCTacs=4 时钟周期时钟周期;Tcos=4 时钟周期时钟周期;Tacc=14 时钟周期时钟周期;Toch=4 时钟周期时钟周期;Tacp=4 时钟周期时钟周期BANKCON60 x1C8001C0 x00018000GCS6 SDRAM(Trcd=2,SCAN=8)BANKCON70 x1C800200 x00018000GCS7 SDRAM(Trcd=2,SCAN=8)REFRESH0 x1C800240 x00820591DRAM/SDRAM 刷新控制寄存器刷新控制寄存器寄存器寄存器地址地址值值描述描述BANKSIZE0 x1C800280 x16SCLK 允许允许;BANK6/

9、7 是是 8MB/8MBMRSRB60 x1C8002C 0 x20MRSR6 CL=2 时钟周期时钟周期MRSRB70 x1C800300 x20MRSR7 CL=2 时钟周期时钟周期5.1.2 I/O口配置 PAPG端口引脚配置如表5-2所示,其中TP表示触摸屏,key表示键盘 Port A(rPCONA=0 x1FF)Port APort A功能引脚功能引脚Port APort A功能引脚功能引脚Port APort A功能引脚功能引脚PA0PA0ADDR0ADDR0PA4PA4ADDR19ADDR19PA8PA8ADDR23ADDR23PA1PA1ADDR16ADDR16PA5PA5A

10、DDR20ADDR20PA9PA9OUTPUT(IIS)OUTPUT(IIS)PA2PA2ADDR17ADDR17PA6PA6ADDR21ADDR21PA3PA3ADDR18ADDR18PA7PA7ADDR22ADDR22Port B(rPCONB=0 x1CF)Port BPort B功能引脚功能引脚Port BPort B功能引脚功能引脚Port BPort B功能引脚功能引脚PB0PB0SCKESCKEPB4PB4OUTPUT(IIS)OUTPUT(IIS)PB8PB8nGCS3nGCS3PB1PB1SCLKSCLKPB5PB5OUTPUT(IIS)OUTPUT(IIS)PB9PB9OU

11、TPUT(NC)OUTPUT(NC)PB2PB2nSCASnSCASPB6PB6nGCS1nGCS1PB10PB10OUTPUT(NC)OUTPUT(NC)PB3PB3nSRASnSRASPB7PB7nGCS2nGCS2Port C(rPCONC=0 x5F5FFFFF)Port CPort C功能引脚功能引脚Port CPort C功能引脚功能引脚Port CPort C功能引脚功能引脚PC0PC0IISLRCKIISLRCKPC6PC6VD5VD5PC12PC12TXD1TXD1PC1PC1IISD0IISD0PC7PC7VD4VD4PC13PC13RXD1RXD1PC2PC2IISD1I

12、ISD1PC8PC8nXDACK1nXDACK1PC14PC14nRTS0nRTS0PC3PC3IISCLKIISCLKPC9PC9nXDREQ1nXDREQ1PC15PC15nCTS0nCTS0PC4PC4VD7VD7PC10PC10nRTS1nRTS1PC5PC5VD6VD6PC11PC11nCTS1nCTS1Port D(rPCOND=0 xAAAA)Port DPort D功能引脚功能引脚Port DPort D功能引脚功能引脚Port DPort D功能引脚功能引脚PD0PD0VD0VD0PD3PD3VD3VD3PD6PD6VMVMPD1PD1VD1VD1PD4PD4VCLKVCLK

13、PD7PD7VFRAMEVFRAMEPD2PD2VD2VD2PD5PD5VLINEVLINEPort E(rPCONE=0 x2552B)Port EPort E功能引脚功能引脚Port EPort E功能引脚功能引脚Port EPort E功能引脚功能引脚PE0PE0FplloFplloPE3PE3USBUSBPE6PE6OUTPUT(TP)OUTPUT(TP)PE1PE1TXD0TXD0PE4PE4OUTPUT(TP)OUTPUT(TP)PE7PE7OUTPUT(TP)OUTPUT(TP)PE2PE2RXD0RXD0PE5PE5OUTPUT(TP)OUTPUT(TP)PE8PE8CODEC

14、LKCODECLKPort F(rPCONF=0 x2A)Port FPort F功能引脚功能引脚Port FPort F功能引脚功能引脚Port FPort F功能引脚功能引脚PF0PF0IICSCLIICSCLPF3PF3nXBACK0nXBACK0PF6PF6INPUT(key)INPUT(key)PF1PF1IICSDAIICSDAPF4PF4nXDREQ0nXDREQ0PF7PF7INPUT(key)INPUT(key)PF2PF2nWAITnWAITPF5PF5INPUT(key)INPUT(key)PF8PF8INPUT(key)INPUT(key)Port G(rPCONG=0

15、 x55FF)Port GPort G功能引脚功能引脚Port GPort G功能引脚功能引脚Port GPort G功能引脚功能引脚PG0PG0EINT0EINT0PG3PG3EINT3EINT3PG6PG6OUTPUT(key)OUTPUT(key)PG1PG1EINT1EINT1PG4PG4OUTPUT(key)OUTPUT(key)PG7PG7OUTPUT(key)OUTPUT(key)PG2PG2EINT2EINT2PG5PG5OUTPUT(key)OUTPUT(key)I/O端口初始化程序如下:void Port_Init(void)rPCONA=0 x1ff;rPDATA=0 x

16、0;rPCONB=0 x1Cf;rPDATC=0 x8400;rPCONC=0 x5F5FFFFF;rPUPC=0 x33ff;rPCOND=0 xaaaa;rPUPD=0 xff;rPCONE=0 x2552b;rPUPE=0 x0;rPDATE=0X60;rPCONF=0 x2A;rPUPF=0 x0;rPDATG=0 x0;rPCONG=0 x55FF;rPUPG=0 x0;rSPUCR=0 x7;/上拉禁止。rEXTINT=0 x22222022;/EINT7EINT0下降沿触发。5.1.3 电源、时钟及复位电路1.电源 EV44B0II系统采用DC 3.3V(最少850mA)供电,3

17、.3V给MCU的I/O接口供电,3.3V经稳压芯片产生一个2.5V电压给ARM内核供电。2.时钟 系统时钟源可以由晶体和外部时钟提供,它的选择控制由OM3:2(在nRESET上升沿锁定)来决定。本系统采用10MHz晶体作为时钟源,OM3:2=00 EXTCLK=VDD如图5-4所示。3.复位 nRESET至少保持5个时钟的低电平,当nRESET为高电平时,处理器进行初始化操作。5.1.4 MBL(Micetek Boot Loader)介绍 MBL是驻留在EV44B0II板的一段小程序,约80KB。它可以打通EV44B0II板的通讯端口,如:Ethernet以太网口、USB口和串口,使板可以直

18、接与PC机相连,从而达到下载和调试uClinux或其他应用程序。它驻留在低2MB的FLASH中,如图5-5所示。在上电复位时,Flash的基址是0 x0。所以MBL就会立刻被启动运行。在启动后,MBL把自己的代码拷贝到板子上SDRAM中,其他空间(约7M Bytes)可以用来下载Linux Image文件或其他应用程序,这些程序下载到SDRAM中的默认地址是0 x0c008000。如图5-6所示。5.2 存储器电路设计及编程存储器电路设计及编程 EV44B0II存储系统包括一片1M16位的FLASH(29LV160TE)和一片4M16位的SDRAM(KM416S4020B)。5.2.1 BOO

19、T FLASH电路及编程1.电路 FLASH连接电路如图 5-7 所示,处理器通过片选nGCS0与片外FLASH芯片连接。由于是16位的FLASH,所以用CPU的地址线A1A20来分别与FLASH的地址线A0A19连接。Flash的地址空间为0 x000000000 x00200000。HY29LV160是HYUNDAI公司生产的Flash存储器,其主要特点有:3 V单电源供电,可使内部产生高电压进行编程和擦除操作;支持JEDEC单电源Flash存储器标准和CFMI(Common Flash Memory Interface)特性;只需向其命令寄存器写入标准的微处理器指令,具体编程、擦除操作由

20、内部嵌入的算法实现,并且可以通过查询特定的引脚或数据线监控操作是否完成;可以对任一扇区进行读、写或擦除操作,而不影响其它部分的数据。HY29LV160操作编程命令包括读、擦除、编程和复位等命令,如表5-3 所示。命令命令序列序列总总步步数数第第1步步第第2步步第第3步步第第4步步第第5步步第第6步步地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据读读/复位复位字字1XXXHF0H-字字节节读读/复位复位字字3555HAAH2AAH55H555HF0HRARD-字字节节AAAH555HAAAH命令命令序列序列总总步步数数第第1步步第第2步步第第3步

21、步第第4步步第第5步步第第6步步地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据地地址址数数据据自动自动选择选择字字3555HAAH2AAH55H555H90H-字字节节AAAH555HAAAH编程编程字字4555HAAH2AAH55H555HA0HRAPD-字字节节AAAH555HAAAH命令命令序列序列总总步步数数第第1步步第第2步步第第3步步第第4步步第第5步步第第6步步地地址址数数据据地地址址数数据据地地址址数数据据地地数数据据地地址址数数据据地地址址数数据据片片擦擦除除字字6555HAAH2AAH55H555H80H.555HAAH2AAH55H555

22、H10H字字节节AAAHAAH555HAAAHAAAH555HAAAH扇扇区区擦擦除除字字6555HAAH2AAH55H555H80H555HAAH2AAH55H555H30H字字节节AAAHAAH555HAAAHAAAH555HAAAH2.29LV160TE芯片擦除 29LV160TE芯片具有3种擦除方式:整片整片擦除擦除、扇区擦除扇区擦除和快擦除快擦除。主要来看进行扇区擦除。参考表5-3扇区擦除的操作流程,由此我们得到扇区擦除子程序的主体如下:void F29LV160_EraseSector(int targetAddr)Uart_Printf(Sector Erase is start

23、ed!n);_RESET();/芯片复位 _WR(0 x555,0 xaa);_WR(0 x2aa,0 x55);_WR(0 x555,0 x80);_WR(0 x555,0 xaa);_WR(0 x2aa,0 x55);_WR(BADDR2WADDR(targetAddr),0 x30);_WAIT();/等待擦除结束 _RESET();/芯片复位 其中 _WR(addr,data)是写入一个字函数。addr 为写入数据的目标地址,由于 data 为 16 位字而不是字节,addr 也是字地址。对处理器而言地址是以字节为单位的,因此,addr 必须加以调整,左移 1 位。_ WR(addr,

24、data)函数:#define _WR(addr,data)*(U16*)(addr1)3.编程写入 整片擦除之后,就能够在 flash 的任意地址中进行写入操作了。参考表5-3,得到字写入子程序的主体如下:int F29LV160_ProgFlash(U32 realAddr,U16 data)volatile U16*tempPt;int temp,count=0;tempPt=(volatile U16*)realAddr;_WR(0 x555,0 xaa);_WR(0 x2aa,0 x55);_WR(0 x555,0 xa0);*tempPt=data;return _WAIT();在

25、写入操作的最后,有一个判断写入是否完成的_WAIT()的过程。在这里我们采用 Toggle bit(翻转位)的方法检测 DQ6 脚的输出,若翻转停止则表示写入完成:int _WAIT(void)/检测DQ6输出是否停止翻转 volatile U16 flashStatus,old;old=*(volatile U16*)0 x0);while(1)flashStatus=*(volatile U16*)0 x0);if(old&0 x40)=(flashStatus&0 x40)break;if(flashStatus&0 x20)/测试超时标志位DQ5 old=*(volatile U16*

26、)0 x0);flashStatus=*(volatile U16*)0 x0);if(old&0 x40)=(flashStatus&0 x40)return 1;/无翻转 else return 0;/翻转old=flashStatus;return 1;详细程序参见EV44B0II实验程序。5.2.2 SDRAM电路设计及编程 1.电路 SDRAM连接电路如图5-8所示,SDRAM分成4个Bank,每个Bank的容量为1Ml6位。Bank的地址由BAl、BAO决定,00对应Bank0,01对应Bankl,10对应Bank2,11对应Bank3。在每个Bank中,分别用行地址脉冲选通RAS

27、和列地址脉冲选通CAS进行寻址。SDRAM由MCU专用SDRAM片选信号nSCS0选通,地址空间为0 x0C0000000 x0C800000。2.编程 对特定地址的写入和读出操作:#define _WR(addr,data)*(U16*)(addr1)=(U16)data#define _RD(addr)(*(U16*)(addr1)5.3网络、网络、USB和和IIS电路设计及编程电路设计及编程5.3.1 网络接口 SMSC9113同时具备MAC层层和PHY物理接口物理接口功能芯片功能芯片,它使用中断通知S3C44B0X数据的发送和接收。S3C44b0X是使用nGCS1和数据地址线数据地址线

28、访问SMSC9113的内部寄存器和缓冲区。TS6121是隔离变压器,板上的LEDA和LEDB指示灯分别表示100M链路正常和网络接收发送,EV44B0II以太网部分的逻辑如图5-9所示。5.3.2 USB电路 USB 接口电路如图5-10所示。5.3.3 IIS电路设计及编程1.电路接口 IIS即音频数据接口,它是SONY、PHILIPS等电子巨头共同推出的接口标准。IIS接口电路如图5-11所示。该系统把IIS接口与PHILIPS公司的UDAl341TS音频数字信号编译码器相连接,得到MICROPHONE音频输入通道和SPEAKER音频输出通道。UDAl341TS可把立体声模拟信号转化为数字

29、信号,同样也能把数字信号转换成模拟信号,并可用PGA(可编程增益控制)、AGC(自动增益控制)对模拟信号进行处理。对于数字信号,该芯片提供了DSP数字音频处理功能。在实际中,UDAl341TS可广泛应用于MD、CD、NoteBook、PC和数码摄像机等。S3C44B0X的的IIS接口可与接口可与UDAl341TS的的BCK、WS、DATAI、DATAO和和SYSCLK相连。相连。对于对于UDAl341TS的的L3总线,它是该芯片工作于总线,它是该芯片工作于微控制器输入模式时使用的,它包括微控制器输入模式时使用的,它包括L3DATA、L3MODE和和L3CLOCK共共3根接线,它们分别表示为根接

30、线,它们分别表示为微处理器接口数据线、微处理器接口模式线和微处微处理器接口数据线、微处理器接口模式线和微处理器接口时钟线。理器接口时钟线。通过这个接口,微处理器能够对通过这个接口,微处理器能够对UDAl341TS中中的数字音频处理参数和系统控制参数进行配置。的数字音频处理参数和系统控制参数进行配置。但是但是S3C44B0X中没有设该专用接口,可通过中没有设该专用接口,可通过通用通用I/O口进行扩展。口进行扩展。2.编程 IISInit()是初始化IIS接口函数,Playwave()是播放wav文件函数。分别介绍如下:(1)初始化IIS接口void IISInit(void)rPCONE=(rP

31、CONE&0 xffff)+(16);/设置I/O口PE8输出CODECLK信号 Init341();/初始化UDA1341芯片(2)UDA1341TS初始化 void Init1341()/配置与L3接口相连的I/O口 rPCONA=0 x1ff;/设置PA9为输出,PA9连接L3D rPCONB=0 x7CF;/设置连接L3M的PB5和连接L3C的PB4端口 rPDATB=L3M|L3C;/设置起始L3M和L3C输出高电平 /通过L3总线初始化1341芯片_WrL3Addr(0 x14+2);/写状态地址000101x=10_WrL3Data(0 x60,0);/0,1,10,000,0复

32、位,256fs,无 直流滤波器,IIS_WrL3Addr(ox14+2);/写状态地址000101xx+10_WrL3Data(0 x20,0);/0,0,10,000,0无复位,256fs,无直流滤波器,IIS_WrL3Addr(0 x14+2);/写状态地址000101xx+10_WrL3Data(0 x81,0);/1,0,0,0,0,0,11 OGS=0,IGS=0,ADC_NI /DAC_NI,sngl speed,AonDon_WrL3Addr(0 x14+0);/写DATA0地址000101xx+10_WrL3Data(0 x0A,0);其中_WrL3Addr(U8 data)是

33、通过L3总线接口写控制数据地址(data)到1341芯片;_WrL3Data(U8 data,int halt)是通过L3总线接口写控制数据(data和停止操作)到1341芯片。(3)播放wav声音文件函数 Playwave()程序运行前须将wav文件下载到指定RAM区域,地址为0 xC030000。void Playwave()int sound_len,i;unsigned short*pWavFile;pWavFile=(unsigned short*)0 xC030000;/wav文件数据地址 rINTMOD=0 x0;/使能中断 rINTCON=0 x1;pISR_BDMA0=(un

34、signed)BDMA0_Done;/设置BDMA中断 rINTMSK=(BIT_GLOBAL|BIT_BDMA0);for(;)/循环播放声音文件/初始化变量iDMADone=0;/初始化DMA中断结束标志sound_len=155956;/设置声音数据长度,未处理文件头rBDISRC0=(130)+(128)+(int)(pWavFile);/DMA源:16位数据,增长方/式,外存储区rBDIDES0=(130)+(328)+(int)rIISFIF);/DMA目的:M2IO,内部模块,IISFIF/设置DMA请求源为IIS,中断方式,自动重载,使能DMArBDICNT0=(130)+(1

35、26)+(322)+(021)+(120)+sound_len;rBDCON0=0X02;/IIS初始化 rIISCON=0 x22;/使能发送DMA,接收空闲,使能分频 rIISMOD=0 xC9;/主模式,发送,发送模式,左通道 低电平,IIS格式,16位/数据,256fs,32fs rIISPSR=0 x22;/分频因子 rIISFCON=0 xF00;/接收、发送DMA模式,使能FIFO rIISCON|=0 x1;/使能IIS while(iDMADone=0);/等待直到DMA传送结束 rIISCON=0 x0;/禁止IIS (4)BDMA0中断处理函数 BDMA0_Done()是

36、BDMA0中断处理函数。void BDMA0_Done(void)rI_ISPC=BIT_BDMA0;/清除中断挂起位 iDMADone=1;/设置中断结束标志 9、静夜四无邻,荒居旧业贫。23.3.2223.3.22Wednesday,March 22,202310、雨中黄叶树,灯下白头人。6:01:376:01:376:013/22/2023 6:01:37 AM11、以我独沈久,愧君相见频。23.3.226:01:376:01Mar-2322-Mar-2312、故人江海别,几度隔山川。6:01:376:01:376:01Wednesday,March 22,202313、乍见翻疑梦,相悲

37、各问年。23.3.2223.3.226:01:376:01:37March 22,202314、他乡生白发,旧国见青山。2023年3月22日星期三上午6时1分37秒6:01:3723.3.2215、比不了得就不比,得不到的就不要。2023年3月上午6时1分23.3.226:01March 22,202316、行动出成果,工作出财富。2023年3月22日星期三6时01分37秒6:01:3722 March 202317、做前,能够环视四周;做时,你只能或者最好沿着以脚为起点的射线向前。上午6时1分37秒上午6时1分6:01:3723.3.229、没有失败,只有暂时停止成功!。23.3.2223.

38、3.22Wednesday,March 22,202310、很多事情努力了未必有结果,但是不努力却什么改变也没有。6:01:376:01:376:013/22/2023 6:01:37 AM11、成功就是日复一日那一点点小小努力的积累。23.3.226:01:376:01Mar-2322-Mar-2312、世间成事,不求其绝对圆满,留一份不足,可得无限完美。6:01:376:01:376:01Wednesday,March 22,202313、不知香积寺,数里入云峰。23.3.2223.3.226:01:376:01:37March 22,202314、意志坚强的人能把世界放在手中像泥块一样任

39、意揉捏。2023年3月22日星期三上午6时1分37秒6:01:3723.3.2215、楚塞三湘接,荆门九派通。2023年3月上午6时1分23.3.226:01March 22,202316、少年十五二十时,步行夺得胡马骑。2023年3月22日星期三6时01分37秒6:01:3722 March 202317、空山新雨后,天气晚来秋。上午6时1分37秒上午6时1分6:01:3723.3.229、杨柳散和风,青山澹吾虑。23.3.2223.3.22Wednesday,March 22,202310、阅读一切好书如同和过去最杰出的人谈话。6:01:376:01:376:013/22/2023 6:0

40、1:37 AM11、越是没有本领的就越加自命不凡。23.3.226:01:376:01Mar-2322-Mar-2312、越是无能的人,越喜欢挑剔别人的错儿。6:01:376:01:376:01Wednesday,March 22,202313、知人者智,自知者明。胜人者有力,自胜者强。23.3.2223.3.226:01:376:01:37March 22,202314、意志坚强的人能把世界放在手中像泥块一样任意揉捏。2023年3月22日星期三上午6时1分37秒6:01:3723.3.2215、最具挑战性的挑战莫过于提升自我。2023年3月上午6时1分23.3.226:01March 22,

41、202316、业余生活要有意义,不要越轨。2023年3月22日星期三6时01分37秒6:01:3722 March 202317、一个人即使已登上顶峰,也仍要自强不息。上午6时1分37秒上午6时1分6:01:3723.3.22MOMODA POWERPOINTLorem ipsum dolor sit amet,consectetur adipiscing elit.Fusce id urna blandit,eleifend nulla ac,fringilla purus.Nulla iaculis tempor felis ut cursus.感 谢 您 的 下 载 观 看感 谢 您 的 下 载 观 看专家告诉

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!