微型计算机技术及应用复习资料

上传人:痛*** 文档编号:191242791 上传时间:2023-03-02 格式:PDF 页数:16 大小:106.44KB
收藏 版权申诉 举报 下载
微型计算机技术及应用复习资料_第1页
第1页 / 共16页
微型计算机技术及应用复习资料_第2页
第2页 / 共16页
微型计算机技术及应用复习资料_第3页
第3页 / 共16页
资源描述:

《微型计算机技术及应用复习资料》由会员分享,可在线阅读,更多相关《微型计算机技术及应用复习资料(16页珍藏版)》请在装配图网上搜索。

1、一、选择题1.堆栈指针的作用是用来指示B。A 栈底地址B 栈顶地址C 下一条要执行指令的地址D 上一条要执行指令的地址2.CPU 对存储器或I/O 端口完成一次读/写操作所需的时间为一个B。A 指令周期B 总线周期C 时钟周期D 机器周期3.微机读写控制信号的作用是D。A 决定数据总线上的数据流的方向B 控制存储器读写操作的类型C 控制流入、流出存储器信息的方向D 以上三种作用4.80X86 中 IP/EIP 寄存器的作用是C。A 保存当前栈顶地址B 保存代码段的基地址C 指示下一条要执行的指令地址D 暂存当前执行的指令地址5.一个具有 24 根地址线的微机系统中,装有 16KB ROM、48

2、0KB RAM和 100MB的硬盘,说明其内存容量为 A 。A 496KB B 16MB C 100.496MB D 100MB 6.查询方式输入/输出时,在 I/O 接口中设有状态寄存器,通过它来确定 I/O 设备是否准备好。输入时,准备好表示(1)A,输出时准备好表示(2)B。(1)A.稳定 B.已空 C.已满(2)A.稳定 B.已空 C.已满7根据下面所提供的某80X86微机内存中的数据,判断INT 11H 中断服务程序的入口地址是(A)。0000:0040 B3188ACC4DF800F0 41F800F0C5188ACC 0000:0050 39E700F0A0198ACC 2EE8

3、00F0D2EF00F0 A.F000:F84D B.A019:8ACC C.CC8A:19A0 D.4DF8:00F0 8存储字长是指B。A 存放在一个存储单元中的二进制代码组合B 存放在一个存储单元中的二进制代码位数C 存储单元的个数D 寄存器的位数9.指令寄存器的位数取决于B。A 存储器的容量B 指令字长C 机器字长D 存储器的类型10.主机与设备传送数据时,采用C,CPU 的效率最高。A 程序查询方式B 中断方式C DMA 方式D 软件查询方式11.从 硬 件 的 角 度 而 言,采 用 硬 件 最 少 的 数 据 传 送 方 式 是D。A DMA 控制B 中断传送C 查询传送D 无条

4、件传送12.按微 机系统 中与 存 储器的 关系,I/O 端 口的 编 址方 式分为D。A 线性和非线性编址B 集中和分散编址C 重叠和非重叠编址D 统一和独立编址13.I/O 口与主机信息的交换采用中断方式的特点是B。A CPU 与设备串行工作,传送与主程序串行工作B CPU 与设备并行工作,传送与主程序串行工作C CPU 与设备并行工作,传送与主程序并行工作D CPU 与设备串行工作,传送与主程序并行工作14.8255A 中的工作方式控制字一定。C A.不等于 80H B.小于等于 80H C.大于等于 80H 15.在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接

5、口电路中的D 实现的。A 数据寄存器B 控制寄存器C 锁存器D 移位寄存器16.在某一存储器系统中,设有只读存储器 10KB,随机存储器 54KB,使用 16 位地址来寻址,其中,只读存储器位于低地址段,其地址范围为A。A 0000 27FFH B 0000 0FFFH C 0000 3FFFH D 0000 4AFFH 17.Intel 8255A 使用了个端口地址。D A 1 B 2 C 3 D 4 18.当多片 8259A 级联使用时,对于从 8259A,级联信号 CAS2CAS0是A。A.输入信号B.输出信号C.双向信号D.中断信号19.波特率是串行通信中的一项重要参数,以下说明中正确

6、的是。B A 波特率是指单位时间内传送的字符数B 波特率是指单位时间内传送的二进制数的位数C 波特率也称为波特率因子D 通常收发时钟频率等于波特率20.指令队列的作用是 D 。A 暂存操作数地址 B 暂存操作数 C 暂存指令地址 D 暂存预取指令21.当 M/IO=1,RD=1,WR=0 时,8086 CPU完成的操作是 C 。A 存储器读 B I/O读 C 存储器写 D I/O写22.8255A 能实现双向传送功能的工作方式为。CA 方式 0 B 方式 1 C 方式 2 D 方式 3 23.8086/8088 的复位信号至少维持 D 个时钟周期的高电平有效。A 1 B 2 C 3 D 4 2

7、4.在 微机 中,CPU 访问 各 类 存储器 的频率 由高到 低 的次序 为A 。A Cache 内存磁盘磁带B 内存磁盘磁带 Cache C 磁盘内存磁带 Cache D 磁盘 Cache 内存磁带25.总线握手的作用是(C)。A 控制总线占用权,防止总线冲突B 实现 I/O 操作的同步冲突C 控制每个总线操作周期中数据传送的开始和结束 D 促使数据传输成功26.关于 EPROM 下面的说法中,正确的是D。A EPROM 是不能改写的B EPROM 是可改写的,故是一种随机读写存储器C EPROM 只能改写一次D EPROM 是可改写的,但它不能作为随机读写存储27.CPU 在 D 时响应

8、中断。A 取指周期结束B 外设提出中断申请 C INTR为高电平D 一条指令结束28.存储周期是(D)。A 存储器的读出时间;B 存储器的写入时间;C 存储器进行连续读和写操作所允许的最短时间间隔;D 存储器进行连续写操作所允许的最短时间间隔29.在 Intel 8255A中可以进行按位置位/复位的端口是 C 。A.端口 A B.端口 B C.端口 C D.控制口30.在 DMA 数据传送方式中,实现地址的修改与传送字节数技术的主要功能部件是 D 。A CPU B 运算器 C 存储器 D DMAC 31.在异步串行输入/输出接口中,实现并行数据与串行数据的转换的主要功能部件是 A 。A 发送和

9、接收移位寄存器 B 波特率发生器 C 发送和接收数据缓冲器 D 控制字寄存器31.异步串行通信的主要特点是 A 。A 传送的每个字符是独立发送的 B 通信双方不需要同步 C 字符之间的间隔时间应相同 D 传送的数据中不含有控制信息33.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高 的 中 断 请 求。若 要 调 整 中 断 事 件 的 响 应 顺 序,可 以 利 用B 。34.并行接口和串行接口的区别主要表现在 B 之间的数据传输前者是并行,后者是串行。A 接口与 CPU B 接口与外设C 接口与 CPU 及外设 D 接口与内存A 中断响应 B 中断屏蔽 C 中断向量 D 中断嵌

10、套35.8086 对下列中断优先级响应最高的请求是 C 。A NMI B INTR C 内部软件中断 D 单步中断36.中断向量地址是 C 。A 子程序入口 B 中断服务程序入口地址 C 中断服务程序入口地址的地址 D 传送数据的起始地址37.下列8259A 的命令字中,必须在正常操作开始前写入的是A 。A 初始化命令字 ICW B 操作命令字 OCW C 初始化命令字 ICW1 D 初始化命令字 ICW3 38.下面中断中,只有 C 需要中断类型码。A INTO B INT n C INTR D NMI 39.设存储器的地址线为20 条,存储单元为字节,使用全译码方式组成存储器。该系统构成需

11、要64K*1 位的存储器芯片的数量需(D)块。A 16 B 32 C 64 D 128 40.在存储器连线时,线片控制采用(D)方式时,不存在()的问题,即所分配的地址是连续的。A 全译码地址重叠 B 线选控制地址浮动 C 线选控制地址重叠 D 全译码地址浮动41.当用 8259A 中断控制器时,其中断服务程序执行EOI 命令的作用是 B 。A 屏蔽正在被服务的中断,使其不再发出中断请求 B 清除该中断服务寄存器中的对应位,以允许同级或低级的中断能被响应C 清除该中断请求寄存器中的对应位,以免重复响应该中断。D 判定优先级二 判断题。1.8086 微处理器内部由执行部件和总线接口部件构成。()

12、2.主存储器和 CPU之间增加高速缓冲存储器的目的是为了扩大主存储器的容量。()3.存储器的存储空间与微机的地址线位数有关。()4.8086 CPU 响应外设的中断请求时,要把标志寄存器的IF 和 TF清零。()5.异步串行通信传送的数据中不含有控制信息。()6.8086CPU 响应外部可屏蔽中断INTR时,在第二个中断响应周期,由数据总线读入外设的中断类型码。()7.8086 系统中,软件中断和非屏蔽中断执行两个中断响应总线周期。()8.8086 在对存储器进行访问时,数据线和地址线分时复用,数据线先于地址线有效。()9.8255A 工作于方式 2 时,A口、B口均可作为双向数据传送端口,C

13、口各位作为它们的应答控制线。()10.DMA 方式的 I/O 操作与程序查询方式和中断控制式相比,用硬件控制代替了那里的软件控制,且无需经CPU传数,因此数据传送速度明显提高。()11.8086 的最大工作模式用于多处理机系统,8086 作为主处理器,其它的处理器为协处理器,协助主处理器工作。()主存储器和CPU之间增加高速缓冲存储器的目的是为了扩大主存储器的容量。()12.高速缓冲存储器主要是为了解决CPU运算速度与内存读写速度不匹配的矛盾。()13.CPU对外设的访问实质上是对外设接口电路中相应的端口进行访问。()14.若 I/O 端口与主存单元统一用主存地址编址,那么在计算机的指令系统中

14、可以不设专门的I/O 指令。()15.8255A工作于方式 0 时,不能使用中断,而在方式 1 或方式 2 时,既可用中断,也可不用中断。()16.任何内部软件中断都不受IF 和 TF影响。()17 在对存储器进行访问时,地址线有效和数据线有效的时间关系应该是数据线较先有效。()18.Intel 8251A是一个既可工作在同步方式,又可工作在异步方式的通用串行通信接口芯片。()19.异步串行通信的收/发双方无需用同一时钟源,只需用同一频率的收发时钟,就能保证可靠的通信。()20.在三种基本 I/O 同步控制方式中,以 DMA 式控制最好,中断驱动次之,程序查询方式最差。()21.DMA 方式用

15、于高速外围设备的信息传送,能够代替中断方式。()22.80X86的外部硬件中断包括非屏蔽中断(NMI)和可屏蔽中断(INTR)两类,都受 CPU 内部的中断允许标志(IF)的控制。()23.在存储器的三种片选译码方法中,全译码不仅存储空间利用率最高、译 码 电 路 简 单,且 不 存 在 地 址 重 叠 问 题。()24.输入/输出设备可以不经过适配器(接口)而直接接到系统总线上和主机进行信息交换。()25.虚拟存储器技术的引入,使CPU 可寻址的存储空间范围几乎扩展到无穷大。()26.ROM只 可 用 作 微 程 序 设 计 计 算 机 的 控 制 存 储 器。()27.80X86 MPU

16、提供了两种 I/O 端口寻址方式:立即数寻址方式和DX 寄存器间接寻址方式。前者寻址0255,后者寻址范围064K。()三、简答题1 微处理器主要包括哪几部分?各部分的作用是什么?解:微处理器主要包括:运算器、控制器和寄存器。运算器,执行算术运算和逻辑操作。控制器,产生一定的时序,控制指令所规定的操作的执行。寄存器,用于存放指令、操作数和中间结果等。2.8086CPU由哪两部分组成?它们的主要功能各是什么?解:1、总线接口部件 BIU,负责控制存储器读写。2、执行部件 EU,EU从指令队列中取出指令并执行。3.用 8253 通道 2 产生 1000HZ的音频信号,该通道应工作在什么方式?假定计

17、数器用的时钟频率为2MHZ,请确定控制字及用16 进制数表示的计数初值。解:方式 3,控制字为 B6H,计数值=2000=7D0H。4.8255A 的选通输入操作中STB信号有什么用途?解:8255A利用该信号把端口数据锁至锁存器,并使IBF 变为高。5.用 8253 通道 2 产生 1000HZ的音频信号,该通道应工作在什么方式?假定计数器用的时钟频率为2MHZ,请确定控制字及用16 进制数表示的计数初值。解:方式 3,控制字为 B6H,计数值=2000=7D0H。6.一台微机采用 8251A做异步串行通信接口,已知其引脚 TXD和 RXD上施加 19.2KHZ 的时钟信号,当它用作异步通讯

18、时,通信速率可通过编程选择为哪些波特率?解:波 特 率 因 子 可 为1、16 或64,所 以 波 特 率 可 为:19200bps,1200bps 或 300bps 7.下列 RAM 各需要多少个地址输入端和数据线位数?512*4 位,1K*8 位,2K*1 位,4K*12 位,16K*1 位解:9 个、4 位;10 个、8 位;11 个、1 位;12 个、12 位;14 个、1 位;8.什么叫 I/O 端口?微机中通常有哪几类I/O 端口?解:(1)在接口的内部外,包含一组程序可访问的寄存器,这些寄存器可以具有相互独立的地址;也可以几个一组,共用一个地址。这样的寄存器或寄存器组称为输入/输

19、出端口(I/O 端口)。(2)微机中通常有数据端口、状态端口和控制端口。四、设计题1.8253 通道 2 工作于方式 3,输入时钟频率为1MHZ,定时 10ms。已知通道 0 的口地址为 3F0H,试编写初始化程序段。解:MOV AL,0B6H ;通道 2 方式 3、二进制计数 MOV DX,3F3H OUT DX,AL MOV AX,10000 MOV DX,3F2H OUT DX,AL MOV AL,AH OUT DX,AL 2.试编写向端口 3E0H 输出 8 位数据 28H的简单程序。解:MOV DX,3E0H MOV AL,28H OUT DX,AL 3.现有容量为 8K1 的 SR

20、AM 存储器芯片,欲组成一个64K 8 存储容量的存储器,试求需要多少片SRAM 芯片?每块芯片需多少根片内地址选择线?该存储系统至少需要多少根地址线作为片外地址译码选择线?解(1)64K8/8 K 1=64 片(2)芯片内地址线为 13根(3)芯片地址选择线为16-13=3 根4.若 8255A的端口地址为 60H63H,端口 A工作于方式 1,输出,允许中断;端口B工作于方式 1,输入,允许中断;PC4和 PC5为输出。请写出 8255A的初始化程序。解:MOV AL,10100110B ;设置工作方式 OUT 63H,AL MOV AL,00001101B;INTEA=PC6置 1 OU

21、T 63H,AL MOV AL,00000101B;INTEB=PC2置 1 OUT 63H,AL 5.试按如下要求分别编写8253的初始化程序:己知 8253 的端口地址范围为 104H107H。(1)使计数器 1 工作在方式 0,仅用低 8 位作二进制计数,计数初值为 128;(2)使计数器 0 工作在方式 1,按 BCD 码计数,计数值为3000;解:(1)MOV DX,107H;控制端口地址给DX MOV AL,01010000B;计数器 1 控制字OUT DX,AL MOV DX,105H MOV AL,80H;计数初值 128 OUT DX,AL(2)MOV DX,107H MOV

22、 AL,00110011B ;计数器 0 控制字OUT DX,AL MOV DX,104H MOV AL,00H;先送低 8 位OUT DX,AL MOV AL,30H;后送高 8 位OUT DX,AL 6.下图为 8086存储器的部分电路接线图。问:(1)存储器 M1的寻址范围是多少?(2)存储器 M0的寻址范围是多少?(3)存储器总容量为多少?解:由图可知,自存储器系统采用双体存储器结构,其中A0用于选偶存储体,BHE选奇存储体。存储器芯片M0、M1 的片选逻辑表达式为:即:仅当A19 A18 A17 A0 BHE M/IO=1 1 0 0 1 1时,CS0=0,选中 M0;A19 A18 A17 A0 BHE M/IO=1 1 0 1 0 1时,CS1=0,选中 M1;A19 A18 A17 A0 BHE M/IO=1 1 0 0 0 1 时,CS0=0、CS1=0,同时选中 M0、M1。于是由 A16A1用于片内地址选择可得:(1)M1的寻址范围为:C0000HDFFFFH的奇地址(2)M0的寻址范围为:C0000HDFFFFH的偶地址(3)存储总容量=217 B=128KB

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!