实验五帧同步

上传人:陆** 文档编号:185785281 上传时间:2023-02-06 格式:DOCX 页数:11 大小:71.23KB
收藏 版权申诉 举报 下载
实验五帧同步_第1页
第1页 / 共11页
实验五帧同步_第2页
第2页 / 共11页
实验五帧同步_第3页
第3页 / 共11页
资源描述:

《实验五帧同步》由会员分享,可在线阅读,更多相关《实验五帧同步(11页珍藏版)》请在装配图网上搜索。

1、实验五帧同步提取实验一、实验目的1、掌握巴克码识别原理。2、掌握同步保护原理。3、掌握假同步、漏同步、捕捉态、维持态的概念。二、实验内容1、观察帧同步码无错误时帧同步器的维持态。2、观察帧同步器的假同步现象、漏识别现象和同步保护现象。三、实验器材1、信号源模块一块2、号模块一块3、20M 双踪示波器一台4、频率计(选用)一台四、实验原理(一)基本原理数字通信时,一般总是以一定数目的码元组成一个个的“字”或“句”,即组成一个个 的“群”进行传输,因此群同步信号的频率很容易由于位同步信号经分频而得出,但是每群 的开头和末尾时刻却无法由分频器的输出决定。群同步的任务就是要给出这个“开头”和“末 尾”

2、的时刻。群同步有时也称为帧同步。为了实现群同步,通常有两类方法:一类是在数字 信息流中插入一些特殊码组作为每群的头尾标记,接收端根据这些特殊码组的位置就可以实 现群同步;另一类方法不需要外加的特殊码组,它类似于载波同步和位同步中的直接法,利 用数据码组本身之间彼此不同的特性来实现同步。我们将主要讨论用插入特殊码组实现群同 步的方法。插入特殊码组实现群同步的方法有两种,即连贯式插入法和间隔式插入法。1、连贯式插入法连贯式插入法就是在每帧数据开头集中插入特定码型的帧同步码组,这种帧同步法只适用于同步通信系统,需要位同步信号才能实现。适合做帧同步码的特殊码组很多,对帧同步码组的要求是它们的自相关函数

3、尽可能尖锐,便于从随机数字信息序列中识别出这些帧同步码组,从而准确定位一帧数据的起始时刻。由于这些特殊码组x ,x ,x ,x 是一个非周期1 2 3 n序列或有限序列,在求它的自相关函数时,除了在时延j=0的情况下,序列中的全部元素都 参加相关运算外,在jHO的情况下,序列中只有部分元素参加相关运算,其表示式为19-1)n- jR ( j) = x x +i i+ ji=1通常把这种非周期序列的自相关函数称为局部自相关函数。对同步码组的另一个要求是识别器应该尽量简单。目前,一种常用的帧同步码组是巴克码。x ,其中x.取值为 ni19-2)巴克码是一种非周期序列。一个n位的巴克码组为xi,x2

4、,x3,1 或1,它的局部自相关函数为n - jR ( j) = x xiii=1目前已找到的所有巴克码组如表 19-1 所列。表 19-1 巴克码组n巴克码组234571113+ + + + + + ;+ + + + + + + + +以七位巴克码组 + + + + 为例,求出它的自相关函数如下:当 j = 0 时R (j)=工 x2 = 1 + 1 + 1 + 1 + 1 + 1 + 1 = 7ii=1当 j=l 时R(j) = x x = 1 + 1 1 + 1 1 1 = 0i i + 1i=1按式(19-1)可求出 j=2、3、4、5、6、7 时的 R (j)值分别为一1、0、一1、

5、0、一1、0;另外,再求出 j 为负值时的自相关函数值,两者一起画在图 19-1 中。由图可见,其自相关函数在j=0时出现尖锐的单峰。巴克码识别器是比较容易实现的,这里也以七位巴克码为例,用7级移位寄存器、相加 器和判决器就可以组成一识别器,如图19-2 所示。当输入数据的“1”存入移位寄存器时,“1” 端的输出电平为1,而“0”端的输出电平为1;反之,存入数据“0”时,“0”端的输出 电平为1,“1”端的输出电平为1。各移位寄存器输出端的接法和巴克码的规律一致,这 样识别器实际上就是对输入的巴克码进行相关运算。当七位巴克码在图19-3 (a)中的-时刻 正好已全部进入了7级移位寄存器时, 7

6、级移位寄存器输出端都输出1,相加后得最大输出 7;若判别器的判决门限电平定为6,那么就在七位巴克码的最后一位“0”进入识别器时, 识别器输出一群同步脉冲表示一群的开头,如图19-3 (b)所示。图 19-1 七位巴克码的自相关函数图 19-2 七位巴克码识别器图 19-3 识别器的输出波形帧同步系统要求建立时间很短,并且在帧同步建立后应有较强的抗干扰能力。通常用漏同步概率P假同步概率P2来衡量这些性能。这里,主要是分析集中插入法的性能。漏同步概率 P1由于干扰的影响会引起同步码组中的一些码元发生错误,从而使识别器漏识别已发出的 同步码组。出现这种情况的概率就称为漏同步概率P。例如图19-2识别

7、器的判决门限电平为 6,若由于干扰,七位巴克码有一位错误,这时相加输出为5,小于判决门限,识别器漏 识别了帧同步码组;若在这种情况下,将判决门限电平降为4,识别器就不会漏识别,这时 判决器容许七位同步码组中有一个错误码元。现在就来计算漏同步概率:设p为码元错误概率,n为同步码组的码元数,m为判决器容许码组中的错误码元最大 数,则同步码组码元n中所有不超过m个错误码元的码组都能被识别器识别,因而,未漏概 率为m乙 C r pr (1 - p ) n - rnr 二 0故得漏同步概率为P = 1 -工 C r pr (1 - p)n - r(19-3)1nr=0假同步概率P2在消息码元中,也可能出

8、现与所要识别的同步码组相同的码组,这时会被识别器误认为 是同步码组而实现假同步,出现这种情况的可能性就称为假同步概率P2o因此,计算假同步概率P2就是计算信息码元中能被判为同步码组的组合数与所有可能的 码组数之比。设二进制信息码元出现“0”和“1”的概率相等,都为1/2,则由该二进制码元 组成n位码组的所有可能码组数为2n个,而其中能被判为同步码组的组合数显然也与m有关。 若m=0,只有一个(C0)码组能被识别;若m=1,即与原同步码组差一位的码组都能被识 n别,共有C1个码组。依此类推,就可求出信息码元中可被判为同步码组的组合数为Cr,因 nnr=0 而可得假同步概率为P = 2 -n 为

9、C r( 19-4)2nr=0比较式(19-3)和式(19-4)可见,m增大,即判决门限电平降低时,P1减小,但P2增大, 所以这两项指标是有矛盾的,判决门限的选取要兼顾两者。在分析判决门限电平对P1和P2的影响时,讲到两者是有矛盾的。我们希望在同步建立时 要可靠,也就是假同步概率P2要小;而在同步建立以后,就要具有一定的抗干扰性能,也就 是漏同步概率P1要小。为了满足以上要求以及改善同步系统性能,帧同步电路应加有保护措 施。最常用的保护措施是将帧同步的工作划分为两种状态捕捉态和维持态。终端接收机由非同步工作状态转入同步工作的过程,称为“捕捉态”,终端机进入同步工 作后则称为“维持态”。可把捕

10、捉过程分成两步进行,先在信码中找到与该时刻本地帧同步码 型相同的信码码位。当找到和帧同步码型一致的信码码位后,再进行第二步,即逐帧比较下 去,也就是在该时隙上按本地同步码的周期进行比较。在比较过程中,一旦发现在收端本地 同步码的相位与信码码型不同时,则重新移一个码元相位,重新从第一步开始找帧同步码位, 以上两步交替进行,即可建立真正的同步。2、间隔式插入法在某些情况下,群同步码组不是集中插入在信息码流中,而是将它分散地插入,即每隔 一定数量的信息码元,插入一个群同步码元。群同步码型选择的主要原则是:一方面要便于 收端识别,即要求群同步码具有特定的规律性,这种码型可以是全“1”码、“1”“0”交

11、替码 等;另一方面,要使群同步码的码型尽量和信息码相区别。例如在某些PCM多路数字电话系 统中,用全“0”码代表“振铃”,用全“1”码代表“不振铃”,这时,为了使群同步码组与 振铃相区别,群同步码就不能使用全“1”或全“0”。收端要确定群同步码的位置,就必须对 收码进行搜索检测。一种常用的检测方法为逐码移位法,它是一种串行的检测方法;另一种 方法是RAM帧码检测法,它是利用RAM构成帧码提取电路的一种并行检测方法。 (二)实验电路说明在本实验中,帧同步码是采用集中插入法集中插入到NRZ码的28位的。帧同步码识 别电路所能识别的帧同步码的码型设置为1110010。在信号源模块产生的NRZ码中,帧

12、同步 码是集中插入到每帧信号的 28 位的,因此只要帧同步码识别电路在码流中能识别到与设置 的帧同步码相同的码组,就会输出一个一致脉冲。先从信息流中识别出帧同步码即巴克码,而又因为一帧是由 24 位组成,所以要利用一个 分频器。当分频器输出一个脉冲时,识别器也输出一个脉冲。只要它们相位对应输出,那么 就能把帧同步提取出来。因此识别器和分频器是整个电路的核心,而且它们的相位应该严格 对应。图 19-4所示是由识别器、分频器和保护电路组成的帧同步信号提取电路框图。可以在 CPLD 里面完成。图 19-4 帧同步信号提取电路框图从总体上来看,本模块分为巴克码识别器及同步保护两部分。巴克码识别器包括移

13、位寄位 器、相加器和判决器,图19-4 中的其余部分完成同步保护功能。当基带信号里的帧同步码无错误时(七位全对),把位同步信号和数字基带信号输入给移 位寄存器,识别器就会有帧同步识别信号GAL输出,各种信号波形及时序关系如图19-5所示, GAL信号的上升沿与最后一位帧同步码的结束时刻对齐。图中还给出了宁24信号及帧同步器 最终输出的帧同步信号NRZ-FS, NRZ-FS的上升沿稍迟后于GAL的上升沿。宁24信号是将位同步信号进行24分频得到的,其周期与帧同步信号的周期相同(因为 一帧24位是确定的),但其相位不一定符合要求。当识别器输出一个GAL脉冲信号时(即捕 获到一组正确的帧同步码),在

14、GAL信号和同步保护器的作用下,宁24电路置零,从而使输 出的宁24信号下降沿与GAL信号的上升沿对齐。-24信号再送给后级的单稳电路,单稳调置 为下降沿触发,其输出信号的上升沿比-24信号的下降沿稍有延迟。武汉凌特电子技术有限公司din I i n n n nTLT_n_ii_-个周期GAL4-24NRZFS图 19-5 帧同步器信号波形同步器最终输出的帧同步信号NRZ-FS是由同步保护器中的与门3对单稳输出的信号及状 态触发器的 Q 端输出信号进行“与”运算得到的。电路中同步保护器的作用是减小假同步和漏同步。当无基带信号输入(或虽有基带信号输入但相加器输入低于门限值)时,识别器没有输 出(

15、即输出为 0),与门 1 关闭、与门 2 打开,单稳输出信号通过与门 2 后输入到44 电路, 44电路的输出信号使状态触发器置“0”从而关闭与门3,同步器无输出信号,此时Q的高 电平把判决器的门限置为高、且关闭或门、打与门 1,同步器处于捕捉态。只要识别器输出 一个GAL信号(因为判决门限比较高,这个GAL信号是正确的帧同步信号的概率很高),与门 4就可以输出一个置零脉冲使4 24分频器置零,宁24分频器输出与GAL信号同频同相的周期 信号(见图17-5)。识别器输出的GAL脉冲信号通过与门1后使状态触发器置“ 1”从而打 开与门3,输出帧同步信号FS-OUT,同时使判决器门限降为低、打开或

16、门、同步器进入维持 状态。在维持状态下,因为判决门限较低,故识别器的漏识别概率减小,假识别概率增加。 但假识别信号不影响424电路的工作状态,与门3输出的仍是正确的帧同步信号。在维持状态下,识别器也可能出现漏识别。但由于漏识别概率比较小,连续几帧出现漏 识别的概率更小。只要识别器不连续出现四次漏识别,则44 电路不输出脉冲信号,维持状 态保持不变。若识别器连续出现四次漏识别,则44 电路输出一个脉冲信号,使维持状态变 为捕捉状态,重新捕捉帧同步码。不难看出,若识别器第一次输出的脉冲信号为假识别信号(即首次捕获到的是信息数据 中与帧同步码完全相同的码元序列),则系统将进入错误码的同步维持状态,由

17、于本实验系统 是连续传输以一帧为周期的周期信号,所以此状态将维持下去,但在实际的信息传输中不会 连续传送这种周期信号,因此连续几帧都输出假识别信号的概率很小,所以这种错误码率的 同步维持状态存在的时间是短暂的。当然,同步保护器中的宁4电路的分频比也可以设置为其它值,此值越大,在维持状态 下允许的识别器的漏识别概率也越大。在维持态下对同步信号的保护措施称为前方保护,在捕捉态下的同步保护措施称为后方保护 本同步器中捕捉态下的高门限属于后方保护措施之一,它可以减少假同步概率,当然还可以 采取其它电路措施进行后方保护。低门限及宁4电路属于前方保护,它可以保护己建立起来 的帧同步信号,避免识别器偶尔出现

18、的漏识别造成帧同步器丢失帧同步信号即减少漏同步概 率。同步器中的其它保护电路用来减少维持态下的假同步概率。五、测试点说明DIN:NRZ 码输入点DIV24:24 分频输出GAL:巴克码识别器输出NRZFS:帧同步码输出CLKHI:数字锁相环工作的主时钟,由拨码开关S2选择。六、实验步骤1、将信号源模块和模块 7 固定在主机箱上,将塑封螺钉拧紧,确保电源接触良好。2、 将信号源模块上S5拨为“ 1010”,拨动拨码开关SI、S2、S3,使“NRZ”输出的24位 NRZ 码设置为 01110010 01011001 10101010(开关拨上为 1,发光二极管亮;拨下为 0,发光二极管灭)3、关闭

19、电源状态下,按照下表完成实验连线源端口目标端口连线说明信号源:NRZ (32K)模块7: DINS5拨为“ 1010”,同步提取输入* 检查连线是否正确,检查无误后打开电源4、模块 7 的 S2 设置为“0110”。5、 用示波器观察模块7上“NRZFS”波形。6、拨动信号源模块上的拨码开关S1、S2、S3,设置为“01110010”、“10101010”、“01110010”,用示波器双踪同时观察信号输出点NRZ-FS “帧同步输出”与GAL“假7、七、123456八、123、识别输出”的波形,比较两个波形的差异。(结果可以看到,信号输出点“假识别输出”输出的信号中包含了两个脉冲,这是因为数

20、据信号中包含了与帧同步码相同的码 组,所以帧同步提取电路提取出了两个脉冲,但经过假识别保护电路后,从信号输出 点“帧同步输出”输出的信号中就只包含正确的帧同步信号了。实验结束关闭电源,拆除连线,整理实验数据及波形完成实验报告。实验思考题根据实验结果,画出处于同步状态及失步状态时电路各点的波形。假识别保护电路是如何使假识别信号不形成假同步信号的? 假识别保护电路是如何保护识别器避免假识别正确的帧同步信号的? 试设计一个后方保护电路,使识别器连续两帧有信号输出且这两个识别脉冲的时间 间隔为一帧的时候,同步器由失步态转为同步态。分析电路输出假识别信号的原因及假同步保护电路消除假识别的机理。分析电路假识别正确的帧同步信号的原因和假同步保护电路的工作原理。实验报告要求分析实验电路的工作原理,叙述其工作过程。根据实验测试记录,在坐标纸上画出各测量点的波形图,并分析实验现象。对实验思考题加以分析,按照要求做出回答,并尝试画出本实验的电路原理图。写出完成本次实验后的心得体会以及对本次实验的改进建议。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!