半导体名词解释

上传人:jin****ng 文档编号:182559177 上传时间:2023-01-25 格式:DOCX 页数:12 大小:32.07KB
收藏 版权申诉 举报 下载
半导体名词解释_第1页
第1页 / 共12页
半导体名词解释_第2页
第2页 / 共12页
半导体名词解释_第3页
第3页 / 共12页
资源描述:

《半导体名词解释》由会员分享,可在线阅读,更多相关《半导体名词解释(12页珍藏版)》请在装配图网上搜索。

1、1. 何谓PIE? PIE的主要工作是什幺?答:Process Integration Engineer(工艺整合工程师),主要 工作是整合各部门的资源,对工艺持续进行改善,确保产品的良率(yield)稳 定良好。2. 200mm,300mm Wafer 代表何意义?答:8吋硅片(wafer)直径为200mm ,直径为300mm硅片即12 吋.3. 目前中芯国际现有的三个工厂采用多少mm的硅片(wafer)工艺?未来北 京的Fab4(四厂)采用多少mm的wafer工艺?答:当前 13 厂为 200mm(8 英寸)的 wafer, 工艺水平已达 0.13um工艺。未来北京厂工艺wafer将使用3

2、00mm(12英寸)。4. 我们为何需要300mm?答:wafer size变大,单一 wafer上的芯片数(chip)变多, 单位成本降低200-300面积增加2.25倍,芯片数目约增加2.5倍5. 所谓的0.13 um的工艺能力(technology)代表的是什幺意义?答:是指工厂的工艺能力可以达到0.13 um的栅极线宽。当栅极的线宽做的越小时,整个器件就可以变的越小,工作速度也越快。6. 从 0.35um-0.25um-0.18um-0.15um-0.13um 的 technology 改变又代表 的是什幺意义?答:栅极线的宽(该尺寸的大小代表半导体工艺水平的高低) 做的越小时,工艺的

3、难度便相对提高。从 0.35um - 0.25um - 0.18um-0.15um - 0.13um 代表着每一个阶段工艺能力的提升。7. 一般的硅片(wafer)基材(substrate)可区分为N,P两种类型(type),何谓N, P-type wafer?答:N-type wafer是指掺杂negative元素(5价电荷元素,例 如:P、s)的硅片,P-type的wafer是指掺杂positive元素(3价电荷元素,例 如:B、In)的硅片。8. 工厂中硅片(wafer)的制造过程可分哪几个工艺过程(module)?答:主要有四个部分:DIFF (扩散)、TF(薄膜)、PHOTO (光刻

4、)、 ETCH (刻蚀)。其中DIFF又包括FURNACE(炉管)、WET(湿刻)、IMP(离 子注入)、RTP(快速热处理)。TF包括PVD(物理气相淀积)、CVD(化学气相淀积)、CMP(化学机械研磨)。硅片的制造就是依据客户的要求, 不断的在不同工艺过程(module)间重复进行的生产过程,最后再利用电性的测 试,确保产品良好。9. 一般硅片的制造常以几P几M及光罩层数(mask layer)来代表硅片工艺的 时间长短,请问几P几M及光罩层数(mask layer)代表什幺意义?答:几P几M代表硅片的制造有几层的Poly(多晶硅)和几层的 metal(金属导线).一般0.15um的逻辑产

5、品为1P6M( 1层的Poly和6层的 metal)。而 光罩层数(mask layer)代表硅片的制造必需经过几次的PHOTO (光刻).10. Wafer下线的第一道步骤是形成start oxide和zero layer?其中start oxide 的目的是为何?答:不希望有机成分的光刻胶直接碰触Si表面。 在laser刻号过程中,亦可避免被产生的粉尘污染。11. 为何需要 zero layer? 答:芯片的工艺由许多不同层次堆栈而成的 , 各层次之间以zero layer当做对准的基准。12. Laser mark是什幺用途? Wafer ID又代表什幺意义?答:Laser mark是用

6、来刻wafer ID, Wafer ID就如同硅片的 身份证一样,一个ID代表一片硅片的身份。13. 一般硅片的制造(wafer process)过程包含哪些主要部分? 答:前段(frontend)-元器件(device)的制造过程。 后段(backend)-金属导线的连接及护层(passivation)14. 前段(frontend)的工艺大致可区分为那些部份? 答:STI的形成(定义AA区域及器件间的隔离) 阱区离子注入(well implant)用以调整电性 栅极(poly gate)的形成 源/漏极(source/drain)的形成 硅化物(salicide)的形成15. STI是什幺

7、的缩写?为何需要STI?答:STI: Shallow Trench Isolation(浅沟道隔离),STI 可以 当做两个组件(device)间的阻隔,避免两个组件间的短路.16. AA是哪两个字的缩写?简单说明AA的用途?答:Active Area,即有源区,是用来建立晶体管主体的位置所 在,在其上形成源、漏和栅极。两个AA区之间便是以STI来做隔离的。17. 在STI的刻蚀工艺过程中,要注意哪些工艺参数?答:STI etch (刻蚀)的角度; STI etch的深度; STI etch后的CD尺寸大小控制。(CD control, CD=critical dimension)18. 在S

8、TI的形成步骤中有一道liner oxide (线形氧化层), liner oxide 的特性功能为何?答:Liner oxide为1100C, 120 min高温炉管形成的氧化层, 其功能为: 修补进STI etch造成的基材损伤; 将STI et ch造成的etch尖角给于圆化(corner rounding)。19. 一般的阱区离子注入调整电性可分为那三道步骤 ? 功能为何?答:阱区离子注入调整是利用离子注入的方法在硅片上形成所 需要的组件电子特性,一般包含下面几道步骤: Well Implant :形成 N,P 阱区; Channel Implan t:防止源/漏极间的漏电; Vt I

9、mplant:调整Vt (阈值电压)。20. 一般的离子注入层次(Implant layer)工艺制造可分为那 几道步骤?答:一般包含下面几道步骤: 光刻(Pho to)及图形的形成; 离子注入调整; 离子注入完后的ash (plasma(等离子体)清洗) 光刻胶去除(PR st rip)21. Poly (多晶硅)栅极形成的步骤大致可分为那些? 答:Gate oxide(栅极氧化层)的沉积; Poly film的沉积及SiON(在光刻中作为抗反射层的物质)的沉积); Poly图形的形成(Photo); Poly 及 SiON 的 Etch; Etch完后的ash( plasma(等离子体)清

10、洗)及光刻胶去除(PR st rip); Poly 的 Re-oxidation (二次氧化)。22. Poly (多晶硅)栅极的刻蚀(etch)要注意哪些地方? 答:Poly的CD(尺寸大小控制; 避免Gate oxie被蚀刻掉,造成基材(substrate)受损.23. 何谓 Gate oxide (栅极氧化层)?答:用来当器件的介电层,利用不同厚度的gate oxide ,可调 节栅极电压对不同器件进行开关24. 源/漏极(source/drain)的形成步骤可分为那些?答:LDD的离子注入(Implant); Spacer的形成; N+/P+IMP高浓度源/漏极(S/D)注入及快速热处

11、理(RTA : Rapid Thermal Anneal)。25. LDD是什幺的缩写?用途为何?答:LDD: Lightly Doped Drain. LDD是使用较低浓度的源/漏 极, 以防止组件产生热载子效应的一项工艺。26. 何谓 Hot carrier effect (热载流子效应)?答:在线寛小于0.5um以下时,因为源/漏极间的高浓度所产生 的高电场,导致载流子在移动时被加速产生热载子效应 , 此热载子效应会对 gate oxide造成破坏,造成组件损伤。27. 何谓Spacer? Spacer蚀刻时要注意哪些地方?答:在栅极(Poly)的两旁用dielec trie (介电质)

12、形成的侧壁, 主要由Ox/SiN/Ox组成。蚀刻spacer时要注意其CD大小,prof ile (剖面轮廓), 及remain oxide(残留氧化层的厚度)28. Spacer的主要功能?答:使高浓度的源/漏极与栅极间产生一段LDD区域; 作为Con tact Et ch时栅极的保护层。29. 为何在离子注入后,需要热处理(Thermal Anneal)的工艺? 答:为恢复经离子注入后造成的芯片表面损伤; 使注入离子扩散至适当的深度; 使注入离子移动到适当的晶格位置。30. SAB是什幺的缩写?目的为何?答:SAB: Salicide block,用于保护硅片表面,在RPO (Resist

13、 Pro tec t Oxide)的保护下硅片不与其它Ti, Co形成硅化物(salicide)31. 简单说明SAB工艺的流层中要注意哪些?答:SAB光刻后(pho to),刻蚀后(et ch)的图案(特别是小 块区域)。要确定有完整的包覆(block)住必需被包覆(block)的地方。 remain oxide (残留氧化层的厚度)。32. 何谓硅化物( salicide)?答:Si与Ti或Co形成TiSix或CoSix, 一般来说是用来 降低接触电阻值(Rs, Rc)。33. 硅化物(salicide)的形成步骤主要可分为哪些?答:Co(或Ti)+TiN的沉积; 第一次RTA (快速热处

14、理)来形成Salicide。 将未反应的Co(Ti)以化学酸去除。 第二次RTA(用来形成Ti的晶相转化,降低其阻值)。34. MOS器件的主要特性是什幺?答:它主要是通过栅极电压(Vg)来控制源,漏极(S/D)之间电 流,实现其开关特性。35. 我们一般用哪些参数来评价device的特性?答:主要有 Idsat、Ioff、Vt、Vbk(breakdown)、Rs、Rc; 般要求Idsat、Vbk (breakdown)值尽量大,Ioff、Rc尽量小,Vt、Rs尽量接 近设计值.36. 什幺是Idsat?Idsat代表什幺意义?答:饱和电流。也就是在栅压(Vg) 一定时,源/漏(Source/

15、Drain) 之间流动的最大电流.37. 在工艺制作过程中哪些工艺可以影响到Idsat?答:Poly CD(多晶硅尺寸)、Gate oxide Thk(栅氧化层厚度)、 AA(有源区)宽度、Vt imp.条件、LDD imp.条件、N+/P+ imp.条件。38. 什幺是Vt? Vt代表什幺意义?答:阈值电压(Threshold Voltage),就是产生强反转所需的 最小电压。当栅极电压VgVt时,MOS处于关的状态,而Vg二Vt时,源/漏之 间便产生导电沟道,MOS处于开的状态。39. 在工艺制作过程中哪些工艺可以影响到Vt?答:Poly CD、Gate oxide Thk.栅氧化层厚度)

16、、AA(有源区) 宽度及Vt imp条件。40. 什幺是Ioff? Ioff小有什幺好处答:关态电流,Vg=0时的源、漏级之间的电流,一般要求此电 流值越小越好。Ioff越小,表示栅极的控制能力愈好,可以避免不必要的漏电 流(省电)。41. 什幺是 device breakdown voltage?答:指崩溃电压(击穿电压),在Vg=Vs=0时,Vd所能承受的 最大电压,当Vd大于此电压时,源、漏之间形成导电沟道而不受栅压的影响。 在器件越做越小的情况下,这种情形会将会越来越严重。42. 何谓ILD? IMD?其目的为何?答:ILD : Int er Layer Dielec trie,是用来

17、做 device 与 第 一层 me tal 的隔离(isola tion),而 IMD: Int er Me tal Dielee trie,是用来 做me tal与me tal的隔离(isola tion).要注意ILD及IMD在CMP后的厚度控 制。43. 般介电层ILD的形成由那些层次组成? 答:SiON层沉积(用来避免上层B,P渗入器件); BPSG (掺有硼、磷的硅玻璃)层沉积; PETEOS (等离子体增强正硅酸乙脂)层沉积;最后再经ILD Oxide CMP(SiO2的化学机械研磨)来做平坦化。44. 一般介电层IMD的形成由那些层次组成?答:SRO层沉积(用来避免上层的氟离子

18、往下渗入器件); HDP-FSG (掺有氟离子的硅玻璃)层沉积; PE-FSG (等离子体增强,掺有氟离子的硅玻璃)层沉积;使用FSG的目的是用来降低dielee trie k值,减低金属层间的寄生电容。最后再经IMD Oxide CMP(SiO2的化学机械研磨)来做平坦化。45. 简单说明Contaet(CT)的形成步骤有那些?答:Con tact是指器件与金属线连接部分,分布在poly、AA上。 Con tact 的 Pho to (光刻); Con tact 的 Et eh 及光刻胶去除(ash & PR st rip); Glue layer (粘合层)的沉积; CVD W (钨)的沉

19、积 W-CMP 。46. Glue layer (粘合层)的沉积所处的位置、成分、薄膜沉积 方法是什幺?答:因为W较难附着在Salieide上,所以必须先沉积只Glue layer再沉积WGlue layer是为了增强粘合性而加入的一层。主要在salieide与W(CT)、W(VIA) 与metal之间,其成分为Ti和TiN,分别采用PVD和CVD方式制作。47. 为何各金属层之间的连接大多都是采用CVD的W-plug (钨插 塞)?答:因为W有较低的电阻;W有较佳的step eoverage(阶梯覆盖能力)。一般金属层(metal layer)的形成工艺是采用哪种方式?大致可分为那些步骤?答

20、:PVD (物理气相淀积)Metal film沉积 光刻(Photo)及图形的形成; Metal film etch及plasma(等离子体)清洗(此步驺为连序工艺,在同一个 机台内完成,其目的在避免金属腐蚀) Solvent光刻胶去除。49. Top metal和inter metal的厚度,线宽有何不同?答:Top metal通常要比inter metal厚得多,0.18um工艺中 inter metal为4KA,而top metal要8KA.主要是因为top metal直接与外部电 路相接,所承受负载较大。一般top metal的线宽也比inter metal宽些。50. 在量测Con

21、tact /Via (是指metal与me tal之间的连接) 的接触窗开的好不好时, 我们是利用什幺电性参数来得知的?答:通过Contact或Via的Rc值,Rc值越高,代表接触窗的 电阻越大,一般来说我们希望Rc是越小越好的。51. 什幺是Rc? Rc代表什幺意义?答:接触窗电阻,具体指金属和半导体(contact)或金属和金 属(via),在相接触时在节处所形成的电阻,一般要求此电阻越小越好。52. 影响Con tact (CT) Rc的主要原因可能有哪些?答:ILD CMP的厚度是否异常; CT的CD大小; CT的刻蚀过程是否正常; 接触底材的质量或浓度(Salicide,non-sa

22、licide); CT的glue layer (粘合层)形成; CT 的 W-plug。53. 在量测Poly/metal导线的特性时,是利用什幺电性参数得 知?答:可由电性量测所得的 spacing & Rs 值来表现导线是否异 常。54. 什幺是spacing?如何量测?答:在电性测量中,给一条线(poly or metal)加一定电压,测 量与此线相邻但不相交的另外一线的电流,此电流越小越好。当电流偏大时代表 导线间可能发生短路的现象。55. 什幺是 Rs?答:片电阻(单位面积、单位长度的电阻),用来量测导线的 导电情况如何。一般可以量测的为 AA(N+,P+), poly & meta

23、l.56. 影响Rs有那些工艺?答: 导线 line(AA, poly &metal)的尺寸大小。(CD二critical dimension) 导线line (poly & metal)的厚度。 导线line (AA, poly & met al)的本身电导性。(在AA, poly line时可 能为注入离子的剂量有关)57. 一般护层的结构是由哪三层组成?答:HDP Oxide(高浓度等离子体二氧化硅) SRO Oxide (Silicon rich oxygen 富氧二氧化硅) SiN Oxide58. 护层的功能是什幺?答:使用oxide或SiN层,用来保护下层的线路,以避免与外 界的

24、水汽、空气相接触而造成电路损害。59. Alloy 的目的为何?答:Release各层间的stress (应力),形成良好的层与 层之间的接触面 降低层与层接触面之间的电阻。60. 工艺流程结束后有一步骤为WAT,其目的为何?答:WAT(wafer acceptance test),是在工艺流程结束后对芯 片做的电性测量,用来检验各段工艺流程是否符合标准。(前段所讲电学参数 Idsat, Ioff, Vt, Vbk(breakdown), Rs, Rc 就是在此步骤完成)61. WAT电性测试的主要项目有那些?答:器件特性测试; Contact resistant (Rc); Sheet re

25、sistant (Rs); Break down test; 电容测试; Isolation (spacing test)。62. 什么是WAT Watch系统?它有什么功能?答:Wat ch系统提供PIE工程师一个工具,来针对不同WAT测 试项目,设置不同的栏住产品及发出Warning警告标准,能使PIE工程师早期发 现工艺上的问题。63. 什么是 PCM SPEC?答:PCM (Process control monitor) SPEC广义而言是指芯片 制造过程中所有工艺量测项目的规格,狭义而言则是指WAT测试参数的规格。64. 当WAT量测到异常是要如何处理?答: 查看WAT机台是否异常

26、,若有则重测之 利用手动机台Double confirm 检查产品是在工艺流程制作上是否有异常记录 切片检查65. 什么是EN? EN有何功能或用途?答:由CE发出,详记关于某一产品的相关信息(包括Technology ID, Reticle and some split condition ETC.)或是客户要求的事项(包括 HOLD, Spli t. Bank, Run to comple te. Package:),根据 EN 提供信息我们才 可以建立Process flow及处理此产品的相关动作。66. PIE工程师每天来公司需要Check哪些项目(开门五件事)?答:Check MES

27、系统,察看自己Lot情况 处理 in line hold lot.(defect, process, WAT) 分析汇总相关产品in line数据.(raw data & SPC) 分析汇总相关产品CP test结果 参加晨会, 汇报相关产品信息67. WAT工程师每天来公司需要Check哪些项目(开门五件事)?答:检查WAT机台Status 检查及处理WAT hold lot 检查前一天的re test wafer及量测是否有异常 是否有新产品要到WAT 交接事项68. BR工程师每天来公司需要Check哪些项目(开门五件事)? 答: Pass down Review urgent case

28、 status Check MES issues which reported by module and line Review documentation Review task status69. ROM是什幺的缩写?答:ROM: Read only memory 唯读存储器70.何谓YE?答:Yield Enhancement 良率改善71.YE在FAB中所扮演的角色?答:针对工艺中产生缺陷的成因进行追踪,数据收集与分析,改善评估等工作。进而与相关工程部门工程师合作提出改善方案并作效果评估。72.YE工程师的主要任务?答: 降低突发性异常状况。(Excursion reduction)

29、改善常态性缺陷状况。(Base line defect improvement)73.女口何 reduce excursion? 答:有效监控各生产机台及工艺上的缺陷现况, defect level异常升高时迅速予以查明,并协助异常排除与防止再发。74.女口何 improve base line defect?答:藉由分析产品失效或线上缺陷监控等资料,而发掘重点改善目标。持续不断推动机台与工艺缺陷改善活动,降低defect level使产品良 率于稳定中不断提升75.YE工程师的主要工作内容?答:负责生产过程中异常缺陷事故的追查分析及改善工作的调查与推动。 评估并建立各项缺陷监控(monito

30、r)与分析系统。 开发并建立有效率的缺陷工程系统,提升缺陷分析与改善的能力。 协助module建立off-line defect monitor system,以有效反应生产机台状况。76.何谓 Defect?答:Wafer 上存在的有形污染与不完美,包括Wafer 上的物理性异物(如:微尘,工艺残留物,不正常反应生成物)。 化学性污染(如:残留化学药品,有机溶剂)。 图案缺陷(如:Pho to或etch造成的异常成象,机械性刮伤变形,厚度不均匀造成的颜色异常)。 Wafer本身或制造过程中引起的晶格缺陷。77. Defect 的来源?答: 素材本身:包括wafer,气体,纯水,化学药品。 外

31、在环境:包含洁净室,传送系统与程序。 操作人员:包含无尘衣,手套。 设备零件老化与制程反应中所产生的副生成物。78. Defect的种类依掉落位置区分可分为? 答:Random defect : defect分布很散乱 cluster defect : defect集中在某一区域 Repea ting defec t : defect重复出现在同一区域79. 依对良率的影响Defect可分为?答:Killer defec t =对良率有影响 Non-Killer defect =不会对良率造成影响 Nuisance defect =因颜色异常或film grain造成的defect,对良率亦无

32、影 响80. YE 一般的工作流程?答: Inspection tool 扫描 wafer 将 defect data 传至 YMS 检查defect增加数是否超出规格 若超出规格则将wafer送到review stat ion review 确认defect来源并通知相关单位一同解决81. YE是利用何种方法找出缺陷(defect)?答:缺陷扫描机(defect inspection tool)以图像比对的方式 来找出 defect.并产出 defect result file.82. Defect result file 包含那些信息?答:Defect大小 位置,坐标 Defect map

33、83.84.85.86.Defect Inspection tool 有哪些型式? 答:Bright field & Dark Field何谓 Bright field? 答:接收反射光讯号的缺陷扫描机何谓 Dark field? 答:接收散射光讯号的缺陷扫描机Bright field 与 Dark field 何者扫描速度较快? 答:Dark fieldBright field 与 Dark field 何者灵敏度较好? 答:Bright fieldReview tool 有哪几种?答:Optical review tool 和 SEM review tool.89.何为 optical r

34、eview tool?答:接收光学信号的 optical microscope. 分辨率较差,但速 度较快,使用较方便90. 何为 SEM review tool?答:SEM (scanning electron microscope) review tool接收 电子信号.分辨率较高但速度慢,可分析 defect 成分,并可旋转或倾斜 defect 来做分析91. Review Station 的作用?答:藉由review station我们可将Inspection tool扫描到 的defect加以分类,并做成分析,利于寻找defect来源92. YMS为何缩写?答:Yield Manag

35、ement System93. YMS有何功能?答: 将 inspection tool 产生的 defect result file 传至 review station 回收review station分类后的资料 储存defect影像94. 何谓 Sampling plan?答:即为采样频率,包含: 那些站点要Scan 每隔多少Lot要扫1个Lot 每个Lot要扫几片Wafer 每片Wafer要扫多少区域95. 如何决定那些产品需要scan?答:现阶段最具代表性的工艺技术。 有持续大量订单的产品。96. 选择监测站点的考虑为何?答:以Zone par tit ion的观念,两个监测站点不可

36、相隔太 多工艺的步骤。 由yield loss analysis手法找出对良率影响最大的站点。 容易作线上缺陷分析的站点。97. 何谓 Zone par tition 答:将工艺划分成数个区段,以利辨认缺陷来源。98. Zone par tition 的做法?答: 应用各检察点既有的资料可初步判断工艺中缺陷主要的 分布情况。 应用既有的缺陷资料及defect review档案可初步辨认异常缺陷发生的工艺 站点。 利用工程实验经由较细的Zone partition可辨认缺陷发生的确切站点或机台99. 何谓 yield loss analysis?答:收集并分析各工艺区间所产生的缺陷对产品良率的影响以 决定改善良率的可能途径。100. yield loss analysis 的功能为何?答:找出对良率影响最大的工艺步骤。 经由killing rat io的计算来找出对良率影响最大的缺陷种类。 评估现阶段可达成的最高良率。101. 如何计算 killing rat io?答:藉由defect map与yield map的迭图与公式的运算,可算 出某种缺陷对良率的杀伤力。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!