4硅和硅片制备课件

上传人:痛*** 文档编号:182113305 上传时间:2023-01-20 格式:PPT 页数:48 大小:2.74MB
收藏 版权申诉 举报 下载
4硅和硅片制备课件_第1页
第1页 / 共48页
4硅和硅片制备课件_第2页
第2页 / 共48页
4硅和硅片制备课件_第3页
第3页 / 共48页
资源描述:

《4硅和硅片制备课件》由会员分享,可在线阅读,更多相关《4硅和硅片制备课件(48页珍藏版)》请在装配图网上搜索。

1、半导体制造技术半导体制造技术第第 4 章章 硅和硅片制备硅和硅片制备 4.1 引引 言言 硅是用来制造芯片的最重要半导体材料。对于可用于制造半导体器件的硅而言。使用一种特殊纯度级以满足严格的材料和物理要求。在硅片上制作的芯片的最终质量与开始制作时在硅片上制作的芯片的最终质量与开始制作时所采用的硅片的质量有直接关系。所采用的硅片的质量有直接关系。如果原始硅片有缺陷,那么最终芯片上也肯定会存在缺陷。对硅片以及制备过程的了解有助于理解硅片在整个芯片制造过程中的重要性。纯硅要求将硅原子级的微缺陷降到最小,这些缺陷对芯片的性能是非常有害的。一旦得到了纯硅,就要把它制作成带有想要的晶向、适量的掺杂浓想要的

2、晶向、适量的掺杂浓度和半导体芯片制备所需物理尺寸的硅片度和半导体芯片制备所需物理尺寸的硅片。本本 章章 要要 点点1.了解硅原材料如何精炼成半导体级硅;2.解释晶体结构和单晶硅的生长方法;3.讨论硅晶体的主要缺陷种类;4.了解硅片制备的基本步骤,也就是从硅锭到 硅片的制作过程;5.解释什么是外延及其对硅片的重要性。4.2 半导体级硅半导体级硅表 4.1 用来制造芯片的高纯硅称为半导体级硅(Semiconductor-Grade Silicon),简称SGSSGS,从天然硅中获得达到生产半导体器件所需纯度的SGSSGS通常通过下面几个步骤来实现。上面简单介绍的生产半导体级硅(SGS)的工艺称为西

3、门子工艺。半导体级硅具有半导体制造要求的超高纯度,它包含少于百万分之(ppm)二的碳元素和少于十亿分之(ppb)一的、族元素(主要的掺杂元素)。然而用以上工艺生产的硅,未必是我们所希望的按照某种序列排列硅原子的晶体。下面我们将讨论晶体结构以了解半导体级硅正确的原子排列。4.3 晶体结构晶体结构 不仅SGS的超高纯度对制造半导体器件非常关键,而且它也要有几乎完美的晶体结构。只有这样才能避免对器件特性非常有害的电学和机械缺陷。单晶是一种固体材料,它的特点是在许多原子长程范围内,原子都在三维空间中保持有序且重复的排列结构,如图4.2所示。非晶材料同样也是固体材料,但它们没有重复的结构,并且在原子级结

4、构上体现的是杂乱无序的结构(见图4.3)。图 4.2 晶体结构的原子排列图 4.3 非晶原子结构晶胞图 4.4 三维结构的晶胞晶胞晶胞 在晶体材料中,对于长程有序的原子模式最基本的实体就是晶胞。晶胞在三维结构中是最简单的由原子组成的重复单元,它给出了晶体结构。下图给出了由晶胞组成的三维结构。图 4.5 面心立方(FCC)晶胞 图 4.6 面心立方金刚石结构 对于硅晶体来说,其晶胞如图 4.6所示,它是由俩个面心立方沿对角线位移四分之一构成的面心立方金刚石结构,如右图所示。和面心立方不同之处的是体对角线上还有四个原子,所以对硅晶胞来说,一个晶胞总共有 8个完整的原子,其中4个共有原子和4个非共有

5、原子。ZXY1110图 4.8 晶胞的坐标轴方向 晶向晶向 晶向非常重要,因为它决定了在硅片中晶体结构的物理排列是怎样的。不同晶向的硅片,其化学、电学和机械性能是不一样的,而且会影响工艺条件和最终的器件性能。为了描述晶向,我们需要一个坐标系,如图4.8所示。对于单晶结构,所有的晶胞就会沿着这个坐标轴重复地排列。ZXY(100)ZXY(110)ZXY(111)图 4.9 晶面的密勒指数 用来描述硅晶体平面及其方向的参数称作密勒指数,其中()用来表示特殊的平面,而表示对应的方向。4.5 单晶硅的生长单晶硅的生长 CZ(Czochralski)CZ(Czochralski)法法CZ 直拉单晶炉掺杂杂

6、质控制 区熔法区熔法 追求更大直径的理由追求更大直径的理由 籽晶熔融多晶硅热屏蔽水套单晶硅石英坩锅碳加热部件单晶拉伸与转动机械CZ 法法图 4.10 CZ直拉单晶炉 Photo 4.1 用CZ 法生长的硅锭 Photo 4.2 CZ 拉单晶炉 CZ法的特点是工艺成熟,能较好地拉制低位错、大直径的硅单晶。缺点是难以避免来自石英坩埚和加热装置的杂质污染。为了在最后得到所需电阻率的晶体,掺杂材料被加到拉单晶炉的熔体中,晶体生长中最常用的掺杂杂质是生产p型硅的三价硼或者生产n型硅的五价磷。硅中的掺杂浓度范围可以用字母和上标来表示,如下表所示。表 4.2 硅掺杂浓度术语 区区 熔熔 法法RF气体入口(惰

7、性)熔融区可移动RF 线圈多晶棒 (硅)籽晶惰性气体出口卡盘卡盘图 4.11区熔法晶体生长示意图 晶圆尺寸和参数晶圆尺寸和参数表 4.3 88 die200-mm wafer232 die300-mm wafer更大直径硅片上芯片数的增长更大直径硅片上芯片数的增长图 4.13 300 毫米硅片尺寸和晶向要求的发展说明毫米硅片尺寸和晶向要求的发展说明表 4.4 4.6 硅的晶体缺陷硅的晶体缺陷 为了很好地实现先进的IC功能,半导体要求近乎完美的晶体结构。晶体缺陷(也称微缺陷)晶体缺陷(也称微缺陷)就是在重复排列的晶胞结构中出现的任何中断或就是在重复排列的晶胞结构中出现的任何中断或杂质的引入。杂质

8、的引入。在硅的生长或加工过程中不产生一个缺陷是不可能的。然而,现代工艺已经可以生产缺陷密度非常低的硅。缺陷密度是在每平方厘米硅片上产生的缺陷数目。在硅中主要存在三种普遍的缺陷形式:l点缺陷:点缺陷:原子层面的局部缺陷l位位 错:错:错位的晶胞l层层 错错:晶体结构的缺陷 点缺陷点缺陷 点缺陷存在于晶格的特定位置。图4.15显示了三种点缺陷。最基本的一种缺陷是空位。这种缺陷当一个原子从其格点位置移动到晶体表面时出现。另一种点缺陷是间隙原子,它存在于晶体结构的空隙中,这种点缺陷是由于化学元素杂质引入到格点里所产生的。还有一种缺陷是当一个原子离开其格点位置并且产生了一个空位时,就会产生间隙原子空位对

9、,或叫Frenkel缺陷。点点 缺缺 陷陷(a)空位缺陷(b)间隙原子缺陷(c)Frenkel 缺陷图 4.15 位位 错错 在晶体中,晶胞形成重复性结构。如果晶胞错位,这种情况就叫做位错(见图4.16)。由于层的排列问题所造成的位错可以在晶体生长和硅位错可以在晶体生长和硅片制备过程中的任意阶段产生。片制备过程中的任意阶段产生。而且在硅片制备在硅片制备过程中引入的位错(称为诱生缺陷)在数量上往过程中引入的位错(称为诱生缺陷)在数量上往往远大于晶体生长时产生(原始)的位错。往远大于晶体生长时产生(原始)的位错。诱生缺陷(位错)可以由器件制作过程中表诱生缺陷(位错)可以由器件制作过程中表面的热氧化

10、(参见第面的热氧化(参见第1010章)引起,另外硅片的机章)引起,另外硅片的机械加工或其他的高温工艺等也可引起位错。械加工或其他的高温工艺等也可引起位错。这种缺陷可以通过X射线分析或表面腐蚀检测到。图 4.16 位 错 层错层错(晶体的滑移晶体的滑移)层错与晶体结构有关,经常发生在晶体生长过程中。滑移就是一种层错,它沿着一个或更多的平面发生滑移(见图4.17)。(a)(b)(c)图 4.17 晶体孪生平面晶体孪生平面 另一种层错是孪生平面,就是在一个剖面上晶体沿着两个不同方向生长(见下图)。这种孪生剖面是因为在生长过程中的热影响或机械振动而产生的。XX图 4.18 硅片上的成品率硅片上的成品率

11、成品率=66 good die88 total die=75%图 4.14 晶体生长整形切片磨片倒角刻蚀抛光清洗检查包装4.7 硅片制备硅片制备图 4.19 硅片制备的基本工艺步骤定位边磨角径向研磨为研磨准备单晶锭4.7.1 整形处理整形处理图 4.20 硅锭径向研磨P-type(111)P-type(100)N-type(111)N-type(100)图 4.21 硅片标识定位边 1234567890定位槽 被刻印的标识数字图 4.22 硅片定位槽和激光刻印 4.7.2 切片切片锯刃图 4.23 内园切割机4.7.3 磨片和倒角磨片和倒角图 4.24 抛光的晶圆边缘4.7.4 刻刻 蚀蚀图

12、4.25 用于去除硅片表面损伤的化学刻蚀4.7.5 抛抛 光光上抛光垫下抛光垫硅片磨料图 4.26 双面硅片抛光质质 量量 测测 量量 物理尺寸 平整度 微粗糙度 氧含量 晶体缺陷 颗粒 体电阻率 改进的硅片要求改进的硅片要求 正偏差负偏差真空吸盘硅片参考平面 平整度平整度 平整度是硅片最主要的参数之一,主要因为抛光工艺对局部位置的平整度是非常敏感的,硅片平整度是指在通过硅片的直线上的厚度变化。它是通过硅片上的表面和一个规定参考面的距离得到的。图 4.27 硅片变形外外 延延 层层 在某些情况下,需要硅片有非常纯的与衬底有相同晶体结构(单晶)的硅表面。还需要保持对杂质类型和浓度的控制。这需要通

13、过在硅表面淀积一个外延层来实现。在硅外延过程中硅基片作为籽晶,在硅片上面生长一薄层硅。新的外延层会复制硅片的晶体结构。外延层可以是n型也可以是p型,并不依赖原始硅片的掺杂类型。硅外延发展的起因是为了提高双极器件和集成电路的性能,例如,可以在优化pn结的击穿电压的同时降低集电极串连电阻;在COMS集成电路中可以将闩锁效应降到最低。在外延层上制造器件可以解决集电结的耐压和集电极串连电阻对衬底掺杂浓度的相互矛盾EXXmc1Xmc2n-epin+pn+Si衬底Rc器器 件件 隔隔 离离P-SubP+P+P+N-epiN-epiN+PN+pP-SubN-epi单晶硅层外延层硅园片 外延层的厚度用于高速数

14、字电路的典型厚度是0.5到5m;用于硅功率器件的典型厚度是50到100m。图 4.29 硅外延层的结构小小 结结 制造芯片的硅是一种在原子层面上有着重复FCC金刚石晶胞结构的晶体。晶向由密勒指数确定,(100)方向是MOS器件最常用的,而(111)则是双极器件常用的。为了生产芯片的需要,通过使用CZ法将多晶硅转变成制造所需的单晶硅锭。硅锭直径这些年一直在增长,以便在一个硅片上能做更多的器件并且通过规模经济降低成本。生长中主要需要控制的晶体缺陷是点缺陷、位错和层错。硅锭需要经历研磨、刻印定位槽、切片、磨片、倒角、刻蚀、抛光、清洗、检验才能制成合乎要求的硅片。电信学院 微电子学系 47 微电子制造技术人有了知识,就会具备各种分析能力,明辨是非的能力。所以我们要勤恳读书,广泛阅读,古人说“书中自有黄金屋。”通过阅读科技书籍,我们能丰富知识,培养逻辑思维能力;通过阅读文学作品,我们能提高文学鉴赏水平,培养文学情趣;通过阅读报刊,我们能增长见识,扩大自己的知识面。有许多书籍还能培养我们的道德情操,给我们巨大的精神力量,鼓舞我们前进。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!