嵌入式实验(10级)
《嵌入式实验(10级)》由会员分享,可在线阅读,更多相关《嵌入式实验(10级)(4页珍藏版)》请在装配图网上搜索。
1、嵌入式实验嵌入式实验 1 1(汇编)(汇编)一、实验内容:一、实验内容:1 1、实验电路实验电路如图所示如图所示。编程实现:。编程实现:K1K1键第一次按下,键第一次按下,LED1LED1点亮;点亮;第二次按下时,第二次按下时,LED2LED2点亮;第三次按下时,点亮;第三次按下时,LED3LED3点亮;第四次按点亮;第四次按下时下时LED4LED4点亮。第点亮。第5 5次按下时次按下时LED1-LED4LED1-LED4全部熄灭,然后重复以上过程。全部熄灭,然后重复以上过程。二、实验设备二、实验设备 1 1、PCPC机机 2 2、ARM2410ARM2410实验箱实验箱 3 3、JTAGJT
2、AG仿真器仿真器三、实验要求:三、实验要求:1 1)初始化)初始化I/OI/O口的程序设计成子程序结构。口的程序设计成子程序结构。2 2)使用伪指令)使用伪指令EQUEQU来确定来确定I/OI/O口的地址。口的地址。例例:rGPECON EQU OX56000000:rGPECON EQU OX56000000 3 3)提供电子档的实验报告)提供电子档的实验报告 下下返返返返JTAG(Joint Test Action Group;JTAG(Joint Test Action Group;联合测试行动小组联合测试行动小组)是一种国际标准测试协是一种国际标准测试协议(议(IEEE 1149.1I
3、EEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都兼容),主要用于芯片内部测试。现在多数的高级器件都支持支持JTAGJTAG协议,如协议,如DSPDSP、FPGAFPGA器件等。标准的器件等。标准的JTAGJTAG接口是接口是5 5线:线:TMSTMS、TCKTCK、TDITDI、TDOTDO,TRSTTRST分别为模式选择、时钟、数据输入和数据输出及复位线。分别为模式选择、时钟、数据输入和数据输出及复位线。JTAGJTAG最初是用来对芯片进行测试的,最初是用来对芯片进行测试的,JTAGJTAG的基本原理是在器件内部定义的基本原理是在器件内部定义一个一个TAPTAP(Tes
4、t Access Port;Test Access Port;测试访问口)通过专用的测试访问口)通过专用的JTAGJTAG测试工具对进行测试工具对进行内部节点进行测试。内部节点进行测试。JTAGJTAG测试允许多个器件通过测试允许多个器件通过JTAGJTAG接口串联在一起,形成接口串联在一起,形成一个一个JTAGJTAG链,能实现对各个器件分别测试。现在,链,能实现对各个器件分别测试。现在,JTAGJTAG接口还常用于实现接口还常用于实现ISPISP(In-System ProgrammableIn-System Programmable在线编程),对在线编程),对FLASHFLASH等器件进行编程。等器件进行编程。返返边界扫描寄存器边界扫描寄存器TAPTAPMCUMCU外围输入输出通道外围输入输出通道TCKTCKTMSTMSTDITDI TRSTTRSTTDOTDO
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。