二章MCS5单片机硬件结构ppt课件

上传人:无*** 文档编号:174955499 上传时间:2022-12-17 格式:PPT 页数:51 大小:1.42MB
收藏 版权申诉 举报 下载
二章MCS5单片机硬件结构ppt课件_第1页
第1页 / 共51页
二章MCS5单片机硬件结构ppt课件_第2页
第2页 / 共51页
二章MCS5单片机硬件结构ppt课件_第3页
第3页 / 共51页
资源描述:

《二章MCS5单片机硬件结构ppt课件》由会员分享,可在线阅读,更多相关《二章MCS5单片机硬件结构ppt课件(51页珍藏版)》请在装配图网上搜索。

1、第二章、第二章、MCS-51MCS-51单片机硬件构造单片机硬件构造 本章内容本章内容第二章、第二章、MCS-51MCS-51单片机硬件构造单片机硬件构造时钟电路CPUROMRAMT0 T1中断系统串行接口并行接口P0 P1 P2 P3TXD RXDINT0 INT1定时计数器参考参考(P13图图2-1)8051构造框图构造框图第二章、第二章、MCS-51MCS-51单片机硬件构造单片机硬件构造时钟电路CPUROMRAMT0 T1中断系统串行接口并行接口P0 P1 P2 P3TXD RXDINT0 INT1定时计数器参考参考(P13图图2-1)8051构造框图构造框图中央处置器中央处置器CPU

2、:8位,位,运算和控制运算和控制功能功能内部内部RAM:共共256个个RAM单元,单元,用户运用前用户运用前128个单元,个单元,用于存放可用于存放可读写数据,读写数据,后后128个单元个单元被公用存放被公用存放器占用。器占用。内部内部ROM:4KB掩膜掩膜ROM,用于,用于存放程序、原存放程序、原始数据和表格。始数据和表格。定时定时/计数器:计数器:两个两个16位的位的定时定时/计数器,计数器,实现定时或计实现定时或计数功能。数功能。并行并行I/O口:口:4个个8位的位的I/O口口P0、P1、P2、P3。串行口:一个串行口:一个全双工串行口。全双工串行口。中断控制系中断控制系统:统:5个中断

3、个中断源外部中源外部中断断2个,定时个,定时/计数中断计数中断2 个,个,串行中断串行中断1个个时钟电路:可时钟电路:可产生时钟脉冲产生时钟脉冲序列,允许晶序列,允许晶振频率振频率2MHZ20MHZ1、8051单片机的根本组成中央处置器CPU:8位,运算和控制功能内部RAM:共256个RAM单元,用户运用前128个单元,用于存放可读写数据,后128个单元被公用存放器占用。内部ROM:4KB掩膜ROM,用于存放程序、原始数据和表格。定时/计数器:两个16位的定时/计数器,实现定时或计数功能。并行I/O口:4个8位的I/O口P0、P1、P2、P3。串行口:一个全双工串行口。中断控制系统:5个中断源

4、外中断2个,定时/计数中断2 个,串行中断1个时钟电路:可产生时钟脉冲序列,允许晶振频率2MHZ20MHZ2、MCS-51单片机信号引脚简介 P3口线的第二功能VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0ALEP3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/123456789101

5、1121314151617181920403938373635343332313029282726252424222180318051 875189C51参考参考(P17图图2-2)8051引脚图引脚图引 脚第 二 功 能 P3.0RxD:串行口接收数据输入端P3.1TxD:串行口发送数据输出端P3.2INT0:外部中断申请输入端 0P3.3INT1:外部中断申请输入端 1P3.4T0:外部计数脉冲输入端 0P3.5T1:外部计数脉冲输入端 1P3.6WR:写外设控制信号输出端P3.7RD:读外设控制信号输出端12345678910111213142827262524232221 201918

6、171615EPROM276412345678910111213142827262524232221 201918171615EPROM27641234567891011121314151617181920403938373635343332313029282726252424222112345678910111213142827262524232221 201918171615RAM6264 12345678910111213142827262524232221 201918171615RAM6264 3.存储器80318751805189C51256B字节4K64K64K(1)程序存储器程

7、序存储器参照程序存储器参照P17图图2-3 C)内部外部0000H0FFFH(4K)0000HFFFFH(64K)0000H0FFFH(4K)0000H0001H0002H(PC)0000H是程序执行的起始单元,在这三个单元存放一条无条件转移指令中断5中断4中断3中断2中断10003H000BH0013H001BH0023H002BH外部中断0定时器0中断外部中断1定时器1中断串行口中断8位位0FFFH0FFEHEA=1 EA=0EA=1 EA=0程序存储器资源分布程序存储器资源分布中断入口地址0000HFFFFH(64K)内部外部(2)数据存储器数据存储器数据存储器(P17(P17图图2-3

8、a2-3a、b b00HFFH7FH80H(高128B)(低128B)RAM公用存放器0000H H07H07H0808H H0FH0FH1010H H17H17H1818H H1FH1FH0区区R0R0R7R7R0R0R7R7R0R0R7R7R0R0R7R71区区2区区3区区任务存放器区任务存放器区可位寻址区可位寻址区20H2FH7F 7807 0030H7FH数据缓冲区数据缓冲区/堆栈区堆栈区内部内部RAMRAM存储器存储器 1 1 0 1 0 0任务存放器区选择位RS0、RS1PSW位地址 CY ACF0RS1RS0OVF1P离散分布有离散分布有2121个个特殊功能存放器特殊功能存放器S

9、FRSFR。11 11个可以进展个可以进展位寻址。位寻址。特别提示:对特别提示:对SFRSFR只能运用直接只能运用直接寻址方式,书写时寻址方式,书写时可运用存放器符号,可运用存放器符号,也可用存放器单元也可用存放器单元地址。地址。参见参见P21P21表表2-42-4MSBMost Significant Bit MSBMost Significant Bit 最高有效位最高有效位LSB Least Significant Bit LSB Least Significant Bit 最低有效位最低有效位单元地址2FH2EH2DH2CH2BH2AH29H28H27H26H25H24H23H22H2

10、1H20H7F7F77776F6F67675F5F57574F4F47473F3F37372F2F27271F1F17170F0F0707 MSB 位地址 LSB7E7E76766E6E66665E5E56564E4E46463E3E36362E2E26261E1E16160E0E06067D7D75756D6D65655D5D55554D4D45453D3D35352D2D25251D1D15150D0D05057C7C74746C6C64645C5C54544C4C44443C3C34342C2C24241C1C14140C0C04047B7B73736B6B63635B5B53534B4

11、B43433B3B33332B2B23231B1B13130B0B03037A7A72726A6A62625A5A52524A4A42423A3A32322A2A22221A1A12120A0A020279797171696961615959515149494141393931312929212119191111090901017878707068686060585850504848404038383030282820201818101008080000RAM位寻址区位地址表 程序形状字存放器PSW PSW也称为标志存放器,存放各有关标志。其构造和定义如下:Cy 进位标志。进位标志。用于表示用

12、于表示Acc.7有否向更高位进位。有否向更高位进位。AC 辅助进位标志。辅助进位标志。用于表示用于表示Acc.3有否向有否向Acc.4进位。进位。RS1、RS0 任务存放器区选择控制位。RS1、RS0=00 0区00H07HRS1、RS0=01 1区08H0FHRS1、RS0=10 2区10H17HRS1、RS0=11 3区18H1FH OV 溢出标志。溢出标志。表示表示Acc在有符号数算术运算中的溢出。在有符号数算术运算中的溢出。P P 奇偶标志。奇偶标志。表示表示AccAcc中中“1“1的个数的奇偶性。奇数为的个数的奇偶性。奇数为1 1 偶偶数为数为0 0 F0、F1 用户标志。用户标志。

13、数据指针DPTR 堆栈指针堆栈指针SP 公用于指出堆栈顶部数据的地址。堆栈公用于指出堆栈顶部数据的地址。堆栈中数据存取按先进后出、后进先出的原那么。中数据存取按先进后出、后进先出的原那么。堆栈操作分自动方式和指令方式。自动堆栈操作分自动方式和指令方式。自动方式是在调用子程序或发生中断时方式是在调用子程序或发生中断时CPU自动自动将断口地址存人或者取出;指令方式是运用将断口地址存人或者取出;指令方式是运用进出栈指令进展操作。进出栈指令进展操作。留意与留意与8086系列不系列不同同 16位,由两个位,由两个8位存放器位存放器DPH、DPL组成。组成。主要用于存放一个主要用于存放一个16位地址,作为

14、访问外部位地址,作为访问外部存储器外存储器外RAM和和ROM的地址指针。的地址指针。执行调用子程序或发生中断时,执行调用子程序或发生中断时,CPUCPU会自动将当前会自动将当前 PC PC值压入堆栈,将子程序入口地址或中断入口地址装入值压入堆栈,将子程序入口地址或中断入口地址装入PCPC;子程序前往或中断前往时,恢复原有被压入堆栈的子程序前往或中断前往时,恢复原有被压入堆栈的PCPC值,值,继续执行原顺序程序指令。继续执行原顺序程序指令。6 6程序计数器程序计数器PCPC PC不属于特殊功能存放器,不可访问,在物理构造上不属于特殊功能存放器,不可访问,在物理构造上是独立的。是独立的。PC是一个

15、是一个16位的地址存放器,用于存放将要从位的地址存放器,用于存放将要从ROM中中读出的下一字节指令码的地址,因此也称为地址指针。读出的下一字节指令码的地址,因此也称为地址指针。PC的根本任务方式有:的根本任务方式有:自动加自动加1。CPU从从ROM中每读一个字节,自动执行中每读一个字节,自动执行 PC+1PC;执行转移指令时,执行转移指令时,PC会根据该指令要求修正下一次会根据该指令要求修正下一次 读读ROM新的地址;新的地址;P0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6

16、P2.5 P2.4 P2.3 P2.2 P2.1 P2.0P3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7u4 4个个8 8位并行位并行I/OI/O口:口:P0P0,P1P1,P2P2,P3P3;u均可作为双向均可作为双向I/OI/O端口运用。端口运用。P0 P0:访问片外扩展存储器时,:访问片外扩展存储器时,复用为低复用为低8 8位地址线和数据线位地址线和数据线 用作输入时,均须先写入用作输入时,均须先写入“1 1;用作输出时,用作输出时,P0P0口应外接上拉电阻。口应外接上拉电阻。P2:高8位地址线。P1P1:双向:双向I/OI/O端口端口 P3:第二功能1234

17、567891011121314151617181920403938373635343332313029282726252424222180318051 875189C514、并行输入/输出电路构造 P0口的负载才干为口的负载才干为8个个LSTTL门电路;门电路;P1P3口的负载才干为口的负载才干为4个个LSTTL门电路。门电路。单片机的引脚P0口P0.0P0.7:双向I/O 内置场效应管上拉 寻址外部程序存储器时分时作为双向8位数据口和输出低8位地址复用口;不接外部程序存储器时可作为8位准双向I/O口运用。P23)21DQCK/Q读引脚读引脚读锁存器读锁存器写锁写锁存器存器内部内部总线总线地址

18、地址/数据数据 控制控制引脚引脚P0.X34VccV1V221DQCK/Q读引脚读引脚=1读锁存器读锁存器写锁写锁存器存器内部内部总线总线地址地址/数据数据 控制控制引脚引脚P0.X3400100截截止止截截止止=0VccP0用作通用用作通用I/O时,控制时,控制=0:1此脚作输入口事先必需对它写此脚作输入口事先必需对它写“1V2V121DQCK/Q读引脚读引脚读锁存器读锁存器写锁写锁存器存器内部内部总线总线地址地址/数据数据 控制控制引脚引脚P0.X3400100截截止止截截止止=0VccP0用作通用用作通用I/O时,控制时,控制=0:2此脚作输出口时,当此脚作输出口时,当P0口用作输出口时

19、,因输出级处于开漏形状,必需外口用作输出口时,因输出级处于开漏形状,必需外接上拉电阻。当接上拉电阻。当“写锁存器信号加在锁存器的时钟端写锁存器信号加在锁存器的时钟端CLK上,此时上,此时D触发器将触发器将“内部总线上的信号反相后输出到内部总线上的信号反相后输出到Q端,假设端,假设D端信号为端信号为0,Q=1,v2导通,导通,P0 x引脚输出引脚输出“0;假设;假设D端信号为端信号为1,Q=0,v2截止,虽然截止,虽然V1截止,因截止,因P0 x引脚已外接上拉电阻,引脚已外接上拉电阻,P0 x引脚输出引脚输出“1。V2V121DQCK/Q读引脚读引脚=0读锁存器读锁存器写锁写锁存器存器内部内部总

20、线总线地址地址/数据数据 控制控制=1引脚引脚P0.X341011=0导导通通截截止止=0VccP0口用作地址口用作地址/数据复用口,控制数据复用口,控制=11作地址作地址/数据输出:输出地址数据输出:输出地址/数据数据=0 时时V1V221DQCK/Q读引脚读引脚=0读锁存器读锁存器写锁写锁存器存器内部内部总线总线地址地址/数据数据 控制控制=1引脚引脚P0.X341100=1截截止止导导通通=1VccP0口用作地址口用作地址/数据复用口,控制数据复用口,控制=12作地址作地址/数据输出:输出地址数据输出:输出地址/数据数据=1 时时V1V221DQCK/Q读引脚读引脚=1读锁存器读锁存器写

21、锁写锁存器存器内部内部总线总线地址地址/数据数据 控制控制=0引脚引脚P0.X34VccP0口用作地址口用作地址/数据复用口数据复用口3作作/数据输入:数据输入:与与P0用作通用用作通用I/O时输入时情况一样,时输入时情况一样,CPU使使V1、V2均截止,从引脚上输入的外部数据经缓冲器均截止,从引脚上输入的外部数据经缓冲器U2进入内部数进入内部数据总线。据总线。V1V2留意读端口与读锁存器的区别,留意读端口与读锁存器的区别,P1,P2,P3P1,P2,P3构造上的区别电阻构造上的区别电阻111111110000000011111111010101011ALEWR RDP1.0P1.1P1.2P

22、1.3P1.4P1.5P1.6P1.7指令指令1 1:MOV P1,#00HMOV P1,#00H指令指令2 2:MOV P1,#0FFHMOV P1,#0FFH指令指令3 3:MOV P1,#0AAHMOV P1,#0AAH输出举例指令指令4 4:CLR P1.0CLR P1.0指令指令5 5:SETB P1.0SETB P1.0+5V下一页1)时钟振荡电路5、8051单片机的根本组成时钟电路与复位电路80C5180C51单片机内有一高增益反相放大器,按图单片机内有一高增益反相放大器,按图2-8a2-8a衔接即可构成自衔接即可构成自激振荡电路,振荡频率取决于石英晶体的振荡频率激振荡电路,振荡

23、频率取决于石英晶体的振荡频率.参见参见P26P26图图2-92-9时钟周期和机器周期 时钟周期振荡周期时钟周期振荡周期 80C51振荡器振荡器产生的时钟脉冲频产生的时钟脉冲频率的倒数,是最根率的倒数,是最根本最小的定时信号。本最小的定时信号。形状周期形状周期 它是将时钟脉冲二分频后的脉冲信号。它是将时钟脉冲二分频后的脉冲信号。形状周期是时钟周期的两倍。形状周期又形状周期是时钟周期的两倍。形状周期又称称S周期。在周期。在S周期内有两个时钟周期,即周期内有两个时钟周期,即分为两拍,分别称为分为两拍,分别称为P1和和P2 P1P2S1P2振荡周期形状周期机器周期机器周期指令周期XTAL2(OSC)S

24、2S3S4S5S6S1S2S4S5S3S6P1P1P1P1P1P1P1P1P1P1P1P2P2P2P2P2P2P2P2P2P2 机器周期是机器周期是6 6个形状周期、个形状周期、12 12个时钟周期。个时钟周期。当时钟频率为当时钟频率为12MHz12MHz时,机器周期为时,机器周期为1 1S S;当时钟频率为当时钟频率为6MHz6MHz时,机器周期为时,机器周期为2 2S S。(3)机器周期机器周期 80C51单片机任务的根本定时单位。一个机器周期含有6个形状周期,分别为S1、S2、S6,每个形状周期有两拍,分别为S1P1、S1P2、S2P1、S2P2,S6P1、S6P2 完成根本操作的时间,

25、但8051采用定时控制方式4 指令周期指令周期 指指CPU执行一条指令占用的时间执行一条指令占用的时间(用机器周期表示用机器周期表示)。80C51执行各种指令时间是不一样的,可分为三类:单机执行各种指令时间是不一样的,可分为三类:单机周指令、双机周指令和四机周指令。其中单机周指令有周指令、双机周指令和四机周指令。其中单机周指令有64条,双机周指令有条,双机周指令有45条,四机周指令只需条,四机周指令只需2条条(乘法和除法乘法和除法指令指令),无三机周指令。,无三机周指令。指令执行时间指令执行时间(a)(b)(c)S1S2S3S4S5S6S1S2S3S4S5S6读操作码读操作码(无效)读操作码T

26、时钟S1S2S3S4S5S6读操作码(无效)读下一条指令S1S2S3S4S5S6读下一条指令读操作码读第二字节ALEALE引脚上出现的信号是周期性的,在每个机器周期内两次出现高引脚上出现的信号是周期性的,在每个机器周期内两次出现高电平。第一次出如今电平。第一次出如今S1P2和和S2P1期间,第二次出如今期间,第二次出如今S4P2和和S5P1期间。期间。ALE信号每出现一次,信号每出现一次,CPU就进展一次取指操作。就进展一次取指操作。振荡周期振荡周期(时钟周期时钟周期)=)=晶振频率晶振频率foscfosc的倒数;的倒数;1 1个机器周期个机器周期=6=6个形状周期个形状周期1 1个机器周期个

27、机器周期=12=12个时钟周期;个时钟周期;1 1个指令周期个指令周期=1=1、2 2、4 4个机器周期个机器周期1复位条件复位条件 RST引脚坚持引脚坚持2个机器周期以上的高个机器周期以上的高电平。电平。实现复位操作,必需使实现复位操作,必需使RST引脚引脚(9)坚坚持两个机器周期以上的高电平。例如,假持两个机器周期以上的高电平。例如,假设时钟频率为设时钟频率为12MHz,每机周为,每机周为1 S,那么只需继续那么只需继续2 S以上时间的高电平;假以上时间的高电平;假设时钟频率为设时钟频率为6MHz,每个机器周期为,每个机器周期为2S,那么需求继续,那么需求继续4S以上时间的高电以上时间的高

28、电平。平。2)复位电路 上电复位电路。上电复位电路。RC构成微分电路,构成微分电路,在上电瞬间,产生一个微分脉冲,其宽度在上电瞬间,产生一个微分脉冲,其宽度假设大于假设大于2个机器周期,个机器周期,80C51将复位。为将复位。为保证微分脉冲宽度足够大,保证微分脉冲宽度足够大,RC时间常数时间常数应大于两个机器周期。普通取应大于两个机器周期。普通取22uf电容、电容、1k电阻。电阻。按键复位电路。该电路除按键复位电路。该电路除具有上电复位功能外,假设要具有上电复位功能外,假设要复位,只需按以下图中复位,只需按以下图中RESET键,键,R1C2仍构成微分电路,使仍构成微分电路,使RST端产生一个微

29、分脉冲复位,端产生一个微分脉冲复位,复位终了复位终了C2经经R2放电,等待下放电,等待下一次按下复位按键。一次按下复位按键。2复位电路复位电路3复位后CPU形状PC:0000H TMOD:00HAcc:00H TCON:00HB:00H TH0:00HPSW:00H TL0:00HSP:07H TH1:00HDPTR:0000H TL1:00HP0P3:FFH SCON:00HIP:00000BSBUF:不定不定IE:000000B PCON:00000B 80C51单片机的任务方式共有四种:复位方式;程序执行方式;低功耗方式;片内ROM编程包括校验方式。6、8051单片机的任务方式1 低功耗

30、任务方式 待机(休闲)方式Idle 掉电维护方式Power Down。在在Vcc=5VVcc=5V,fosc=12MHzfosc=12MHz条件下,条件下,正常任务时电流约正常任务时电流约20mA20mA;待机待机(休闲休闲)方式时电流约方式时电流约5mA5mA;掉电维护方式时电流仅掉电维护方式时电流仅7575A A。两种低功耗任务方式由电源控制存放器PCON确定。其中:SMOD:波特率倍增位在串行通讯中运用 GF1、GF0:通用标志位 PD:掉电方式控制位,PD=1,进入掉电任务方式;IDL:待机(休闲)方式控制位,IDL=1,进入待机任务方式。留意留意:PCON字节地址字节地址87H,不能

31、位寻址。,不能位寻址。读写时,只能整体字节操作,不能按位操作。读写时,只能整体字节操作,不能按位操作。IDLPDGF0GF1SMODPCONPCONMSBMSBLSBLSB待机休闲方式 待机休闲形状退出 产生中断;复位。待机休闲方式形状待机休闲方式形状片内时钟仅向中断源提供,其他被阻断;片内时钟仅向中断源提供,其他被阻断;PC、特殊功能存放器和片内、特殊功能存放器和片内RAM形状坚持不变;形状坚持不变;I/O引脚端口值坚持原逻辑值;引脚端口值坚持原逻辑值;ALE、坚持逻辑高电平;、坚持逻辑高电平;CPU不任务,但中断功能继续存在。不任务,但中断功能继续存在。待机休闲形状进入待机休闲形状进入 只

32、需使只需使PCON中中IDL位置位置1。掉电维护方式 掉电维护形状退出 掉电维护方式形状掉电维护方式形状片内振荡器停振,一切功能部件停顿任务;片内振荡器停振,一切功能部件停顿任务;片内片内RAM数据信息保管不变;数据信息保管不变;ALE、PSEN为低电平;为低电平;Vcc可降至可降至2V,但不能真正掉电。,但不能真正掉电。掉电维护形状进入掉电维护形状进入只需使只需使PCONPCON中中PDPD位置位置1 1。独一方法是硬件复位,复位后片内独一方法是硬件复位,复位后片内RAM数据不变,特数据不变,特殊功能存放器内容按复位形状初始化。殊功能存放器内容按复位形状初始化。例例:MOV A,#09H 7

33、4H 09H ;:MOV A,#09H 74H 09H ;把把09H09H送到累加器送到累加器A A中中执行过程执行过程PC=0000H0001H0000H0002H0 1 1 1 0 1 0 00 0 0 0 1 0 0 1(PC)(PC)0001H0002H0000H(PC)执行过程执行过程7、8051单片机的任务过程8、MCS-51系列单片机配置一览表P9)系列片内存储器(字节)定时器计数器并行I/O串行I/O中断源片内ROM片内RAM无有ROM有EPROMIntelMCS-51子系列803180C31805180C51(4K字节)875187C51(4K字节)128字节2x164x8位

34、15IntelMCS-52子系列803280C32805280C52(8K字节)875287C52(8K字节)256字节3x164x8位16留意:今后将会经常提到留意:今后将会经常提到ATMEL的的AT89C2051/51/52等等MCU!ATEML89C系列(常用型)1051(1K)/2051(2K)/4051(4K)(20条引脚DIP封装)1282151589C51(4K)/89C52(8K)(40条引脚DIP封装)128/2562/33215/6A A存放指令存放指令 B B存放上一条的指令地址存放上一条的指令地址D D存放正在执行的指令地址存放正在执行的指令地址 C C存放下一条的指令

35、地址存放下一条的指令地址 1、什么是单片机、什么是单片机 2、单片机的组成、单片机的组成 3 RAM ROM的构造特点内外区别的构造特点内外区别 4 位寻址及位寻址区位寻址及位寻址区 5 Rn与与 SFR中的中的 6、单片机的、单片机的P0P3口的特点口的特点 1功能特点功能特点2地址地址3置置1 4负载才干与上拉电负载才干与上拉电阻阻 2021.03.24回想回想.7、区分复位电路和时序电路,复位后存放器、区分复位电路和时序电路,复位后存放器 的值?的值?8、单片机的周期的概念、单片机的周期的概念 9 ALE和和PSEN 10 节电低功耗任务方式节电低功耗任务方式 2021.03.2451单

36、片机的8个特殊引脚 Vcc,GND:电源端 XTAL1,XTAL2:片内振荡电路输入、输出端 RESET:复位端 正脉冲有效宽度8 mS EA/Vpp:寻址外部ROM控制端。低有效 片内有ROM时该当接高电平。ALE/PROG:地址锁存允许控制端。PSEN:选通外部ROM的读(OE)控制端。低有效51单片机的4个8位的I/O口P0.0P0.7:8P0.0P0.7:8位数据口和输出低位数据口和输出低8 8位地址复用口位地址复用口 (复用时是双向口;不复用时也是准双向口复用时是双向口;不复用时也是准双向口)P1.0P1.7:P1.0P1.7:通用通用I/OI/O口准双向口口准双向口P2.0P2.7

37、:P2.0P2.7:输出高输出高8 8位地址位地址用于寻址时是输出口;不寻址时是准双向口用于寻址时是输出口;不寻址时是准双向口P3.0P3.7:P3.0P3.7:具有特定的第二功能准双向口具有特定的第二功能准双向口留意:在不外扩留意:在不外扩ROM/RAMROM/RAM时,时,P0P0P3P3均可作通用均可作通用I/OI/O口运用,而且都是准双向口运用,而且都是准双向I/OI/O口口(例如例如:AT89C51):AT89C51)!P3口第二功能表 P.18 表21引 脚第 二 功 能 P3.0RxD:串行口接收数据输入端P3.1TxD:串行口发送数据输出端P3.2INT0:外部中断申请输入端

38、0P3.3INT1:外部中断申请输入端 1P3.4T0:外部计数脉冲输入端 0P3.5T1:外部计数脉冲输入端 1P3.6WR:写外设控制信号输出端P3.7RD:读外设控制信号输出端PC与SFR复位形状表寄存器复位状态寄存器复位状态PC0000HTCON00HA00HT2CON00HB00HTH000HPSW00HTL000HSP07HTH100HDPTR0000HTL100HP0-P3FFHSCON00HIPXX000000BSBUFXXHIE0X000000BPCON0XXX0000BTMOD00H89C51单片机存储器配置片内RAM 128字节00H7FH;片内RAM前32个单元是任务存放器区(00H1FH)片内RAM有128个可按位寻址的位,占16个单元。位地址编号为:00H7FH 分布在:20H2FH单元片内21个特殊功能存放器(SFR)中:地址号能被8整除的 SFR中的各位也可按位寻址可寻址片外RAM 64K字节 0000HFFFFH可寻址片外ROM 64K字节 0000HFFFFH片内 Flash ROM 4K字节 000HFFFH

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!