ARM嵌入式系统试题及答案解析

上传人:zou****hua 文档编号:174428286 上传时间:2022-12-15 格式:DOCX 页数:14 大小:111.27KB
收藏 版权申诉 举报 下载
ARM嵌入式系统试题及答案解析_第1页
第1页 / 共14页
ARM嵌入式系统试题及答案解析_第2页
第2页 / 共14页
ARM嵌入式系统试题及答案解析_第3页
第3页 / 共14页
资源描述:

《ARM嵌入式系统试题及答案解析》由会员分享,可在线阅读,更多相关《ARM嵌入式系统试题及答案解析(14页珍藏版)》请在装配图网上搜索。

1、ARM 嵌入式系统基础教程期中开卷专业:软件1002班 姓名:干世伟 学号:04103060 (24)、嵌入式系统基本概念1、什么是嵌入式系统?有何特点? 答:所谓嵌入式,实际上是“嵌入式计算机系统,的简称,它是相对于通用计算机 系统而言,注重于发展独立的单芯片技术 .嵌入式系统是 “控制、监视或者辅助装 置、机器和设备运行的装置”。特点:(1)嵌入式系统是将先进的计算机技术,半导体技术以及电子技术与各行 业的 具体应用相结合的产物,这一点就决定了他必然是一个技术密集,资金密集,高度分散,不断创新的知识集成系统。(2)系统内核小 (3)专用性强 (4)系统精 简 (5)系统软件要求 (6 )嵌

2、入式软件开发要走向标准化,需要使用多任务的 操作系统.(7)嵌入式系统本身并不具备在其上进行进一步开发的能力.2、举例在你的身边常见到的嵌入式系统产品,谈一谈你对“嵌入式系统的初步理解。 答:产品有:洗衣机,空调,手机.嵌入式系统就是内置小计算机系,可以对机器进行智能控制的系统。3、嵌入式系统的3 个基本特点?答:(1)专用性 (2)嵌入型 (3)计算机系统4、什么是嵌入式处理器,嵌入式处理器可以分为几大类? 答:嵌入式处理机是嵌入式的核心,是控制,辅助系统运行的硬件单元。分类:四大类(1)嵌入式微处理器(2)嵌入式微控制器(3)嵌入式DSP处 理 器(4) SoC片上系统5、广泛使用的三种类

3、型的操作系统? 答:多道批处理操作系统、分时操作系统以及实时操作系统。6、列举常见的 4 种嵌入式操作系统?说明你对嵌入式操作系统的基本认识,嵌入式操 作系统在嵌入式系统开发中的必要性。答:嵌入式 Linux、Win CE、VxWorks、卩C/OS-II没有操作系统的计算机效率十分底下,把操作系统嵌入到计算机中,可以提高 系统的可靠性,开发效率,缩短了开发周期。、 ARM7 体系结构1、 ARM 是什么样的公司? 答:它是一家微处理器行业的知名企业,该企业设计了大量高性能、廉价、耗能低的 RISC 处理器.特点是只设计芯片,而不生产。它将技术授权给世界上许多著名的半导 体、软件和OEM厂商,

4、并提供服务。2、什么是RISC?什么是CISC?答:RISC是精简指令集计算机的缩写。CISC是复杂指令集计算机的缩写.3、举出2个ARM公司当前应用比较多的ARM处理器核?答:ARM7系列、ARM9系列、ARM10系列、ARM11系列、intel的Xscale系列和MPCore 系列.4、ARM7TDMI中的T、D、S、I分别表示什么含义?答:T:支持高密度16位的Thumb指令集D:支持片上调试S: ARM7TDMI 的可综合(synthesizable)版本(软核)I:支持EmbededICE观察硬件M:支持64位乘法5、ARM7TDMI 处理器采用什么样的体系结构,其可寻址地址空间多大

5、?答:ARM处理器使用冯诺依曼结构使用单个平面的 232个 8位字节地址空间。地址空间可以看作是包含230个32位字, 或231个16位半字。6、ARM7TDMI 处理器采用几级流水线处理,使用何种存储器编址方式?答: ARM7TDMI处理器釆用三级流水线。ARM处理器将存储器看做是一个从0开始的线性递增的字节集合.7、ARM 处理器哪几种状态和模式?答:共7种。(1)用户模式 (2)快速中断模式 (3)外部中断模式 (4)管理模式(5)数据访问中断模式 (6)系统模式 (7)未定义指令模式8、简述ARM处理器两种状态的应用特点。答:ARM状态:处理器执行32位字对齐方式的ARM指令,每条AR

6、M指令长度 为32位,指令的功能强大,处理器默认为此状态.Thumb状态:处理机执行16位半字对齐方式的Thumb .每条Thumb指令长 度为16位,是ARM指令功能的子集。9、简述ARM处理器7种模式的应用特点。答:(1)用户模式:ARM处理器正常的程序执行模式。(2)快速中断模式:用于高速数据传输或通道处理。(3)外部中断模式:用于通用的中断处理.(4)管理模式:操作系统使用的保护模式。(5)数据访问中断模式:当数据或指令预取终止时进入该模式,可用于虚拟 存储及存储保护.(6)系统模式:运行具有特权的操作系统任务.(7未) 定义指令模式:当未定义的指令执行时进入该模式,可用于支持硬件 处

7、理器的软件仿真。10、结合CPSR的结构,说明其中的M 4: 0的作用和T位的作用. 答:M4: 0是模式控制位,这些位决定处理器的工作模式。T位:T位标志控制处理器按照ARM指令集运行,还是按照Thumb指令集 运行.3130292827876543210NZCVIFTM4M3M2M1M011、结合CPSR的结构,说明其中的I位和F位的作用。答:I位和F位都是中断禁止标志位,用来时能或禁止ARM的两种外部中断。3130292827876543210NZCVIFTM4M3M2M1M012、简述 ARM7TDMI 内部有哪些寄存器及特点.答:分别为31个通用 32位寄存器和 6个状态寄 存器。它

8、们不能在同一使劲同时被访 问,对其的访问取决于处理器状态和处理器模式。13、结合下表简述FIQ模式下有哪几个私有寄存器,这些私有寄存器有何使用特点?寄存器类别寄存器在汇 编中的名称各模式下 实际访问的n寄存器+ 自 通 用 寄 存 器 和 程 序 计 数 器R0(a1)R0R1(a2)R1R2(aQ)R2R3(a4)R3R4(v1)R4R5(v2)R5R6(v3)R6R7(v4)R7R8(v5)R8R8 fiqR9(SB v6)RQRQ fiqR10(SL v7)R10R10 fiqR11(FP v8)R11R11 finR12(IP)R12R12 fiqR13(SP)R13R13 scvR1

9、3 abtR13 undR13 irnR13 finR14(LR)R14R1 axLaR14 abtR14 undR13 irnR14 finR15(pC)R15状态 寄存器CPSRCPSRSPSRSPSR svcSPSR cbtSPSR undSPSR irnSPSR fin答:FIQ模式下私有寄存器有 R8fi,R9fi,R10-fiq,Rfi,R12fi,R13fi,R14-fiq 和 SPSR-fiq这些寄存器使得在发生 FIQ 中断,处理器不必为保护寄存器而浪费时间,从而加速 了 FIQ 的处理速度.14、ARM7TDMI中的PC指向的是下一条将要执行的指令,这句话对吗?为什么? 答

10、:不对,PC中的内容总是指向正在“取指指令的地址。15、简述ARM处理器的CPSR和SPSR的功能、作用和工作方式。答: CPSR 是当前状态寄存器,他可以在任何运行模式下被访问,它包括条件标 志位,中断标志位,当前处理器模式标志位,以及其他的一些相关的控制盒状态 位。ARM内核就是通过使用CPSR来监视和控制内部操作的.SPSR用于保存CPSR的当前值,从异常退出时则可由SPSR来恢复CPSR。16、简述ARM7的内部寄存器R13、R14、R15的主要功能、作用和工作方式。答:R13作为堆栈指针SP,用于指定堆栈操作出入口的地址。其他6个R13寄 存器为堆栈寄存器。为用户模式和系统模式共用一

11、个.R14 可以用作通用寄存器,也可以用作链接寄存器。链接寄存器用于保存子程序 地址或者返回地址。R15 :程序寄存器,总是指向正在“取指”的指令17、什么是计算机的寻址方式?ARM7TDMI有几种寻址方式? 答:寄存器寻址、立即寻址、寄存器移位寻址、寄存器间接寻址、基址寻址、多 寄存器寻址、堆栈寻址、相对寻址。18、什么是堆栈?ARM中的堆栈是如何定义和使用的? 答:堆栈都是一种数据项按序排列的数据结构,只能在一端(称为栈顶( top)对数据 项进行插入和删除。ARM处理器将RB作为堆栈指针SP用于保存堆栈的出入口处地址。19、何谓存储的大端模式、小端模式”?写出数据0x12345678在0

12、x20000000字单元中 “小端模式”下的存储细节。答:大端模式:按照数据的低字节存放在高地址中的顺序进行存储。 小端模式:按照数据的高字节存放在高地址中的顺序进行存储.0x20000000 存放 0x78, 0x20000001 存放 0x56,0x20000002 存放 0x34 0x20000003 存放 0x12。20、什么是字对齐和半字对齐”?ARM指令必须字对齐存放,Thumb指令必须半字对齐 存放,这句话正确吗?答:如果一个字数据的访问存储地址A能被4整除,即地址的低两位为零,则为 字对齐的存储器访问。如果一个半数据的访问的存储地址A能被2整除,即地址的最低位为零,则 为半字对

13、齐的存储器访问,如果Thumb状态下将一个非字对齐的地址写入PC,则数据在写入PC时第0位被忽略,最终PC的bit0为0,将会产生不可预料的结果。21、ARM指令长度和Thumb指令长度固定位长吗?位长分别是多少?答:固定,ARM为一个字(32bit),Thumb为一个半字(16bit)22、ARM7TDMI中的中断分为那两类?在CPU级别如何分别屏蔽?答:分别为IRQ, FIQ,在cpu级别通过状态寄存器CPSR中的丨和F位置位来屏蔽。23、什么是ARM7TDMI中的异常?简述ARM7TDMI中的复位、IRQ、FIQ和软中断等几种 主要异常的控制原理。答:异常是指正常的程序被暂时中止的状态模

14、式。复位异常时处理器进行管理模式执行相应操作, I 和 F 均为禁止;软中断异常 也进入管理模式,I位禁止;IRQ异常时进入中断模式,I位禁止;FIQ异常进 入快速中断模式,I和F位均为禁止,都是通过异常向量表。24、简述 ARM7TDMI 中产生复位、 IRQ、 FIQ 和软中断等几种主要异常的条件,这几种 异常会使ARM分别进入到哪种模式?ARM核响应异常的过程,以及这几种异常地 返回指令是什么?答:复位异常:当 nRESET 信号被拉低时, ARM 处理器放弃正在执行时的指令,等 到nRESET下信号再次变高时,ARM执行下列操作:(1)强制M 4: 0复为10011,进 入管理模式;(

15、2)将CPSR中的I和F置位;(3)将CPSR中的T位清零(4)强制pc从地 址0x00开始对下一条指令进行取值;(5)返回ARM状态并回复执行,无返回指令。IRQ:只有CPSR中相应的丨位被清除时,才可能发生IRQ异常,进入中断模式,内核 自动作如下处理:(1)将异常处理的返回地址保存到 R14-irq 中(2)用户模式的 CPSR 被保存到SPSRirq中;(3)修改CPSR,禁止新的IRQ中断产生,进入ARM状态,IRQ 模式(4)置IRQ模式下的IRQ异常处理程序的中断入口地址向量。地址 0x00000018。返回指令:subs pc, R14-irq , #4FIQ:只有CPSR中的

16、想用下位被清零时才发生下IQ异常进入FIQ模式,FIQ中的8个专 用寄存器用来保护中断地址.其返回指令: subs pc, R14fiq , #4软中断swi:用于进入“管理模式”,通常用于请求一个特定的管理函数。返回指令:movs pc,R14svc三、 ARM7TDMI 指令系统1、 ARM7TDMI 支持哪几种指令集,各有什么特点? 答:支持ARM指令集和Thumb指令集两种.ARM指令集:指令32位,效率高,代码密度低,所有ARM指令都是可以有条件 执行的 。Thumb 指令集:指令 16 位,代码密度较高, Thumb 指令仅有一条指令具备条件 执行功2、ARM 汇编指令的基本格式?

17、 答:基本指令:在ARM指令集中,每条指令占有4个字节,即指令长度为32位。3、 何谓ARM指令的条件码?默认的条件码是什么?举例说明ARM指令的条件码对指 令执行的影响。答:条件码是按照指定条件执行的操作条件:默认条件码是AL(无条件执行)例子:比较两值大小,并进行相应加1 处理:cmp R0,R1;ADDHI R0,R0,1;ADDLS R1,R1,#14、解释何为“满堆栈、“空堆栈”、“递增堆栈和“递减堆栈”? ARM 指令系统中是如何支 持的?答:满堆栈:堆栈指针指向最后压入栈的有效数据项。 空堆栈:堆栈指针指向下一个待压入数据的空位置。 递增堆栈:在向堆栈写入数据后,堆栈指针的值变大

18、,即向高地址方向生长。 递减堆栈:在想堆栈写入数据后,堆栈指针的值变小,即向低地址方向生长. ARM 指令支持四种对战类型:满递增,空递增,满递减,空递减。5、请说明MOV指令与LDR加载指令的区别和用途。答:LDR的操作数既可以来源于寄存器也可以来源于存储器,MOV的操作数能来源 于寄存器.LDR指令从内存中读取数据放入寄存器,用于对内存变量和数据的访问、查表、 程序的跳转、外围部件的控制操作等;MOV指令将8位立即数或寄存器传送到目 标寄存器(Rd),可用于移位运算等操作。6、解释B指令、BL指令与BX指令的功能差别?简述他们的应用场合.答: B 指令:是分支指令,跳转到标号指定的地址程序

19、.Bl 指令:带连接的分支指令,跳转到指定的地址程序,同时还将程序计数器 PC 的值保存到 LR 寄存器中。BX指令:带状态切换的分支指令,跳转到Rm指定的地址处执行程序,根据 跳转地址的最低位来切换处理器状态.B/BL指令跳转范围限制在当前指令的432MB地址内。7、解释SWI (软中断)指令的执行过程和典型应用。答:SWI指令用于产生软中断,从而实现先从用户模式到管理模式的变换在切换时, CPSR寄存器内容将保存到管理模式的SPSR中,同时程序跳转到SWI异常向量入口处。 SWI 用于系统功能调用.8、ARM汇编指令条件码如下表,分析下两段程序片断的功能,写出其等价的类C语言功能描述:条件

20、助记符标志含义EQZ=1相等NEZ=0不相等CS/HSC=1无符号数大于或等于CC/LOC=0无符号数小于MIN=1负数PLN=0正数或零VSV=1溢出VCV=0没有溢出HIC=1,Z=0无符号数大于LSC=0,Z=1无符号数小于或等于GEN=V有符号数大于或等于LTN!=V有符号数小于GTZ=0, N=V有符号数大于LEZ=1,N! =V有符号数小于或等于AL任何无条件执行(指令默认条件)NV任何从不执行(不要使用)程序片断 1:CMPR0, R1ADDHI R0 , R0 , 1ADDLS R1 , R1 , 1程序片断 2:CMP R0 , 10CMPNE R1 , 20ADDNE R0

21、 , R0 , R1答:if(R0R1)if (R0!=10)R0+;if(R1!=20)else R1+;R0+=R1 ;9、 结合ARM7TDMI结构中的流水线结构,解释IRQ中断返回指令:SUBS PC , R14_irq , 4的原理答: ARMTTDMI采用三级流水线结构,PC指向正在取值的指令,产生IRQ时,保 存在R14-IRQ中的是PC的值,在返回时为保证正确性应返回到PC4即中断前“正在译 码”的指令地址。所以返回指令为: subs pc,R14irq,4;四、LPC2000系列ARM硬件资源原理与使用1、LPC2000 系列器件有几种常见的封装形式和其封装特点? 答:常见的

22、封装有64 脚封装, 144 脚封装特点:功耗低,有多个32位定时器,多达9个外部中断,16K字节静态RAM, l/128/256k字节片Flash存储器,128为宽度接口加速器,4路10位ADC或8路10 位 ADC(64脚和144脚封装),46或76112个GPIO(64脚和144脚封装)。2、简要说明一下LPC2000系列器件片内存储器的特点?答:片内存储器分为片内Flash和片内静态RAM。片内Flash通过128位宽度的总线 与 ARM 内核相连,具有很高的速度,特有的存储器加速功能,可以将程序直接放 在 Flash 上运行。 SRAM 支持 8 位、16 位和 32 位的读写访问。

23、3、 在LPC2000系列ARM芯片中,内Flash有哪几种写入方式?答:(1)使用JTAG仿真/调试器,通过芯片的JTAG借口下载程序.(2)使用在系统编程技术,通过UART0接口下载程序. (3)使用在应用编程技术,在用户程序运行时对 Flash 进行擦出和/或编程操作, 实现数据的存储和固件的现场升级.4、ARM 寄存器 PC、CPSR、SPSR 分别有什么用?答:PC是CUP中的程序计数器,内容总是指向正在“取指指令的地址。 CPSR是当前程序状态寄存器,用来监视和控制内部操作的。SPSR是物理状态寄存,用于保存CPSR的当前值,从异常退出时则由它来恢复 CPSR。5、什么是ARM处理

24、器的异常? ARM处理器是如何处理异常的? 答:异常:在执行正常程序过程中,当发生某种异常事件或某种外部请求时,处理 器就暂停执行当前的程序,进入异常模式.如何处理异常:1)保存执行状态:将CPSR复制到发生的异常模式下的SPSR中。2)模式切换:将 CPSR 模式位强制设置为与异常类型相对应的值,同时处理器进 入到ARM执行模式,禁止所有IRQ中断,当进入FIQ快速中断模式时禁止FIQ中 断.3)保存返回地址:将下一条指令的地址(被打断程序)保存在 LR (异常模式下 LR_excep)中。4)跳入异常向量表:强制设置PC的值为相应异常向量地址,跳转到异常处理程 序中.6、什么是ARM体系结

25、构中的异常向量表?在应用中有何作用? 答:处理器规定了异常处理程序入口的地址区间,并规定了地址的存放顺序,一 般称为异常向量表。在异常处理过程中,可以加快异常服务的响应速度。7、 在ARM体系结构中,异常向量表中存放的是什么内容? 答:异常处理程序的程序入口地址。8、 在ARM体系结构中,异常向量表中0x0014 (保留字)单元存放的是什么内容?有何 用途?答:保留的异常入口,早期的ARM结构中会被用到,而在ARM7中是保留的,以 确 保软件能与不同的ARM结构兼容。而在有些处理器芯片中,这4个字节已经有了非常特殊的用特.9、什么是ISP技术? IAP技术?在实际应用中有何实际意义?答:ISP

26、:在系统可编程指电路板上的空白器件可以编程写入最终用户代码而不需要从电路板上取下器件已经编程的器件也可以用ISP方式擦除或再编程.IAP:是指在应用编程,即在程序运行中编程,就是片子提供一系列的机制(硬件/软 件上的)当片子在运行程序的时候可以提供一种改变flash数据的方法。10、LPC2000系列器件中,许多芯片的引脚具有多种功能,应用中如何使用其特定的功能? 答:设置寄存器 PINSEL0、PINSEL1、PINSEL2 为特定功能的值。11、简述LPC2000系列芯片的引脚设置寄存器PINSEL0、PINSEL1、PINSEL2的具体功能? 答:PINSEL0控制引脚P0.0P0.15

27、的连接状态,每两位控制一个引脚。PINSEL1控制引脚P0。16P0。31的连接状态,每两位控制一个引脚。PINSEL2控制P1端口和P2端口。12、简述LPC2000系列芯片内部GPIO的功能特点? 答:(1)可以独立控制每个GPIO 口的方向;(2)可以独立设置每个GPIO的输出状态;(3)所有 GPIO 口在复位后默认位输入状态。13、结合GPIO结构原理图,简述GPIO的工作方式设置内容.芯片引脚答:芯片某个管脚首先经过unix功能选择,对应PINSELx寄存器选择其功能,如果 选择GPIO功能,在经过MUX2中IOxDIR寄存器对应位选择,控制管脚输入输出方向,GPIO 管脚输入时通

28、过IOxPIN寄存器读入,输出时通过IOxSET或IOxCLR寄存器控制输出实现 对应GPIO管脚的控制。14、 设计编程: LPC2131 的 P0。 7引脚连接了一个蜂鸣器,编程发出等周期的滴滴声。答:defineVoid DelayNS(int m)int i;for(;m0;m)for(i = 0;i50000;i+) main()PINSEL0 = 0x00000000;IO0DIR = 1 7;while (1 )IO0SET = 1 7;DelayNS(50);IO0CLR = 1 7;DelayNS(50);15、设计编程:LPC2131的P0 1:0两引脚分别连接了 2个按键

29、K1和K4;P0 7:6两引 脚分别连接了 2个指示灯LED1和LED2;请编制驱动程序,使Kx按键时丄EDx灯亮。 答:define k1 10define k2 1 1define LED1 17#define LED2 18main()PINSEL0=0x00000000;IO0DIR=IO0DIR & (kl);IO0DIR=IO0DIR &(k2);IO0DIR=IO0DIR|LED1;IO0DIR=IO0DIR I LED2;IO0CLR=IO0CLR|LED1|LED2;While(1)If(IO0PIN & k1)=0)IO0SET=LED1;else IO0SET=LED1;

30、If(IO0PIN & k2)=0)IO0SET=LED2;else IO0SET=LED2;16 、 名词解释:中断、中断源、中断优先级、中断屏蔽、中断向量、中断响应、中断控 制.答:中断: CPU 在执行一个程序时 ,对系统发生的某个事件 (程序自身或外界的原 因)作出的一种反应:CPU暂停正在执行的程序,保留现场后自动转去处理相应的 事件,处理完该事件后,到适当的时候返回断点,继续完成被打断的程序。 中断源:把引起中断的原因,或者能够发出中断请求信号的来源统称为中断源. 中断优先级:为使系统能及时响应并处理发生的所有中断 ,系统根据引起中断事件 的重要性和紧迫程度,硬件将中断源分为若干个

31、级别,称作中断优先级.中断屏蔽:中断向量:中断服务程序的入口地址。中断响应:中断响应是当中央处理机发现已有中断请求时,中止,保存现行程序执 行,并自动引出中断处理程序的过程。中断控制:CPU能否暂停正在执行的中断服务程序,而转去执行为另一个中断源而 编写的中断服务程序,如果另一个中断源的优先级高,CPU就暂停正在执行中断服 务程序而转去执行为另一个中断源而编写的中断服务程序,否则,另一个中断源就 不能打断正在执行的中断服务程序.17、结合ARM VIC结构原理图,简述ARM体系结构中的中断控制原理。1) 向量中断控制器(VIC)的功能特点?2) 中断信号的来源?中断信号的标示?3) 中断信号如

32、何屏蔽?如何清除?4) ARM 核从何处获得中断向量?5) 如何将中断源指派为IRQ、FIQ?6) 向量IRQ的设置方法?答:(1)最多32个中断请求输入;16个向量IRQ中断;16个优先级,可动态分配优先级; 可产生软件中断;当1=1时,禁止IRQ中断,反之使能之;当F=1时,禁止FIQ中 断,反之使能之。(2)软件中断使能寄存器VICSoftlnt软件中断清零寄存器VICSoftlntClear中断源31:0中断状态寄存器中断使能寄存器VICIntEnable中断使能清零寄存器VICIntEnClrTRQQ中断选择寄存器VICIntSoloctFIQ中断状态寄存器IRQ中断状态寄存器向量I

33、RQ*向量IRQ1洛非向量叫向量IRQ0控制寄存器VlCVectCqtlO向量IRQ0使能中断源向量地址0寄存器VICVectAddO向量IRQ15控制寄存器VICVactC ntl15向量 IRQ15使能I中断源向量地址15寄存器VICVectAddr15默认向量地址寄存器VICDefVectAddrIRQOIRQ15VectAdd门硬件优先级* IRQ中断信号DefIRQDefVectAd向量地址寄存器答:个周期为2秒的方波发生器。(假设该18、 ARM 芯片中定时器结构原理如下图,试设计 系统的外围设备时钟频率Fpclk = 10MHz) 答:int mian PINSEL0=PINSE

34、L0 & (1(310) ) I (210)T0CTCR=0x00;T0TC=0;T0PR=99;T0MCR=0x023;T0MR1=Fpclk/100;T0EMR I =0xc2;T0TCR=0x01;While (1);19、使用学过的知识设计设计一个汽车用“车速表”,写出你的设计方案并编程实现。 提示:可用霍尔元件将车轮的转动转换为脉冲车轮每转动一圈会产生一个方波脉 冲.* 中斷栋忠创存曙 *(ROOOO 0000捕获拎制宵存黠CCRj*補愚寄存務0 CCRO) 捕荻寄存器1 CRl) TfILJV苛时器MCR2) *捕骁寄存器3 CR3)硕好硕曙(PfC PC J定时器、计粼器(TCJ

35、定时器控制寄存器 (iCR)转动脉冲:void _irq IRQ_TimerO (void)if (IOOSET & BEEP)= 0)IOOSET = BEEP; /* 关闭 BEEP 大 /elseIOOCLR = BEEP;T0IR = 0x01;/*清除中断标志*/VICVectAddr = 0x00/* 通知VIC中断处理结束 大/int main (void)int spped=1;PINSEL1 = 0x00000000;/* 设置管脚连接 GPIO 大 /IO0DIR = BEEP; /* 设置 BEEP 控制口输出/IRQEnable(); / IRQ 中断使能*/* 定时器

36、0初始化 /T0TC= 0; /* 定时器设置为0/T0PR= 0; / 时钟不分频/TOMCR = OxO3; /*设置TOMR0匹配后复位TOTC,并产生中断标志*/ T0MR0 = Fpclk / spped; / 0。5秒钟定时*/T0TCR = 0x01; /* 启动定时器/ 设置定时器0中断 IRQ */VICIntSelect = 0x00;/*所有中断通道设置为IRQ中断* /VICVectCntIO = 0x20 I 0x04;/*设置定时器0中断通道分配最高优先级*/VICVectAddr0 = (uint32)IRQ_Timer0; / 设置中断服务程序地址/ VICIn

37、tEnable = 1 0x04; / 使能定时器0中断/ while (1) if ( (IO0PIN & KEY1) = 0)spped=10;T0MR0 = Fpclk / spped; / 0。5秒钟定时/T0TC= 0; / 定时器设置为0/else if (IO0PIN & KEY2) = 0)spped=20;T0MR0 = Fpclk / spped;/* 0。5秒钟定时/T0TC= 0; / 定时器设置为0/else if (IO0PIN KEY3) = 0) spped=30;T0MR0 = Fpclk / spped;/ 0.5秒钟定时/T0TC= 0; / 定时器设置为

38、0/else if (IO0PIN KEY4) = 0)spped=40;T0MR0 = Fpclk / spped;/ 0.5秒钟定时/T0TC= 0; / 定时器设置为0*/; return 0;汽车车速:int main ( void)int Vx;PINSEL0 = (PINSEL0& (320) ) I (220);PINSEL0 = PINSEL0(024);T0CTCR &= 0xf0;T0TC = 0;T0PR = 99;T0MCR = 0x03;T0MR0 = Fpclk/300;0xf1);T1CTCR = (T1CTCR&(0x0f)T1TC =0;T1MCR = 0x00;T1CCR &=0x07;T0TCR = 0x01;T1TCR = 0x01;while (1 )if (T0IR&0x01) = 1)T0IR = 0x01;Vx = T1TC;T1TC = 0;VtotalLen += Vx;VthisLen += Vx;Vspeed =(Vx*L*3。6) /HrN;if ( (IO0PIN & KClr)= 0)VthisLen = 0;return 0;

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!