组成原理试卷

上传人:z**** 文档编号:170550128 上传时间:2022-11-21 格式:DOCX 页数:5 大小:64.57KB
收藏 版权申诉 举报 下载
组成原理试卷_第1页
第1页 / 共5页
组成原理试卷_第2页
第2页 / 共5页
组成原理试卷_第3页
第3页 / 共5页
资源描述:

《组成原理试卷》由会员分享,可在线阅读,更多相关《组成原理试卷(5页珍藏版)》请在装配图网上搜索。

1、湖北省计算机类专业人才培养合作联盟联合考试2013-2014学年第二学期期末考试试卷课程名称:计算机组成原理试卷类型:B卷共4页考试形式:闭卷考试适用范围:学院(系)年级专业本科一、单项选择题【每小题2分,共20分】1.2.冯诺依曼计算机的核心思想是(A.多指令流单数据流B.C.堆栈操作D.计算机硬件能够直接执行的程序是)。存储程序并按地址顺序执行指令 存储器按内容选择地址)。3.4.A. JAVA程序 B.汇编源程序C.机器指令程序 下列存储器中,属于半顺序存取存储器的是(A. RAMB.硬盘 C.磁带计算机中,通常用(D.)。C语言程序5.6.A.指令寄存器B.地址寄存器C. 程序中断I/

2、O方式中,一般用(A.通用寄存器B.外存储器C.定点运算器的核心部件是(D.)来存放访问存储器的地址。 程序计数器)来保护现场。堆栈ROMD.D.)。A.算逻单元ALU B.多路选择器C.通用寄存器数据寄存器CACHED.输出三态门(选择正确答案填入下表中,填错或不填均不得分)题号12345678910总分答案注意事项:1. 考生将姓名、学号等信息写在试卷相应位置;2. 必须使用蓝(黑)色钢笔或签字笔在规定位置答题;3. 注意字迹清楚,保持卷面整洁。7. 微程序存放在计算机系统的()中。A.主存储器B.外存储器C.控制存储器 D.CACHE8. 采用周期挪用DMA方式传递数据时,需要挪用一个或

3、几个()时间。A.指令周期B.时钟周期C.机器周期D.存储周期9. CACHE的块替换全部由( )实现。A.操作系统B.系统软件C.硬件D.固件10. 寄存器寻址方式中,操作数处在()。A.通用寄存器B.堆栈 C.主存储器D.程序计数器二、判断题【每小题1分,共10分】(将正确“T”或者错误“F”填入下表)题号12345678910总分答案1. 设置高速缓冲存储器的目的是为了取代主存达到高速存取。2. 微程序控制方式中一条机器指令由一条微指令解释。3. 存储器字扩展是指存储器的存储单元数不变,而存储单元长度是 存储芯片数据位数的整数倍。4. CPU中保存当前正在执行的指令的寄存器是程序计数器。

4、5. 虚拟存储器分为页式、段式、段页式三种。6. 操作数地址在指令中的寻址方式为直接寻址。7. 传统CPU由控制器和存储器两部分组成。8. 半导体存储器都是易失性存储器。9. 从控制存储器取出一条微指令并执行它的时间称为指令周期。10. 独立请求方式是集中式总线仲裁中响应速度最快的。三、计算题【每小题 10分,共30分】1、某计算机系统中内存由CACHE和主存构成,CPU执行一段程序时,cache 完成存取的次数为 2700 次,主存完成存取的次数为 300 次,已 知CACHE的存取周期为50ns,主存的访问周期为240ns,请计算CACHE/ 主存层次的:(1)平均访问时间;(2)效率。2

5、、有一个五级浮点加法运算流水线分别完成求阶差、对阶、尾数运算、规格化、舍入处理五步操作,每个过程段所需要的时间分别为:T1=60ns, T2=50ns,T3=100ns, T4=80ns, T5=50ns,若忽略级间缓存 时间,并每个过程段的时间都相同,则当该流水线连续执行 20 次浮点运算时,请计算下列指标:(1) 该流水线加速比;(2)该流水线的吞吐率。3 、某磁盘组有4个记录面,每面有2 5 0个磁道,磁盘转速为4 8 0 0转/分 数据传输率为184000B/S。请计算该磁盘组的:(1)总容量;(2)平均等待时间。四、简答题【每小题 5分,共 15分】1、【5分】冯诺依曼计算机由哪几个

6、基本功能部件构成?各功能部件的 主要功能是什么? 2、【5分】什么是BCD码?试举出至少三种BCD码。3、【5 分】简述浮点加法运算的一般步骤。五、综合应用题【共 25分】1、【10分】下图为某8位机的主存空间构成示意图,其中RAM为8K*8 的随机存储器,ROM位8K*8位的只读存储器。仔细分析该图,并按要 求答题。(1)地址寄存器AR中低n位中的n是多少?(2)该存储器最大空间有多少?已经构成的空间有多少?B3 共 4 页注意事项:1. 考生将姓名、学号等信息写在试卷相应位置;2. 必须使用蓝(黑)色钢笔或签字笔在规定位置答题;3. 注意字迹清楚,保持卷面整洁。R0IR2、【15分】某模型机的主要部件如下。其中,M为主存储器,DR为数 据缓冲寄存器,AR为地址寄存器,IR是指令寄存器,PC是程序计数器, X和Y是暂存器,ALU为多功能运算单元,R0和R1是通用寄存器。要 求:(1)补充各部件之间的连接线构成完整的数据通路,并标明数据流动 方向;(2)画出“ADD RO, R1”的指令周期流程图。该指令的含义是: 将寄存器R0中的数据加上以寄存器R1中内容为地址的存储单元中的数 据,结果写入R0中。移隹器R1DRPC

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!