MCS_8086习题5

上传人:无*** 文档编号:157494051 上传时间:2022-09-29 格式:DOC 页数:4 大小:145.50KB
收藏 版权申诉 举报 下载
MCS_8086习题5_第1页
第1页 / 共4页
MCS_8086习题5_第2页
第2页 / 共4页
MCS_8086习题5_第3页
第3页 / 共4页
资源描述:

《MCS_8086习题5》由会员分享,可在线阅读,更多相关《MCS_8086习题5(4页珍藏版)》请在装配图网上搜索。

1、习题5:(存储器扩展)1. 如图4-1所示,8088 CPU工作在最小模式,通过3片8282与系统地址总线相连,通过1片8286与系统数据总线相连,外扩1片27256(32K8 EPROM)和1片62256(32K8 RAM),要求EPROM起始地址为B0000H,RAM地址范围紧随其后,使用74LS138,采用全地址译码方式。(14分)1)写出27256与62256的地址覆盖范围;(2分)BHEA19A16ALEA15A8AD7AD0DT/RDENM/IORDWRMN/MX8088D7D0STBQ7Q0OE8282A19A18A17A16D7D0STBQ7Q0OE8282A15A14A13A

2、12A11A10A9A8D7D0STBQ7Q0OE8282A7A6A5A4A3A2A1A0A7A0DIRB7B0OE8286D7D6D5D4D3D2D1D0A13A12A11A10A9A8A7A14A5A4A3A2A1A0A6CSD6D5D4D3D2D1D0D7OE27256A13A12A11A10A9A8A7A14A5A4A3A2A1A0A6CSD6D5D4D3D2D1D0D7OE62256WE+5VGNDGNDGNDG174LS138G2AG2BCBAY0Y1Y2Y3Y4Y5Y6Y7图5-1 存储器连接2)请完成8088最小模式下总线连接图,并画出系统总线与存储器连接图,其中存储器读/ME

3、MR信号和存储器写/MEMW信号,需要由8088 CPU的M/IO、/RD、/WR信号产生,连接时门电路自选。(12分)2. 8086系统总线与存储器连接的总线信号为20根地址线A19A0,16根数据线D15D0、高八位数据允许信号以及存储器读写信号和。使用这些信号,通过控制存储器芯片的端,扩展2片62256(32K8 RAM),组成64KB的RAM系统。要求RAM的起始地址为A0000H,使用74LS138(3-8译码器)采用全译码方式产生片选信号。(1)写出构成的RAM系统的地址范围。(2分)(2)请在右图中画出计算机存储器系统连接图(门电路自选)。(10分)(3)当8086处理器执行第三

4、条指令时,需要几个总线周期?(3分) MOV AX,0A000H MOV DS,AX MOV WORD PTR 2011H,10H3. 用2片62256(32K*8 RAM)和2片27256(32K*8 EPROM)组成8086存储器系统。要求EPROM的起始地址为10000H,RAM的起始地址为B0000H,使用全地址译码方式,试画出计算机的存储器连接图,并写出地址范围。4. 某SRAM存储器芯片的容量为32K8,表示该片有_(多选)(A) 15根地址线,8根数据线(B) 8根地址线,15根数据线(C) 321024个存储单元,每个单元为8位(D) 3210248个存储单元,每个单元为8位5

5、. 8086 CPU有20根地址线,当用该CPU构成微机系统时,若采用全地址译码方式已经扩展00000H0FFFFFH地址范围的存储器,一般_(A) 不能再扩展I/O接口电路;(B) 还能扩展I/O接口电路;(C) 还能扩展随机访问存储器;(D) 还能扩展只读存储器。6. 8086 CPU中指令指针寄存器IP存的是_A. 下一条将要取出的指令的偏移地址B. 已经执行完了的指令的偏移地址C. 正在执行的指令的偏移地址D. 指令缓冲队列中等待译码执行的指令的偏移地址7. 关于数据流向问题,下列哪种叙述正确_A. 地址总线是双向的;B. 数据总线是双向的;C. 控制总线信号总是由外设流向CPU;D.

6、 控制总线信号总是由CPU流向外设。8. 若用128K4的存储器芯片构成640KB的RAM,需要_片芯片。A5 B10 C20 D409. 微处理器的主要组成部件是_。A运算器、控制器和寄存器组 B存储器接口、I/O接口和运算器 C运算器、控制器和存储器 D运算器、存储器和内部总线10. 下列指令中,CPU对其执行能够产生控制信号和的是_。 AMOV AL, 50H BMOV 50H, AL CIN AL, 10H DOUT 10H, AL11. 当8086 CPU响应中断时,顺序将_内容压入堆栈中。ACS、IP、标志寄存器FLAG B标志寄存器FLAG、IP、CSC标志寄存器FLAG、CS、

7、IP DIP、CS、标志寄存器FLAG12. 可用作简单输入接口的电路是_。A译码器 B三态缓冲器 C锁存器 D转换器13. 在8086 CPU的下列寄存器中,可用作寄存器间接寻址的有_。(多选)ASI BDI CBX DBP ECX14. 设(SP)=50H,执行指令 RETF 0004H后,寄存器SP的内容是_。(多选)A54H B58H C4EH D4CH E50H15. 下列8086汇编指令正确的是_。(多选)AMOV DS,1234H BIN AL,100H CXCHG BX, AX DMOV SI, AH EPUSH CS16. 8086/8088 CPU主要由_和_两大部件构成。17. 在一个基本总线写操作周期中,8086 CPU通过引脚AD15AD0在 _状态输出地址信息;在_状态输出数据信息。18. 8086汇编程序源文件MY.ASM经过_后,才能得到目标文件 MY.OBJ,目标文件经过_后,才能得到可执行文件MY.EXE。19. 解释SRAM、DRAM、Flash ROM在读写特性上有何区别?在微机中有哪些部分分别采用的是SRAM、DRAM、Flash ROM?

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!