MOSFET的短沟道效应

上传人:无*** 文档编号:155518005 上传时间:2022-09-23 格式:DOC 页数:23 大小:953KB
收藏 版权申诉 举报 下载
MOSFET的短沟道效应_第1页
第1页 / 共23页
MOSFET的短沟道效应_第2页
第2页 / 共23页
MOSFET的短沟道效应_第3页
第3页 / 共23页
资源描述:

《MOSFET的短沟道效应》由会员分享,可在线阅读,更多相关《MOSFET的短沟道效应(23页珍藏版)》请在装配图网上搜索。

1、.MOSFET的短沟道效应3第8章 MOSFET的短沟道效应MOSFET的沟道长度小于3um时发生的短沟道效应较为明显。短沟道效应是由以下五种因素引起的,这五种因素又是由于偏离了理想按比例缩小理论而产生的。它们是:(1) 由于电源电压没能按比例缩小而引起的电场 增大;(2) 建电势既不能按比例缩小又不能忽略;(3) 源漏结深不能也不容易按比例减小;(4) 衬底掺杂浓度的增加引起载流子迁移率的降低;(5) 亚阈值斜率不能按比例缩小。(A) 亚阈值特性我们的目的是通过MOSFET的亚阈值特性来推断阈值电压到底能缩小到最小极限值。对于长沟道器件而言,亚阈值电流由下式给出也可以写成如下的形式式中的为单

2、位面积耗尽区电容。是热电压,在大于几个热电压时有对上式两边取对数上式也可以写成从式8.4中可以看出,当时,即当栅源电压等于亚阈值电压时有亚阈值电流:为了使时,器件可以关断,我们可以令8.4中的,那么有如果规定关断时当的电流比在当的电流小5个数量级,式(8.7)和式(8.8)的两边相除那么有得到亚阈值电压的最小值为如果那么亚阈值电压的最小值是。如果还想将阈值电压降低到400mV左右,那么就要减小的值,使。考虑到温度对阈值电压的影响,按比例缩小阈值电压将更加困难。阈值电压的温度系数。导致阈值电压在温度围085的变化是85mV。制造工艺引起的最小变化也在50mV之间。工艺和温度引起的变化合计为135

3、mV左右。因此,对增强型的MOS器件其阈值电压一般都控制在之间。(B) 短沟道效应使阈值电压减小对理想MOSFET器件,我们是利用电荷镜像原理导出阈值电压的表达式。见下列图。式中忽略了沟道中的反型层电荷密度,为最大耗尽层单位面积电荷密度。这个电荷密度都由栅的有效面积控制。并忽略了由于源/漏空间电荷区进入有效沟道区造成的对阈值电压值产生影响的因素。图8.2a显示了长沟道的N沟MOSFET的剖面图。在平带的情况下,且源漏电压为零,源端和漏端的空间电荷区进入了沟道区,但只占沟道长度的很小一部分。此时的栅电压控制着沟道区反型时的所有反型电荷和空间电荷,如图8.2b所示。随着沟道长度的减小,沟道区中由栅

4、压控制的电荷密度减小。随着漏端电压的增大,漏端的空间电荷区更严重地延伸到沟道区,从而栅电压控制的体电荷会变得更少。由于栅极控制的沟道电荷区中的电荷数量会对阈值电压造成影响,如式8.12所示。我们可以用图8.3所示的模型,定量的计算出短沟道效应对阈值电压造成的影响。假设源/漏结的扩散横向与纵向相等,都为。这种假设对扩散工艺形成的结来说是合理的,但对例子注入形成的结那么不那么准确。我们首先考虑源端、漏端和衬底都接地的情况。在短沟道情况下,假定栅极梯形区域中的电荷有栅极控制。在阈值反型点,降落在沟道区的空间电荷区上的势差为,源和漏结的建电势差也约为,这说明这三个空间电荷区的宽度大体相等。如图8.3a

5、。假定梯形区的单位面积平均电荷密度为,那么有上式可以写成由图8.3b 可以看出,有如下关系:由8.15式将8.17带入8.18带入8.15式与长沟道器件相比,短沟道器件阈值电压表达式应该写成考虑短沟道效应后,MOSFET器件的阈值电压会降低。在这个模型的假设下,只有减小源/漏结的深度和增大单位面积栅电容,才能降低阈值电压的偏移量。另外,式8.22是建立在源、沟道、漏的空间电荷区都相等的假设基础上推导出来的,如果漏端电压增大,这会使栅控制的沟道电荷数量减少,变短,使阈值电压变成了漏极电压的函数,随着漏极电压增大,N沟器件的阈值电压也会减小。MOSFET的窄沟道效应MOSFET结构的表面空间电荷区

6、电荷、电场、电容为了更详细地分析表面空间电荷层的性质,可以通过求解泊松方程,定量地求出表面层中的电场强度、电势分布。为此,我们取轴垂直于半导体的表面并指向体,规定轴的原点在表面处。表面空间电荷区中的电荷密度、电场强度和电势都是的函数。在利用泊松方程求解之前,我们先做如下假设:1半导体的表面是无限大表面表面尺寸远大于空间电荷区的宽度,尽管这种假设会带来误差,但其误差及其微小,可以忽略不计;这样我们可以利用一维的泊松方程求解。2为了讨论更一般的情况,半导体中的掺杂为补偿掺杂这一假设更符合实际,因为NMOS器件的沟道大都是经过了补偿掺杂,以得到合适的阈值电压值;PMOS器件的衬底N阱的形成也是在P型

7、原始衬底经过补偿掺杂获得的。3在半导体部,假定表面空间电荷电离杂质为一常数,且与体相等,电中性条件成立,所以空间电荷区的净浓度4其净掺杂表现为P型半导体。空间电荷区的净浓度可以写成如下形式:其中分别表示电离的施主杂质和电离的受主杂质浓度;如果在常温下杂质完全电离,那么有这是因为我们假设其掺杂为补偿掺杂,;分别表示点处的P型半导体空穴多子浓度和电子少子浓度。在上述假设下,一维泊松方程的表达式:将和带入上式可以写成上式中的是半导体的介电常数、括弧中的第一项为哪一项是P型衬底的过剩少子浓度,第二项P型衬底的多子增量。其表达式分别由下式表示:将(8.28)和(8.29)两式带入式(8.27)的泊松方程

8、:将上式两边同乘以,左边可以写成上式的是电压为时的电场强度。将半导体的电场设为零,对上式积分得将(8.30)式的右边对积分得:第一项积分得第二项积分得所以:及令称谓德拜长度。那么应当注意:上式中的大于零时取“号,小于零时取“号。称做德拜长度。式(8.38)叫做函数,是表征半导体空间电荷层的一个重要参数。通过函数,可以方便地将表面空间电荷层的基本参数表达出来。在表面处,由此得到半导体的表面处电场强度为根据高斯定理,表面的单位面积电荷与表面电场的关系上式中的负号是因为规定电场方向指向半导体部为正。将(8.40)带入上式,注意:当金属电极为正,即大于零时,用负号;反之,用正号。上式表示表面空间电荷层

9、的单位电荷密度随表面势变化,这相当于电容效应。微分电容可由求得:在第7章,我们只是定性地讨论过MOS器件空间电荷层存在着4中状态,仍以P型衬底半导体为例:(1) 多子堆积状态(2) 耗尽状态(3) 平带状态(4) 少子反型状态图(8.6)是表面电荷密度和表面势的函数关系图,详细标出了P型硅在温度是300K,掺杂浓度时,表面电荷密度和表面势的函数关系。有了半导体表面电场,表面电荷和表面电容的表达式,就可以精确分析各种状态下情况。1 多数载流子堆积状态当外加电压0时,表面势及表面层的电势都是负值,对于足够大和值,函数中因子的值远比的值小。又因为P型半导体远小于1,这样函数中只有含项起主要作用,其它

10、项都可以略去。将上式带入式(8.40)、(8.42)和式 (8.43)中,可得以上三式分别表示在多数载流子堆积状态时表面电场、表面电荷和表面电容随表面势的变化关系。2 平带状态表面势,根据式(8.38)很容易求得,从而求得。表面电荷那么不能直接将直接带入(8.43)式,原因是将带入该式,分子分母均为零。要想求得表面势时的表面电荷需要对(8.43)式求极限在考虑到P型半导体远小于,最后得到3 耗尽状态当外加电压为正,但其大小还不足以使表面处的本征费米能级弯曲到费米能级以下时,表面不会出现反型,而处在耗尽状态。这时,表面势大于零,且远小于,函数中的及项都可以略去,那么有将上式带入式(8.40)、(

11、8.42)和式 (8.43)中,可得其中是耗尽区宽度。耗尽状态下的表面电容的表达式跟平板电容的表达式一致。4 反型状态随着外加电压增大,表面处位于禁带中央的本征费米能级下降到之下,就会在表面处形成反型层。反型可分为弱反型和强反型两种,以表面处少子浓度与体多子浓度的大小来界定。当表面处的少子浓度小于体的多子浓度时,称为弱反型;当表面处的少子浓度大于体的多子浓度时,称为强反型。表面处的少子浓度为当表面处的少子浓度等于体的多子浓度时,即时,上式为或另一方面,根据波尔兹曼统计比较式(8.56)和式(8.57)可得强反型临界条件是强反型临界条件时的能带图如下列图所示。因为式(8.59)式(8.57)的两

12、边带入F函数此时的时,。式(8.61)可以简化将上式带入式(8.40)、式(8.41) 和式 (8.42)中得当时,函数中的项随指数增加,其值较其它项都大的多,故可以略去其它项,可得应该值得注意:一旦出现强反型,表面耗尽层宽度就会达到最大值,不再随外电压的增加而增加。这是因为反型层中的电子屏蔽了外电场的作用。5.电容电压特性MOS电容结构是MOSFET的核心,MOS器件和栅氧化层半导体界面处的大量信息可以从器件的电容电压关系即特性曲线中求得,MOS器件电容的定义:其中,是金属极板上单位面积电荷的微分变量,是穿过电容的电压的微分变量。假设栅氧化层中及栅氧化层半导体界面处均无陷阱电荷。此时式中的是

13、加在栅氧化层上的电压,是表面势。由电中性条件得是单位面积的表面电荷。将上式带入(8.71)式,可得当栅压改变时,表面电荷和表面势随之改变。因此,将和上式的带入(8.70)式将上式的分子和分母同除以,并定义为半导体的表面电容。那么有该式说明MOS系统的电容相当于氧化层电容与半导体空间电荷层电容的串连。如下列图所示。下面讨论:1堆积状态的MOS系统电容前面的讨论已经得到堆积状态时的半导体表面电容有8.47式给出带入式(8.78)式得先考虑负偏压较大时的情形,这时,此时的MOS系统电容等于栅氧化层电容。这是因为半导体的表面和体都是同一类型P型。见下列图中的AB段。(2) 平带状态平带状态的半导体表面

14、电容的表达式由8.49式给出所以此时的MOS系统电容为(3)耗尽状态当外加电压为正,但不足以使半导体的表面反型时,此时表面处于耗尽状态。表面电容的表达式由(8.53)给出MOS系统的电容由下式给出继续加大偏压时的,表面耗尽区宽度表现为最大值。而此时的MOS系统电容变为最小值当时,表面电容的表达式由(8.69)给出,。MOS系统电容变为当较大时,表面出现强反型,表面处的少子载流子浓度显著增大,而反型层的厚度很小,使得表面电容。假设反型层的载流子浓度的变化跟得上外加电压的变化,那么此时的电容即为栅氧化层电容。另外,理解MOS结构的总电容与栅压的关系还可以从下述关系来理解。,对P型衬底而言,在积累区,耗尽区宽度为零,所以;随着栅电压的增大,表面进入耗尽状态,耗尽区的宽度随栅压的增大而展宽,因此,MOS结构的总电容随栅压的增加而减小;当栅压增加到使耗尽区宽度为最大时,MOS结构的总电容有最小值;继续增大栅电压,表面出现反型,反型层中的电子与P型衬底及耗尽区宽度形成反型层电容,这可以看成是减小了耗尽区宽度的结果,栅电压越高,表面反型层加厚,表面电容越大可以看成进一步减小了耗尽区的宽度,因此在表面反型状态,随栅压的增大MOS结构的总电容从最小值逐渐增大,直至等于强反型状态的值。-

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!