数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt

上传人:max****ui 文档编号:15194653 上传时间:2020-08-05 格式:PPT 页数:96 大小:3.05MB
收藏 版权申诉 举报 下载
数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt_第1页
第1页 / 共96页
数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt_第2页
第2页 / 共96页
数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt_第3页
第3页 / 共96页
资源描述:

《数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt》由会员分享,可在线阅读,更多相关《数字电子技术第二章.基本逻辑运算及集成逻辑门.ppt(96页珍藏版)》请在装配图网上搜索。

1、第二章 基本逻辑运算及集成逻辑门,2.1 基本逻辑运算 2.2 常用复合逻辑 2.3 集成逻辑门,2.1 基本逻辑运算 逻辑运算是逻辑思维和逻辑推理的数学描述。 具有“真”与“假”两种可能,并且可以判定其“真”、 “假”的陈述语句叫逻辑变量。一般用英文大写字母A,B, C, 表示。例如,“开关A闭合着”,“电灯F亮着”, “开关D开路着”等均为逻辑变量,可分别将其记作A,F,D; “开关B不太灵活”, “电灯L价格很贵”等均不是逻辑变量。,逻辑变量只有“真”、 “假”两种可能,在逻辑数学中,把“真”、 “假”称为逻辑变量的取值,简称逻辑值,也叫逻辑常量。通常用“1”表示“真”,用“0”表示“假

2、”,或者相反。本教材中,若不作特别说明,“1”就代表“真”,“0”就代表“假”。虽然“1”和“0”叫逻辑值或逻辑常量,但是它们没有“大小”的含义,也无数量的概念。它们只是代表逻辑“真”、“假”的两个形式符号。 ,一个结论成立与否,取决于与其相关的前提条件是否成立。结论与前提条件之间的因果关系叫逻辑函数。通常记作: F=f(A, B, C, ) 逻辑函数F也是一个逻辑变量,叫做因变量或输出变量。 因此它们也只有“1”和“0”两种取值,相对地把A, B, C, 叫做自变量或输入变量。,2.1.1 与逻辑(与运算、 逻辑乘) 决定某一结论的所有条件同时成立,结论才成立,这种因果关系叫与逻辑,也叫与运

3、算或叫逻辑乘。 例如,对图2 - 1所示电路的功能作如下描述:“开关A闭合,并且开关B闭合,则电灯F亮”。这三个陈述语句均具有“真”、 “假”两种可能, 其对应关系如表2 - 1(a)所示。 用“1”代表逻辑“真”,用“0” 代表逻辑“假”,则表2- 1(a)可改为表2 -1(b)的形式。这种表格叫真值表。所谓真值表,就是将输入变量的所有可能的取值组合对应的输出变量的值一一列出来的表格。它是描述逻辑功能的一种重要形式,表 2 1 与逻辑的真值表,图 2 1 与门逻辑电路实例图,由表2 - 1可知,上述三个语句之间的因果关系属于与逻辑。 其逻辑表达式(也叫逻辑函数式)为: F=AB 读作“F等于

4、A乘B”。在不致于混淆的情况下,可以把符号“”省掉。 由表2 - 1的真值表可知,逻辑乘的基本运算规则为: 00=0 01=0 10=0 11=1 0A=0 1A=A AA=A,实现“与运算”的电路叫与门,其逻辑符号如图2-2所示, 其中图(a)是我国常用的传统符号,图(b)为国外流行符号,图(c)为国家标准符号。,图 2 2 与门的逻辑符号,2.1.2 或逻辑(或运算、逻辑加) 决定某一结论的所有条件中, 只要有一个成立, 则结论就成立,这种因果关系叫或逻辑。 以图2-3所示开关控制灯亮为例,定义: 开关A、B闭合为“真”,断开为“假”,灯F亮为“真”,灭为“假”。其真值表如表2-2所示。

5、由表2 - 2可知,其逻辑表达式为: F=A+B 读作“F等于A加B”。,由表2 - 2的真值表可知,逻辑加的运算规则为: 0+0=0 0+1=1 1+0=1 1+1=1 0+A=A 1+A=1 A+A=A 实现“或运算”的电路叫或门, 其逻辑符号如图2 - 3所示。,表 2 2 或逻辑的真值表,图 2 4 或门逻辑电路实例图,图 2 3 或门的逻辑符号,2.1.3 非逻辑(非运算, 逻辑反) 若前提条件为“真”,则结论为“假”; 若前提条件为“假”, 则结论为“真”。即结论是对前提条件的否定, 这种因果关系叫非逻辑。 例如,对图2 - 4所示电路的功能作如下描述: “若开关A闭合, 则电灯F

6、就亮”。 把以上两个陈述句分别记作A、 F,则其真值表如表2 - 3所示。,表 2 3 非逻辑的真值表,由表2-3的真值表可知,上述两个语句之间的因果关系属于非逻辑,也叫非运算或者叫逻辑反。其逻辑表达式为: 读作“F等于A非”。 通常称A为原变量, 为反变量, 二者共同称为互补变量。 完成“非运算”的电路叫非门或者叫反相器,其逻辑符号如图2 5(b)、(c)、(d)所示。,非运算的运算规则是:,2.2 常用复合逻辑,2.2.1 “与非”逻辑 “与非”逻辑是“与”逻辑和“非”逻辑的组合。 先“与”再“非”。 其表达式为,实现“与非”逻辑运算的电路叫“与非门”。 其逻辑符号如图2 - 6所示。,图

7、 2 6 与非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号,图 2 7 或非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号,图 2 8 与或非门的逻辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号,2.2.4 “异或”逻辑及“同或”逻辑 1. 两变量的“异或”及“同或”逻辑 若两个输入变量A、B的取值相异,则输出变量F为1;若A、 B的取值相同, 则F为0。其真值表如表2-4所示。这种逻辑关系叫作“异或”逻辑,其逻辑表达式为: 读作“F1等于A异或B”。,表2-4“异或”及“同或”逻辑真值表,图 2 10 同或门的逻

8、辑符号 (a) 常用符号; (b) 国外流行符号; (c) 国标符号,2. 多变量的“异或”及“同或”逻辑 多变量的“异或”或“同或”运算, 要利用两变量的“异或门”或“同或门”来实现。实现电路分别如图2-11和图2-12所示。,图 2 11 多变量的“异或”电路,图 2 12 多变量的“同或”电路,多变量的“异或”及“同或”逻辑功能, 必须以两变量的“异或”及“同或”逻辑的定义为依据进行推证。 将0, 1值代入多变量的异或式中可得出如下结论。 (1) 奇数个“1”相异或结果为1; 偶数个1相异或结果为0。 利用此特性, 可作为奇偶校验码校验位的产生电路, 也可以用作奇校验码的接收端的检测电路

9、。 当它输出“0”时, 表示输入代码有错码; 当它输出“1”时, 表示输入代码基本无错码。 该电路也可用于偶校验码产生电路和偶校验码错码检测, 只是其输出值“1”和“0”的含义与检测奇校验码时相反。,(2) 偶数个变量的“同或”,等于这偶数个变量的“异或”之非。如: AB= ABCD= 奇数个变量的“同或”, 等于这奇数个变量的“异或”。如:,ABC=,2.2.5逻辑运算的优先级别 逻辑运算的优先级别决定了逻辑运算的先后顺序。 在求解逻辑函数时, 应首先进行级别高的逻辑运算。 各种逻辑运算的优先级别, 由高到低的排序如下: 长非号是指非号下有多个变量的非号。,2.2.6逻辑运算的完备性 “与”

10、、 “或”、 “非”是逻辑代数中三种最基本的逻辑运算。 任何逻辑函数都可以用这三种运算的组合来构成, 即任何数字系统都可以用这三种逻辑门来实现。 因此, 称 “与”、 “或”、 “非”是一个完备集合, 简称完备集。 但是, 它不是最好的完备集, 因为用它实现逻辑函数, 必须同时使用三种不同的逻辑门, 这对数字系统的制造、 维修都不方便。 可以证明(参见第三章相关内容)“与非”、 “或非”、 “与或非”这三种复合运算中的任何一种都能实现“与”、 “或”、 “非”的功能, 即这三种复合运算各自都是完备集。 因此, 利用“与非门”、 “或非门”、 “与或非门”中的任何一种, 都可以实现任何逻辑函数,

11、 这给数字系统的制造、 维修带来了很大的方便。,2.2.7 正负逻辑 在数字系统中, 逻辑值是用逻辑电平表示的。 若用逻辑高电平UH表示逻辑“真”, 用逻辑低电平UL表示逻辑“假”, 则称为正逻辑; 反之, 则称为负逻辑。 本教材采用正逻辑。 当规定“真”记作“1”, “假”记作“0”时, 正逻辑可描述为: 若UH代表“1”, UL代表“0”, 则为正逻辑; 反之, 则为负逻辑。,正负逻辑关系如下: 某电路输入的高低电平如表2.5(a)所示, 如按正逻辑定义, 由表2.5(b)可看出是与非逻辑, 如按负逻辑定义, 如表2.5(c)所示, 它又是或非逻辑。 即正与非逻辑与负或非逻辑相等。,表2

12、-5 电位关系与正、 负逻辑,同样的方法可得到正与等于负或, 正异或等于负同或。 UH和UL统称为逻辑电平, 其值因逻辑器件内部结构不同而异(后述)。 UH和UL的差值(叫逻辑摆幅)愈大, 则“”和“0”的区别越明显, 电路可靠性越高。,2.3 集 成 逻 辑 门,把若干个有源器件和无源器件及其连线,按照一定的功能要求,制做在同一块半导体基片上,这样的产品叫集成电路。若它完成的功能是逻辑功能或数字功能, 则称为逻辑集成电路或数字集成电路。最简单的数字集成电路是集成逻辑门。 集成逻辑门,按照其组成的有源器件的不同可分为两大类: 一类是双极性晶体管逻辑门;另一类是单极性绝缘栅场效应管逻辑门,简称M

13、OS门。,双极性晶体管逻辑门主要有TTL门(晶体管-晶体管逻辑门)、ECL门(射极耦合逻辑门)和I2L门(集成注入逻辑门)等。 单极性MOS门主要有PMOS门(P沟道增强型MOS管构成的逻辑门)、NMOS门(N沟道增强型MOS管构成的逻辑门)和CMOS门(利用PMOS管和NMOS管构成的互补电路构成的门电路,故又叫做互补MOS门)。,开关闭合,当UaUb时,D导通,开关断开,当UaUb时,D截止,当Ub为高电平UIH时,T饱和,当Ub为低电平UIL时,T截止,开关闭合,开关断开,一、二极管开关等效电路(理想情况下),二、 三极管开关等效电路(理想情况下),补充. 分立元件门电路,最简单的与、或

14、、非门电路,二极管与门,2. 工作原理,Da Db,UY,Ua Ub,0 0 0 3v 3v 0 3v 3v,3. 真值表(状态表),4. 输出函数式,Y=AB,5. 逻辑符号,&,Y,导通,导通,导通,导通,导通,导通,截止,截止,0.7V,0.7V,0.7V,3.7v,AB,1. 电路组成(以二输入为例),+VCC,R,A,B,Y,Da,Db,设:VCC=5V,,UIH=3v,UIL=0v,二极管正向压降0.7V。,1. 电路组成(以二输入为例),2. 工作原理,Ua Ub 0 0 0 3v 3v 0 3v 3v,3. 真值表,4.输出函数式,Y=A+B,5.逻辑符号,截止,截止,截止,截

15、止,导通,导通,导通,导通,Da Db,UY,2.3v,2.3v,2.3v,Y,AB,1,0,二极管或门,三极管非门,uA0V时,三极管截止,输出电压uYVCC5V,uA5V时,三极管导通。此时,三极管工作在饱和状态。输出电压uYUCES0.3V。,输入级,中间级,输出级,1. 电路结构 多发射极晶体管V1和电阻R构成输入级。其功能是对输入变量A、B、C实现“与运算”,如图2 - 13(b)所示。 晶体管V2和电阻R2、R3构成中间级。其集电极和发射极各输出一个极性相反的电平,分别用来控制晶体管V4和V5的工作状态。 晶体管V3、V4、V5和电阻R4、R5构成输出级,它们的功能是非运算。 在正

16、常工作时,V4和V5总是一个截止,另一个饱和。,2. 功能分析 (1) 输入端至少有一个为低电平(UIL=0.3V)。当输入端至少有一个接低电平UIL(0.3V)时,接低电平的发射结正向导通,则V1的基极电位UB1=UBE1+UIL=0.7+0.3=1V。为使V1的集电结及V2和V5的发射结同时导通,UB1至少应当等于2.1V(UB1=UBC1+UBE2+UBE5)。现在UB1=1V,所以,V2和V5必然截止。由于V2截止,故IC20,R2中的电流也很小, 因而R2上的电压很小。因此有,0.3V,1.0V,5.0V,3.6V,该电压使V3和V4的发射结处于良好的正向导通状态,V5处于截止状态,

17、此时输出电压等于高电平(3.6 V)。 UO=UOH=UC2-UBE3-UBE4=5-0.7-0.7=3.6V 此值未计入R2上的压降,所以实际的UOH小于3.6V。 当UO=UOH时,称与非门处于关闭状态。 ,(2) 输入端全部接高电平(UIH=3.6V)。V1的基极电位UB1最高不会超过2.1V。因为当UB12.1V时,V1的集电结及V2和V5的发射结会同时导通,把UB1钳在UB1=UBC1+UBE2+UBE5=0.7+0.7+0.7=2.1V。所以,当各个输入端都接高电平UIH(3.6V)时,V1的所有发射结均截止。这时+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,从而使V

18、2和V5处于饱和状态。此时V2的集电极电位为: UC2=UCES2+UBE50.3+0.7=1V,3.6V 3.6V 3.6V,2.1V,导通,导通,1.0V,导通,截止,0.3V,UC2加到V3的基极,由于R4的存在,可以使V3导通。所以,V4的基极电位和射极电位分别为: UB4=UE3UC2-UBE3=1-0.7=0.3V UE4=UCES50.3V 可见,V4的发射结偏压UBE4=UB4-UE4=0.3-0.3=0V,所以,V4处于截止状态。 在V4截止、V5饱和的情况下,输出电压UO为: UO=UOL=UCES50.3V UO=UOL时,称与非门处于开门状态。 ,综上所述,当输入端至少

19、有一端接低电平(0.3 V)时, 输出为高电平(3.6 V);当输入端全部接高电平(3.6 V)时, 输出为低电平(0.3 V)。由此可见,该电路的输出和输入之间满足“与非”逻辑关系,(3) 输入端全部悬空。输入端全部悬空时,V1管的发射结全部截止。+UCC通过R1使V1的集电结及V2和V5的发射结同时导通,使V2和V5处于饱和状态,则UB3=UC2=UCES+UBE5=0.3+0.7=1 V。由于R4的作用,V3导通, 故UBE3=0.7 V。此时V2的发射结电压为: UBE4=UB4-UE4=UE3-UCES5=UB3-UBE3-UCES5 1-0.7-0.3=0 V 所以V4处于截止状态

20、。,可见该电路在输入端全部悬空时,V4截止,V5饱和。故其输出电压UO为: UO=UCES50.3V 可见输入端全部悬空和输入端全部接高电平时,该电路的工作状态完全相同。所以,TTL电路的某输入端悬空,可以等效地看作该端接入了逻辑高电平。实际电路中,悬空易引入干扰,故对不用的输入端一般不悬空, 应作相应的处理。 ,(4) 一个输入端通过电阻RE接地,其它输入端接高电平。 设V1的发射极A通过RE接地,其它输入端均接高电平,如图2 - 14所示。在+UCC的作用下,接RE的发射结必然导通,在RE上形成电压UEA。RE越大,其压降UEA越大。实验测知,只要RE0.7 k,其端电压就相当于逻辑低电平

21、。使与非门输出高电平,即与非门处于关门状态。只要RE2k,则其端电压UEA达到1.4 V,此时V1管的基极电位UB1=UBE1+UEA=0.7+1.4=2.1 V,从而使V5导通,V4截止,与非门输出低电平,即与非门处于开门状态。由于V1管的基极电位UB1不可能高于2.1 V,因此,不管RE的阻值有多大,其端电压最高为1.4 V。该电压值虽然与高电平(3.6)相差甚远,但其效果相当于在该端接入了高电平。,图 2 14 一个输入端接电阻,当与非门的某一输入端通过电阻RE接参考地(其它输入端接高电平)时,为使与非门可靠地工作在关门状态,RE所允许的最大阻值叫该与非门的关门电阻,记作ROFF。为使与

22、非门可靠地工作在开门状态,RE所允许的最小阻值叫该与非门的开门电阻,记作RON。由上述分析可知,典型TTL与非门的ROFF=0.7 k,RON=2k。考虑到不同类型的TTL与非门,其内部结构及元件参数会有所不同,故它们的ROFF及RON也会有所差异。所以,在工程技术中,TTL与非门的ROFF和RON分别取值为0.5 k和2 k。 综合上述,当TTL与非门的某一输入端通过电阻R接地时,若R0.5k,则该端相当于输入逻辑低电平;若R2 k,则该端相当于输入逻辑高电平。,TTL与非门主要参数,(1)输出高电平UOH:与非门至少一个输入端接低电平时的输出电压。产品规范值UOH=2.43.6V,标准高电

23、平UOH3V。 输出低电平UOL:与非门的输入全为高电平时的输出电压。产品规范值UOL=00.5V,标准低电平UOL0.3V。 (2)开门电平UON:保证与非门输出标准低电平时,允许输入的高电平的最小值。它表示使与非门进入开门状态的最小输入电平。一般TTL门电路的UON1.41.8V。 关门电平UOFF:保证与非门输出标准高电平的90%(2.7V)时,允许输入的低电平的最大值。即UOFF是为使与非门进入关门状态所需要输入的最高电平。一般TTL门电路的UOFF0.81V。,TTL与非门主要参数,TTL门电路的输出高低电平不是一个值,而是一个范围。,(3)噪声容限UNH和UNL:,同样,它的输入高

24、低电平也有一个范围,即它的输入信号允许一定的容差,称为噪声容限。,在保证与非门输出低电平的前提条件下,允许叠加在输入高电平上的最大负向干扰电压,称之为高电平噪声容限 。 UNH=UIH-UON=3-1.8=1.2V 在保证与非门输出高电平的前提条件下,允许叠加在输入低电平上的最大正向干扰电压,称之为低电平噪声容限 。 UNL=UOFF-UIL=0.8-0.3=0.5V,(4)平均传输延迟时间tpd:,导通延迟时间tPHL从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。,一般TTL与非门传输延迟时间tpd的值为几纳秒十几个纳秒。,截止延迟时间tPLH从输入波形下降沿的中点到输出波形上升

25、沿的中点所经历的时间。,与非门的传输延迟时间tpd:,(5)空载功耗:输出端不接负载时,门电路消耗的功率。 静态功耗是门电路的输出状态不变时,门电路消耗的功率。其中: 截止功耗POFF是门输出高电平时消耗的功率; 导通功耗PON是门输出低电平时消耗的功率。 PON POFF (6)功耗延迟积M:平均延迟时间tpd和空载导通功耗PON的乘积。 M= PON tpd,(7)输入短路电流(低电平输入电流)IIS:与非门的一个输入端直接接地或接低电平(其它输入端悬空)时,由该输入端流向参考地的电流。约为1.5mA。 输入漏电流(高电平输入电流)IIH:与非门的一个输入端接高电平(其它输入端悬空)时,流

26、入该输入端的电流。一般为几十微安。,(8)最大灌电流IOLmax:在保证与非门输出标准低电平的前提下,允许流进输出端的最大电流,约几十毫安。 最大拉电流IOHmax :在保证与非门输出标准高电平并且不出现过功耗的前提下,允许流出输出端的最大电流,约几毫安。,(9)扇入系数NI:指门电路的输入端数。NI5,不超过8 (10)扇出系数NO:在保证门电路输出正确的逻辑电平和不出现过功耗的前提下,其输出端允许连接的同类门的输入端数。它表示门电路的带负载能力。一般NO8,功率驱动门的NO可达25。 (11)最小负载电阻RLmin:为保证门电路输出正确的逻辑电平,在其输出端允许接入的最小电阻(或最小等效电

27、阻)。 一般 RLmin= =200,在门的输出端接上负载电阻RL后,只要RL的阻值不趋近于零,对于输出低电平几乎无影响。但RL阻值太小, 会使门电路无法输出正确的高电平。因为与非门处于关门状态时,应当输出高电平,此时流经RL的电流IRL的实际方向是由门的输出端经RL流向参考地,如图2-16所示。,图 2-16 接入RL输出UOH的情况,图 2-16 接入RL输出UOH的情况,属于门电路的拉电流的最大允许值为IOHmax。与非门的输出电平UO=RL。若RL阻值太小,就会使得IRL达到允许的最大值IOHmax时,输出电平仍低于UOHmin,从而造成逻辑错误。为了输出正确的逻辑高电平,RL的阻值必

28、须使如下的不等式成立:,(12) 输入高电平UIH和输入低电平UIL。一般取UIH2 V,UIL0.8V。,2.3.2 OC门及三态门,(1)门1输出高电平,V4管饱和导通;门2输出低电平,V5管饱和导通;,(2)门1和门2的输出端直接并结后,则由Ucc经R5和V4、V5到参考地,会产生很大的电流。,(3)后果:两个门电路因功耗过大而损坏,或输出电平Uo约为1.5V,既不属于逻辑高电平,也不属于逻辑低电平。,问题的提出:,为解决一般TTL与非门不能线与而设计的。,A、B不全为1时,uB1=1V,V2、V5截止,F=1。,接入外接电阻RC后:,A、B全为1时,uB1=2.1V,V2、V5饱和导通

29、,F=0。,OC门,线与输出函数式,若电路如图:,则:,(与非与),(与或非),OC门并联的逻辑功能表,图 2 19 多个OC门并联 (a) 线与逻辑电路; (b) 等效逻辑图,OC门进行线与时,Rc的选择:,(1)n个OC门输出都为高电平:,此时,流过Rc的电流为: Icc = nIceo + mIIH,故此时OC电路输出高电平为:,为使UOHUOHmin,则必须使:,故Rc的最大允许值为:,(2)n个OC门有一个输出为低电平,其余都为高电平,则OC门总输出为低电平:,此时,流过Rc的电流为: Icc = IOL mIIS,故此时OC电路输出电平为:,为使UOLUOLmax,则必须使:,故R

30、c的最小允许值为:,(1)实现线与。 逻辑关系为:,(2)实现电平转换。 如图示,可使输出高电平变为10V。,(3)用做驱动器。 如图是用来驱动发光二极管的电路。,OC门的应用,图 2 21 OC门实现总线传输,(4) 实现多路信号在总线(母线)上的分时传输,如图2 - 21所示。,2. 三态门(TS门或TSL门) 一种三态与非门的电路及逻辑符号如图2 - 23所示。,图 2 23 三态TTL与非门电路及符号 (a) 电路; (b) 常用符号; (c) 国外流行符号; (d) 国标符号,当G=1(即G端输入高电平)时,V6饱和导通,UC6为低电平, 则VD导通,使UC2被钳制在1V左右,致使V

31、4截止。同时UC6使V1管射极之一为低电平,所以V2、V5也截止。由于同输出端相接的两个晶体管V4和V5同时截止,因而输出端相当于悬空或开路。这时三态门相对负载而言呈现高阻抗, 故称这种状态为高阻态或悬浮状态,也叫禁止状态。 在禁止状态下,三态门与负载之间无信号联系,对负载不产生任何逻辑功能,所以禁止状态不是逻辑状态,三态门也不是三值逻辑门,叫它“三态门”只是为区别于其它门的一种“方便称呼”。,2) 三态门的分类 (1) 按逻辑功能分为四类,即三态与非门、三态缓冲门、三态非门(三态倒相门)、三态与门。 (2) 按控制模式分为两类,即低电平有效的三态门和高电平有效的三态门。低电平有效的三态门是指

32、当G=0时,三态门工作;当G=1时,三态门禁止。这类三态门也叫做低电平选通的三态门。高电平有效的三态门是指当G=1时,三态门工作;当G=0时,三态门禁止。这类三态门也叫做高电平选通的三态门。 3) 按其内部的有源器件分为两类,即三态TTL门和三态MOS门。,图 2 24 各种三态门的逻辑符号,逻辑符号,名 称,输出表达式,Y =,高阻 (EN=0 时),Y =,Y =,高阻 (EN= 0 时),Y =,三态非门,(1 控制有效),三态非门,(0 控制有效),三态与非门,(1 控制有效),三态与非门,(0 控制有效),常用三态门的图形符号和输出逻辑表达式,三态门的应用:,构成数据总线:让各门的控

33、制端轮流处于低电平,即任何时刻只让一个TSL门处于工作状态,而其余TSL门均处于高阻状态,这样总线就会轮流接受各TSL门的输出。,3. 三态门和OC门的性能比较 (1) 三态门的开关速度比OC门快。因为输出高电平时,三态门的V4管是按射极输出器的方式工作,其输出电阻小,输出端的分布电容充电速度快,uO很快由UOL变到UOH;而OC门在输出高电平时,其输出电阻约等于外接的上拉电阻RC, 其值比射极输出器的输出电阻大得多,故对输出分布电容的充电速度慢,uO的上升时间长。在输出低电平时,两者的输出电阻基本相等,故两者uO的下降时间基本相同。 ,(2) 允许接到总线上的三态门的个数,原则上不受限制,但

34、允许接到总线上的OC门的个数受到上拉电阻RC的取值条件的限制。 (3)OC门可以实现“线与”逻辑,而三态门则不能。若把多个三态门输出端并联在一起,并使其同时选通, 当它们的输出状态不同时,不但不能输出正确的逻辑电平,而且还会烧坏导通状态的输出管。 TTL产品中除与非门外,还有或非门、与或非门、与门、 或门、 异或门等。,2.3.4 集成逻辑门使用中的实际问题 1. 多余输入端的处理 TTL门的输入端悬空,相当于输入高电平。 但是,为防止引入干扰,通常不允许其输入端悬空。 对于与门和与非门的多余输入端,可以使其输入高电平。具体措施是将其通过电阻R(约几千欧)接+UCC,或者通过大于2 k的电阻接地。在前级门的扇出系数有富余的情况下,也可以和有用输入端并联连接。,对于或门及或非门的多余输入端,可以使其输入低电平。具体措施是通过小于500 的电阻接地或直接接地。在前级门的扇出系数有富余时, 也可以和有用输入端并联连接。 对于与或非门,若某个与门多余,则其输入端应全部输入低电平(接地或通过小于500的电阻接地),或者与另外同一个门的有用端并联连接(但不可超出前级门的扇出能力)。 若与门的部分输入端多余, 处理方法和单个与门方法一样。 ,

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!