RS触发器和SR触发器PPT优秀课件

上传人:沈*** 文档编号:150597672 上传时间:2022-09-09 格式:PPT 页数:86 大小:2.34MB
收藏 版权申诉 举报 下载
RS触发器和SR触发器PPT优秀课件_第1页
第1页 / 共86页
RS触发器和SR触发器PPT优秀课件_第2页
第2页 / 共86页
RS触发器和SR触发器PPT优秀课件_第3页
第3页 / 共86页
资源描述:

《RS触发器和SR触发器PPT优秀课件》由会员分享,可在线阅读,更多相关《RS触发器和SR触发器PPT优秀课件(86页珍藏版)》请在装配图网上搜索。

1、按按逻逻辑辑功功能能可可分分为为1.1.由或非门组成的由或非门组成的SRSR锁存器锁存器2.2.由与非门组成的由与非门组成的SRSR锁存器锁存器两互补输出端两互补输出端两输入端两输入端&.G1&.G2 正常情况下,正常情况下,两输出端的状态两输出端的状态保持相反。通常保持相反。通常以以Q Q端的逻辑电端的逻辑电平表示触发器的平表示触发器的状态,即状态,即Q Q=1=1,Q Q=0=0时,称为时,称为“1 1”态;反之为态;反之为“0 0”态。态。反馈线反馈线101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态 S=1,R=0.G1&.&G2(1)触发器输出与输入的逻辑关系触发

2、器输出与输入的逻辑关系设原态为设原态为“0”态态10触发器保持触发器保持“0”态不态不变变复位端复位端 结论结论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 S=1,R=0时时,将使将使触发器触发器 置置“0”或称或称 为为复位复位。.G1&.&G2设原态为设原态为“0”态态0翻转为翻转为“1”态态 S=0,R=1.G1&.&G2(2)设原态为设原态为“1”态态01触发器保持触发器保持“1”态不态不变变置位端置位端 结论结论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 S=0,R=1时时,将使将使触发器触发器 置置“1”或称或称 为为置位置位。.G1&.&G

3、2设原态为设原态为“0”态态1保持为保持为“0”态态 S=1,R=1.G1&.&G2(3)设原态为设原态为“1”态态11触发器保持触发器保持“1”态不态不变变 当当 S=1,R=1时时,触发器保持触发器保持 原来的状态,原来的状态,即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。.G1&.&G2110011111110若若G1先翻转,则触发器为先翻转,则触发器为“0”态态“1”态态 S=0,R =0 当信号当信号S=R =0同时变为同时变为1时,由时,由于与非门的翻转于与非门的翻转时间不可能完全时间不可能完全相同,触发器状相同,触发器状态可能是态可能是“1”态,态,也可能是也可能是“

4、0”态,态,不能根据输入信不能根据输入信号确定。号确定。.G1&.&G210(4)触发器置触发器置1触发器置触发器置0逻辑符号逻辑符号QQS R S R Qn+11 0 0 置置00 1 1 置置11 1 不变不变 保持保持0 0 同时变同时变 1后不确定后不确定功能功能置置1置置0注意正常工作时应遵守=0的约束条件即不应加以=0的输入信号。基本基本SR锁存器锁存器&G4SR&G3CP.&G1&G2.SDRDQQ11SDRD当当CP=0时时011.&G1&G2.SDRDQQ&G4SR&G3CPCP=0时时11当当 CP=1 时时1打开打开11.&G1&G2.SDRDQQ&G4SR&G3CP当当

5、 CP=1 时时1(1)S=0,R=00011触发器保持原态触发器保持原态触发器状态由触发器状态由R,S 输入状态决定。输入状态决定。11.&G1&G2.SDRDQQ&G4SR&G3CP1101010(2)S=0,R=1触发器置触发器置“0”(3)S=1,R=0触发器置触发器置“1”11.&G1&G2.SDRDQQ&G4SR&G3CP1110011110Q=1Q=011(4)S=1,R=1当时钟由当时钟由 1变变 0 后后 触发器状态不定触发器状态不定11.&G1&G2.SDRDQQ&G4SR&G3CPQn+1时钟到来后触发器的状态时钟到来后触发器的状态不定不定不定不定QQ10 0 SR0 1

6、 01 0 11 1 不定不定Qn+1Qn0 0 SR0 1 01 0 11 1 不定不定Qn+1Qn逻辑符号逻辑符号 G5 G6 G1 G2 G7 主主触触发发器器 G8 Qm Qm G3 从从触触发发器器 G4&Q Q&1 S R CP CP G9&CPQSRQ CI1S1R从触发器从触发器主触发器主触发器CP CP1互补时互补时钟控制钟控制主、从主、从触发器触发器不能同不能同时翻转时翻转RS CIF从从QQQQmR CIF主主mQS RmQmS011CP CPRS CIF从从QQQQmR CIF主主mQS RmQmS10F主主封锁封锁0CP010101RS CIF从从QQQQmR CIF

7、主主mQS RmQmSCP功能与电平触发功能与电平触发SR触发器完全相同触发器完全相同。tt S0t R0t Qm0t Q0 CP0123456cptt R0t S0t Qm0t Q0t Q0 G1 G2 J K CP G7 主 G8 G5 G6 G3 从 G4 Q Q 1 G9 Qm Qm&CPQJKQ CI1J1K(1)J=1,K=1 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态 G1 G2 J K CP G7 主 G8 G5 G6 G3 从 G4 Q Q 1 G9 Qm Qm&0111010CP(1)J=1,K=110设触发器原设触发器原态为态为“1”态态为为“?”状状态

8、态J=1,K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,态翻转一次,即具即具有计数功能。有计数功能。(1)J=1,K=11RS CIF从从QQQQmR CIF主主mQJKmQmS11100101CP011RS CIF从从QQQQKQRQJS R CIF主主QJKQS10F主主封锁封锁0CP01CP0101RS CIF从从QQQQR CIF主主QJKQS01CP010(2)J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态01 100101011001设触发器原设触发器原态为态为“0”态态为为“?”态态1RS CIF从从QQQQR CIF主主QJKQ

9、S01CP010(3)J=1,K=0 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011 010100101设触发器原设触发器原态为态为“1”态态为为“?”态态1RS CIF从从QQQQR CIF主主QJKQSCP010(4)J=0,K=0 设触发器原设触发器原态为态为“0”态态保持原态保持原态00 0100011RS CIF从从QQQQR CIF主主QJKQSCPQJSmKQRmCP高电平时高电平时F主主状态状态由由S、R 决定,决定,F从从状态不变。状态不变。CP下降沿下降沿()触发触发器翻转器翻转(F从从状态与状态与F主主状态一致)。状态一致)。1RS CIF从从Q

10、QQQmR CIF主主mQJKmQmSQn10 0 1 1 1 0 0Qn 0 10 1 0 1 0 1 0 1 ()CJKQ例:例:画出电平触发画出电平触发JK 触发器输出波形触发器输出波形QJ K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnQJSmKQRmQQRSCPJ1K1J2K2&JKJ=J1J2K=K1K2 14 13 12 11 10 9 87472 1 2 3 4 5 6 7VCC SD RD K3 K2 K1 Q(b)7472 的引脚图(a)74LS76 的引脚图 16 15 14 13 12 11 10 974LS76 1 2 3 4 5 6 7 81K 1

11、Q 1Q GND 2K 2Q 2Q 2J1CP 1SD 1RD 1J VCC2CP 2SD 2RDNC CP J1 J2 J3 Q GND321KKKK 321JJJJ CP下降沿触发下降沿触发10 1 1 0 0 0 1 0 1 D Qn+1 0101逻辑符号逻辑符号DRDSDCPQQCISR1DCDQDRDSDCPQQCISR1D&G2&G1QQSR&G3&G4&G6&G5CP&G1&G3&G4CPQQ&G2S&G5R&G601110110010101111000101121DDD 14 13 12 11 10 9 874LS74 1 2 3 4 5 6 7VCC 2RD 2D 2CP 2

12、SD 2Q 2Q1RD 1D 1CP 1SD 1Q 1Q GND 14 13 12 11 10 9 8CC4013 1 2 3 4 5 6 7VCC 2Q 2Q 2CP 2RD 2D 2SD1Q 1Q 1CP 1RD 1D 1SD VSS (a)74LS74引脚排列图 (b)CC4013引脚排列图集成边沿集成边沿D触发器触发器S RQnQn+1000 00101010 10100101 001111 11 101 DQnQn+1000010101111四、四、D 触发器触发器1J C11KSCPRQQ1J C11KTQQCP1J C11K1QQCPJK触发器转换为触发器转换为RS、D、T和和T

13、触发器触发器1J C11KDQQ1CP绘制触发器的时序图要特别注意:触发器中有边沿触发器和非边沿触发器之分。对于边沿触发器,如TTL维持-阻塞D触发器和CMOS主从JK触发器等,其次态仅仅取决于CP脉冲到达时刻的输入状态。对于非边沿触发器,如TTL主从触发器,其次态与整个CP=1期间的输入状态有关,存在“一次变化”现象。此时,绘制时序图的要领归纳如下:在触发器的动作沿,如果仅根据当时输入状态值,次态应保持0状态时,则在CP=1期间有J信号中的正向脉冲干扰(置1)会引起错误,而K信号中出现的干扰则无妨;如果次态应保持1状态,则CP=1期间K中的正向脉冲干扰(置0)会引起错误,而J信号中的正向脉冲干扰则无妨。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!