TTL-FPGA与5V供电器件电平兼容性设计

上传人:wuyo****995 文档编号:147967851 上传时间:2022-09-03 格式:DOC 页数:5 大小:499.02KB
收藏 版权申诉 举报 下载
TTL-FPGA与5V供电器件电平兼容性设计_第1页
第1页 / 共5页
TTL-FPGA与5V供电器件电平兼容性设计_第2页
第2页 / 共5页
TTL-FPGA与5V供电器件电平兼容性设计_第3页
第3页 / 共5页
资源描述:

《TTL-FPGA与5V供电器件电平兼容性设计》由会员分享,可在线阅读,更多相关《TTL-FPGA与5V供电器件电平兼容性设计(5页珍藏版)》请在装配图网上搜索。

1、FPGA与5V供电器件电平兼容性设计谢家隆(jlongx)一、HCT4052(5V供电,做输入)与FPGA(3.3V供电,做输出)电平兼容设计问题(1)FPGA:Voh=VCCO-0.4(2)HC4052:FPGA最小输出:VCCO-0.4=3.3V-0.4V=2.9VHC4052输入要求: 5V供电,最小输入Vih3.15 所以存在2.9V2V 所以电平匹配。注:为保证合格的噪声容限(VohminVihmin0.4V,VilmaxVolmax 0.4V),并且输出电压不超过输入电压允许范围。总结:HCT4052(5V供电,做输入)与FPGA(3.3V供电,做输出)可以直接连接。二、HC04

2、(5V供电,做输出)与FPGA(3.3V供电,做输入)电平兼容设计一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接101K欧的电阻来实现,具体阻值可以通过计算确定,如为可靠起见,可参考后面方法。(1)串接R最小值考虑:由上图得,FPGA最大输入电压VinVCCO+0.5V这里的25mA是HC04的极限输出电流。如果在大就好损坏HC04 IC(在R小于48时)。由上图得,HC04 的极限电流25mA。而FPGA的极限输入电流:(2)R最大值考虑:注意:该图的25mA要琢磨琢磨?,因为电流是根据负载来定的。R越大,电流越小,功耗越低,但是会影响信号边沿的陡度。功耗与速率的平衡设计。结论:最终:串联电阻R68欧姆三、电阻的选择:(7) 限流电阻法影响工作速度 如果嫌上面的两个电阻太多,有时还可以只串联一个限流电阻。某些芯片虽然原则上不允许输入电平超过电源,但只要串联一个限流电阻,保证输入保护电流不超过极限(如 74HC 系列为 20mA),仍然是安全的。(3) 速度/频率 某些转换方式影响工作速度,所以必须注意。像方案(1)(2)(6)(7),由于电阻的存在,通过电阻给负载电容充电,必然会影响信号跳沿速度。为了提高速度,就必须减小电阻,这又会造成功耗上升。这种场合方案(3)(4)是比较理想的。

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!