计算机组成原理模拟试题及答案

上传人:桂梅 文档编号:146931017 上传时间:2022-09-01 格式:DOCX 页数:34 大小:358.96KB
收藏 版权申诉 举报 下载
计算机组成原理模拟试题及答案_第1页
第1页 / 共34页
计算机组成原理模拟试题及答案_第2页
第2页 / 共34页
计算机组成原理模拟试题及答案_第3页
第3页 / 共34页
资源描述:

《计算机组成原理模拟试题及答案》由会员分享,可在线阅读,更多相关《计算机组成原理模拟试题及答案(34页珍藏版)》请在装配图网上搜索。

1、计算机组成原理试题(一)选择题(共 20 分,每题 1 分)1零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 C_。C.栈顶和次栈顶;2C_可区分存储单元中存放的是指令还是数据。C.控制器;3. 所谓三总线结构的计算机是指 B_。B. I/O 总线、主存总统和 DMA 总线三组传输线;4. 某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_CC. 64KB;5. 主机与设备传送数据时,采用 _A_,主机与设备是串行工作的。A. 程序查询方式;6. 在整数定点机中,下述第 _B_种说法是正确的。B. 三种机器数均可表示 -1 ;7. 变址寻址方式中,操作数的有

2、效地址是_C。C. 变址寄存器内容加上形式地址;8. 向量中断是 _C_。C. 由硬件形成向量地址,再由向量地址找到中断服务程序入口地址9. 一个节拍信号的宽度是指 _C_。C. 时钟周期;10. 将微程序存储在 EPROM中的控制器是 A控制器。A. 静态微程序;11. 隐指令是指 _D_。D. 指令系统中没有的指令。12. 当用一个 16 位的二进制数表示浮点数时,下列方案中第_B_种最好。B. 阶码取5位(含阶符1位),尾数取11位(含数符1 位);13. DMA 方式_B_。B.不能取代中断方式;14. 在中断周期中,由 _D_将允许中断触发器置“ 0”。D.中断隐指令。15. 在单总

3、线结构的 CPU中,连接在总线上的多个部件 B。B. 某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;16. 三种集中式总线控制中,_A_方式对电路故障最敏感。A.链式查询;17. 个16KX8位的存储器,其地址线和数据线的总和是 D_。D. 22.18. 在间址周期中, C_。C. 对于存储器间接寻址或寄存器间接寻址的指令,它们的操作是不同的;19. 下述说法中 B_是正确的。B. EPROM是可改写的,但它不能用作为随机存储器用;20. 打印机的分类方法很多,若按能否打印汉字来区分,可分为_C。C. 点阵式打印机和活字式打印机;二、填空(共20分,每空1分)1 .设浮点

4、数阶码为 8位(含1位阶符),尾数为24位(含1位数符),贝U 32位二进制 补码浮点规格化数对应的十进制真值范围是:最大正数为 _ 2127(1_2-23),最小正数为2129,最大负数为 2128(-2叱23),最小负数为 _-21272. 指令寻址的基本方式有两种,一种是 寻址方式,其指令地址由 给出,另一种是 寻址方式,其指令地址由 给出。3. 在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是T1 = 60ns、T2 = 50ns、T3 = 90ns、T4 = 80ns。则加法器流水线的时钟周期至少为 。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为

5、 。(不要求掌握! !)4. 一个浮点数,当其尾数右移时,欲使其值不变,阶码必须。尾数右移1位,阶码。5. 存储器由m ( m= 1, 2, 4, 8)个模块组成,每个模块有自己的 和寄存器,若存储器采用 编址,存储器带宽可增加到原来的倍。6按序写出多重中断的中断服务程序包括 、和中断返回几部分。三、名词解释(共10分,每题2分)1. 微操作命令和微操作2快速缓冲存储器3基址寻址4流水线中的多发技术(不要求掌握!!)5.指令字长四、计算题(5分)设机器数字长为8位(含1位符号位),设A= , B= 13,计算A B补,并还原成6432真值。五、简答题(共20分)1 异步通信与同步通信的主要区别

6、是什么,说明通信双方如何联络。(4分)2为什么外围设备要通过接口与CPU相连接口有哪些功能(6分)六、问答题(共15分)1设CPU中各部件及其相互连接关系如下图所示。图中W是写控制标志,R是读控制标志,R1和R2是暂存器。(8分)W存储器(1)假设要求在取指周期由 ALU完成(PC)+1PC的操作(即ALU可以对它的一个源操 作数完成加1的运算)。要求以最少的节拍写出取指周期全部微操作命令及节拍安排。(2) 写出指令ADD # data ( #为立即寻址特征,隐含的操作数在ACC中)在执行阶段 所需的微操作命令及节拍安排。DMA工作2. DMA接口主要由哪些部件组成在数据交换过程中它应完成哪些

7、功能画出过程的流程图(不包括预处理和后处理)七、设计题(10分)设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用 WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。画出 CPU与存储器的连接图,要求:(1) 存储芯片地址空间分配为:最大4K地址空间为系统程序区,相邻的4K地址空间为系统程序工作区,最小 16K地址空间为用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。Am AoAkA0DnD0DnD074138译码器RAM: 1KX 4位G1 ,G2A,G2B为控制端ROM: 2KX 8位8K

8、 8位 X32K 8位 X2K 8位 X8K 8位 X16K 1位 X4K 4位 XC, B, A为变量控制端Y7Y0为输出端(1)主存地址空间分配:6000H67FFH为系统程序区;6800H6BFFH为用户程序区。(2)合理选用上述存储芯片,说明各选几片(3)详细画出存储芯片的片选逻辑图。计算机组成原理试题答案(一)1. C 2.C3B4B5A6B7C8. C 9.C10A11 D12B13B14D15. B 16.A17 D18 C19B20C二、填空(共20 分,每空 1 分)1. A. A. 2127(1-223) B 2129C2128(-21-223)D-21272. A. 顺序

9、B.程序计数器C.跳跃D指令本身3. A. 90nsB 280ns4. A. A.增力口B.加15 A 地址B.数据C.模mDm、选择题(共 20分,每题 1 分)B.开中断D.恢复现场A.保护现场设备服务C.6.三、名词解释 (共 10 分,每题 2 分)1.微操作命令和微操作 答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作。2.快速缓冲存储器答:快速缓冲存储器是为了提高访存速度,在 CPU 和主存之间增设的高速存储器,它对用户是透明的。只要将 CPU最近期需用的信息从主存调入缓存,这样CPU每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。3

10、基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容。4 流水线中的多发技术答:为了提高流水线的性能,设法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果,这就是流水线中的多发技术。5 指令字长答:指令字长是指机器指令中二进制代码的总位数。四、(共5分)计算题 答:A+B补=,A+B=(-1764)A-B补=,A-B=( 3364)五、简答题(共20分)1 (4分)答:同步通信和异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一的时序,统一的传输周期进行信息传输, 通信双方按约定好的时序联络。 后者没有公共时钟, 没有固 定的传输周期,采用应答方式通信,具体的联络方式有不

11、互锁、半互锁和全互锁三种。不互锁方式通信双方没有相互制约关系; 半互锁方式通信双方有简单的制约关系; 全互锁方式通 信双方有完全的制约关系。其中全互锁通信可靠性最高。2 (6分,每写出一种给1分,最多6分)答:外围设备要通过接口与CPU相连的原因主要有:(1) 一台机器通常配有多台外设,它们各自有其设备号(地址),通过接口可实现对设备的选择。(2) I/O设备种类繁多,速度不一,与CPU速度相差可能很大,通过接口可实现数据缓冲,达到速度匹配。(3) I/O设备可能串行传送数据,而CPU 一般并行传送,通过接口可实现数据串并格 式转换。(4) I/O设备的入/出电平可能与 CPU的入/出电平不同

12、,通过接口可实现电平转换。(5) CPU启动I/O设备工作,要向外设发各种控制信号,通过接口可传送控制命令。(6) I/O设备需将其工作状况(“忙”、“就绪”、“错误”、“中断请求” 等)及时报告CPU, 通过接口可监视设备的工作状态,并保存状态信息,供CPU查询。可见归纳起来,接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及 传送数据的功能(包括缓冲、数据格式及电平的转换)。4 ( 5分)答:(1) 根据IR和MDR均为16位,且采用单字长指令,得出指令字长16位。根据105种操作,取操作码 7位。因允许直接寻址和间接寻址,且有变址寄存器和基址寄存器, 因此取2位寻址特征,能反映

13、四种寻址方式。最后得指令格式为:727OPMAD其中OP操作码,可完成105种操作;M寻址特征,可反映四种寻址方式;AD形式地址。这种格式指令可直接寻址 27 = 128, 次间址的寻址范围是216 = 65536。(2) 双字长指令格式如下:727OPMAD1AD2其中OP、M的含义同上;ADi / AD2为23位形式地址。这种格式指令可直接寻址的范围为223 = 8M。(3) 容量为8MB的存储器,MDR为16位,即对应4MX 16位的存储器。可采用双 字长指令,直接访问 4M存储空间,此时 MAR取22位;也可采用单字长指令,但Rx和FB取22位,用变址或基址寻址访问4M存储空间。六、(

14、共15分)问答题1 . (8分)答:(1) 由于(PC)+1tPC需由ALU完成,因此PC的值可作为ALU的一个源操作数,靠控 制ALU做+ 1运算得到(PC)+1,结果送至与 ALU输出端相连的R2,然后再送至PC。此题的关键是要考虑总线冲突的问题,故取指周期的微操作命令及节拍安排如下:To PS MAR, 1 tRT1 M(MAR) t MDR, (PC)+1 trT2 MDFT IR , OP(IR) T微操作命令形成部件T3 R2T PC(2) 立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T0 Ad(IR) TR ;立即数 TR1T1 (R1)+(ACC) tr ; ACC通

15、过总线送 ALUT2 R2T ACC;结果 t ACC2. (7分)答:DMA接口主要由数据缓冲寄存器、主存地址计数器、字计数器、设备地址寄存器、中断机构和DMA控制逻辑等组成。在数据交换过程中,DMA接口的功能有:(1)向CPU提出总线请求信号;(2)当CPU发出总线响应信号后, 接管对总线的控制;(3) 向存储器发地址信号(并能自动修改地址指针);(4)向存储器发读/写等控制信号,进行数据传送;(5)修改字计数器,并根据传送字数,判断DMA传送是否结束;(6 )发DMA结束信号,向CPU申请程序中断,报告一组数据传送完毕。DMA工作过程流程如图所示。DMA请求七、设计题(共10分)答:(1

16、)主存地址空间分配。(2分)AoAi5 Aii11111111111111110 011110 110 0 0 0 0 0 01111111最大4K 2KX 8位ROM2片10 0 00 111110 0 0 0 0 01111110 0 0 0 0 011相令邻4K 4KX 4位RAM2片000000000000000000001111111111111最小16K 8KX 8位RAM2片(2)根据主00100000000000000011111111111111存地址空间分配最大4K地址空间为系统程序区,选用 2片2KX 8位ROM芯片;(1分) 相邻的4K地址空间为系统程序工作区,选用2片

17、4KX 4位RAM芯片;(1分)最小16K地址空间为用户程序区,选用2片8KX 8位RAM芯片。(1分)(3)存储芯片的片选逻辑图(5分)计算机组成原理试题(二)、选择题(共20题,每题1分,共20 分)1. 在下列机器数 _B_中,零的表示形式是唯一的。A.原码B.补码C.反码D.原码和反码2. CRT的分辨率为1024 X 1024,颜色深度为8位,则刷新存储器的存储容量是B_。A. 2MBB. 1MBC. 8MBD. 1024B3. 在定点二进制运算器中,减法运算一般通过_D_来实现。A.原码运算的二进制减法器 B.补码运算的二进制减法器C.补码运算的十进制加法器 D.补码运算的二进制加

18、法器4 .在指令的地址字段中,直接指出操作数本身的寻址方式,称为_B_。A.隐含寻址B立即寻址C寄存器寻址 D直接寻址5. 信息只用一条传输线,且采用脉冲传输的方式称为_A 。A.串行传输B.并行传输C.并串行传输D.分时传输6. 和外存储器相比,内存储器的特点是_C_。A.容量大、速度快、成本低B.容量大、速度慢、成本高C.容量小、速度快、成本高D.容 量小、速度快、成本低7. CPU响应中断的时间是 _C_。A.中断源提出请求 B.取指周期结束 C.执行周期结束。8. EPROM 是指 _C_。A.读写存储器B.只读存储器C.可编程的只读存储器 D.光擦除可编程的只读存储器9. 下列数中最

19、小的数是 _B 。A(1101001 )2B(52)8C(133)8D(30)1610. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是_D_ 。A B C D11. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用 _C_。A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间 接寻址方式12. 用于对某个寄存器中操作数的寻址方式称为_C_寻址。A.直接B.间接C.寄存器直接 D.寄存器间接13. 中央处理器(CPU)包含_C。A.运算器B.控制器C.运算器、控制器和 cacheD.运算器、控制器和主存储器14. 在CPU中跟踪指令后继地

20、址的寄存器是 _B。A.主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态 条件寄存器15. 在集中式总线仲裁中,_C方式响应时间最快。A.链式查询B.计数器定时查询 C.独立请求D.以上三种相同16. PCI总线的基本传输机制是 _D。A.串行传输B.并行传输C. DMA式传输D.猝发式 传输17. 中断向量地址是 _B_。A.子程序入口地址 B.中断服务子程序入口地址 C.中断服务子程序出口地址 D.中断返回 地址18. CD-ROM是 C 型光盘。A. 次B.重写C.只读19. 某计算机字长是16位,它的存储容量是 1MB,按字编址,它的寻址范围是A 。A. 512KB. 1MC.

21、 512KB20个16KX 32位的存储器,其地址线和数据线的总和是B_。A. 48B. 46C. 36二、填空题(共 7题,每空 1 分,共 20分)1 .计算机系统是由 和软件两大部分组成,软件又分为 和 。2.系统总线按传输信息的不同分为地址总线、 、三大类。3四位二进制补码所能表示的十进制整数范围是 至。4半导体SRAM靠存储信息,半导体 DRAM 靠存储信息。 5.动态 RAM 的刷新方式通常有 、三种。 6.完整的指令周期包括取指、 、四个子周期, 影响指令流水线性能的三种相关分别是 相关、 相关和控制相关。7.Cache和主存地址的映射方式有 、 三种。三、简答题(共 2题,每题

22、 5分,共 10分)1 .什么叫指令什么叫指令系统2.一次程序中断大致可分为哪几个阶段四、应用题(共 5 题,每题 10 分,共 50 分)1设某机主频为8MHz,每个机器周期平均含 2个时钟周期,每条指令平均有个机器周期,试问该机的平均指令执行速度为多少 MIPS若机器主频不变,但每个机器周期平均含 4个时 钟周期,每条指令平均有 5个机器周期,则该机的平均指令执行速度又是多少MIPS由此可得出什么结论2 .设某机有四个中断源A、B、C、D,其硬件排队优先次序为A,B,C,D,现要求将中断处理次序改为D,A,C,B。(1 )写出每个中断源对应的屏蔽字。(2 )按下图时间轴给出的四个中断源的请

23、求时刻,画出CPU执行程序的轨迹。设每个中断源的中断服务程序时间均为 20s。3设机器数字长为 8位(含一位符号位),若A=+15, B=+24,求A+B补 和A-B补并还原成真值。4某机字长16位,存储字长等于指令字长,若存储器直接寻址空间为128字,变址时的位移量为-64+63,16个通用寄存器可作为变址寄存器。 设计一套指令格式,满足下列寻址类型 的要求。(1 )直接寻址的二地址指令 3条;(2)变址寻址的一地址指令 6条;(3 )寄存器寻址的二 地址指令9条;(4)直接寻址的一地址指令 13条。5. 设CPU共有16根地址线,8根数据线,并用-MREQ(低电平有效)作访存控制信号,R/

24、-W 作读写命令信号(高电平为读,低电评为写)。现有8片8KX8位的RAM芯片与CPU相连,试回答:(1 )用74138译码器画出CPU与存储芯片的连接图;(2)写出每片RAM的地址范围;(3) 根据图(1),若出现地址线 A13与CPU断线,并搭接到高电平上,将出现什么后果计算机组成原理试题(二)答案一、选择题1. B2.B3.D4.B5.A6.C7.C8.C9.B10.D11.C12.C13.C14.B15.C16.D17.B18.C19.A20.B二、填空题1硬件系统软件应用软件2数据地址控制3+15-164.触发器电容5集中分散异步6间址执行中断结构数据控制7直接映射全相连组相连三、简

25、答题1指令是计算机执行某种操作的命令,也就是常说的机器指令。一台机器中所有机器指令的集合,称这台计算机的指令系统。2答:一次程序中断大致可分为五个阶段。中断请求(1分)中断判优(1分)中断响应(1分)中断服务(1分)中断返回(1分)四、应用题1解:先通过主频求出时钟周期,再求出机器周期和平均指令周期,最后通过平均指令周期的倒数求出平均指令执行速度。计算如下:时钟周期=1/8MHz= X 10-6=125ns 机器周期=125nsx 2=250ns平均指令周期=250nsX =625ns平均指令执行速度=1625ns=当参数改变后:机器周期 =125nsX 4=500ns=卩s平均指令周期=卩s

26、X 5= s平均指令执行速度=1卩s=结论:两个主频相同的机器,执行速度不一定一样。2 (1)在中断处理次序改为DACB后,每个中断源新的屏蔽字如表所示。(5分)申断源A屏蔽宇BCDA11 10B01 00C01 10D11 11(2)根据新的处理次序, CPU执行程序的轨迹如图所示(5分)D程帛C程序去程序|Jo3 解:T A=+15=+0001111 , B=+24=+0011000 / A补=0,0001111 , B补=0,0011000, -B补=1,1101000则A-B补=A补 +-B补=0,0001111 + 1,11010001,1110111 A-B补=1,1110111

27、故 A-B=-000100仁-94 1)地址指令格式为(2分)OP 2A1 7A2 700-102) (2 分)0P5R1 4& 711000-111013)(3分4)(孑分OPSR1 4A2 41111000-11111000P9R1 7111110001-11111101skxsH8KX88KX8SRAM I 呵 SRAAf SRAM dm=4制制 48KX8 SRAMU-CS1 -CS2-G2A-78A(3B 813AHAl 5-cs2) 081918192163831638424575245763276732768409594096049151491525734357344655353

28、)如果地址线 A13与CPU断线,并搭接到高电平上,将会出现A13恒为“1”的情况。此时存储器只能寻址 A13=1的地址空间,A13=0的另一半地址空间将永远访问不到。若对A13=0的地址空间进行访问,只能错误地访问到A13=1的对应空间中去。计算机组成原理试题(三)选择题(每题 1分,共 20 分)1. 变址寻址方式中,操作数的有效地址是 。A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。2. Pentium 微型计算机中乘除法部件位于 中。A. CPU B.接口C.控制器D.专用芯片3. 没有外存储器的计算机初始引导

29、程序可以放在 。A. RAMB. ROMC. RAM 和 ROM D. CPU4. 下列数中最小的数是 。A.( 101001 ) 2B.( 52) 8C.( 2B) 16D.( 44) 105. 在机器数 中,零的表示形式是唯一的。A.原码B.补码C.移码 D.反码6. 在定点二进制运算器中,减法运算一般通过 来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器7. 下列有关运算器的描述中 是正确的。A.只作算术运算,不作逻辑运算B.只作加法C.能暂时存放运算结果D.以上答案都不对8. 某DRAM芯片,其存储容量为 512KX8位该

30、芯片的地址线和数据线数目为 。A. 8, 512B. 512, 8C. 18, 8D。 19, 89. 相联存储器是按 进行寻址的存储器。A.地址指定方式B.堆栈存取方式C.内容指定方式D。地址指定与堆栈存取方式结合10. 指令系统中采用不同寻址方式的目的主要是 。A.实现存储程序和程序控制B.缩短指令长度,扩大寻址空间,提高编程灵活性C.可以直接访问外存D.提供扩展操作码的可能并降低指令译码难度11. 堆栈寻址方式中,设 A为累加寄存器,SP为堆栈指示器,Msp为SP指示器的栈顶单元,如果操作的动作是:(A) tMsp, (SP) IfSP,那么出栈操作的动作为:A.(Msp) tA,(SP

31、) +1tSPB.(SP) +1tSP, (Msp) tAC.(SP)1tSP,(Msp)tAD.(Msp) tA,(SP)1tSP12. 在CPU中跟踪指令后继地址的寄存器是 。A.主存地址寄存器B.程序计数器C.指令寄存器D.状态条件寄存器13. 描述多媒体CPU基本概念中正确表述的句子是 。A. 多媒体CPU是带有MMX技术的处理器B. 多媒体CPU是非流水线结构C. MMX 指令集是一种单指令流单数据流的串行处理指令D. 多媒体CPU - 定是 CISC机器14. 描述Futurebus+总线中基本概念正确的表述是 。A. Futurebus+总线是一个高性能的同步总线标准B. 基本上

32、是一个同步数据定时协议C. 它是一个与结构、处理器技术有关的开发标准D. 数据线的规模不能动态可变15. 在 的微型计算机系统中, 外设可以和主存储器单元统一编址, 因此可以不用 I/O指令。A.单总线B.双总线C.三总线D.多总线16. 用于笔记本电脑的大容量存储器是 。A.软磁盘B.硬磁盘C.固态盘D.磁带17. 具有自同步能力的记录方式 。A. NRZ0B. NRZ1C. PM D. MFM18. 不是发生中断请求的条件。A. 条指令执行结束B. 一次I/O操作结束C.机器内部发生故障D. 次DMA操作结束19. 采用 DMA 方式传送数据时,每传送一个数据就要用一个 。A.指令周期B.

33、数据周期C.存储周期D.总线周期20. 并行I/O标准接口 SCSI中,一块主适配器可以连接 台具有SCSI接口的设备。A. 6 B. 715C. 8D. 10二. 填空题(每空 1分,共 20 分)1. 在计算机术语中,将 和和在一起称为 CPU,而将CPU和合在一起称为主机。2. 计算机软件一般分为两大类:一类叫 ,另一类叫 。操作系统属于 类。3. 主存储器容量通常以 MB 表示,其中 M = , B =;硬盘容量通常以 GB 表示,其中 G =C.4. CPU能直接访问 和,但不能直接访问磁盘和光盘。5. 指令字长度有 、 、 三种形式。6. 计算机系统中,根据应用条件和硬件资源不同,

34、数据传输方式可采用传送、 传送、 传送。7. 通道是一个特殊功能的 ,它有自己的 专门负责数据输入输出的传输控制。8. 并行 I/O 接口 和串行 I/O 接口 是目前两个最具有权威性的标准接口技术。三. 简答题(每题 5分,共 20 分)1. 一个较完善的指令系统应包括哪几类2. 什么是闪速存储器它有哪些特点3. 比较水平微指令与垂直微指令的优缺点。4. CPU响应中断应具备哪些条件四. 应用题(每题 5分,共 20 分)1. 已知:X=,Y,求X/2补,X/4补,X补,Y/2补,Y/4补,Y补。2. 设机器字长为 16位,定点表示时,尾数 15位,阶符 1位。(1) 定点原码整数表示时,最

35、大正数为多少最小负数为多少(2) 定点原码小数表示时,最大正数为多少最小负数为多少3. x补+y tt=x+y补求证 :-y补=-y补4. 有一个16KX 16的存储器,由1KX 4位的DRAM芯片构成问:(1) 总共需要多少 DRAM芯片(2) 画出存储体的组成框图。5. 中断接口中有哪些标志触发器功能是什么6. CPU结构如图所示,其中一个累加寄存器AC, 个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1) 标明图中四个寄存器的名称。(2) 简述指令从主存取到控制器的数据通路。(3) 简述数据在运算器和主存之间进行存/取访问的数据通路。图7. 何谓

36、DMA方式DMA控制器可采用哪几种方式与CPU分时使用内存8. CD ROM光盘的外缘有5mm的范围因记录数据困难,一般不使用,故标准的播放时间为60分钟。请计算模式1情况下光盘存储容量是多少(不要求掌握!)计算机组成原理试题(三)答案选择题2. A3. B4. A5. B,C8. D9. C 10. B11. B 12. B6. D7. D13. A14. C15. A 16. C,D17. C18. A19. C20. B填空题1. A.运算器B.控制器C存储器2. A.系统程序B.应用程序C.系统程序3. 位(1 个字节 )4. B.主存5. A.单字长B.半字长C双字长6. A并行 B

37、.串行C复用7. A.处理器B.指令和程序8.三 简答题1. 包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指 令、堆栈指令、字符串指令、特权指令等。2. 闪速存储器是高密度、非易失性的读/ 写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM 与 RAM 的定义和划分已失去意义。因而它是一种全新的存储器技术。 闪速存储器的特点: ( 1 )固有的非易失性( 2 )廉价的高密度(3)可直接执行(4)固态性能3. (1)水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。( 2)水平型微指令执

38、行一条指令的时间短,垂直型微指令执行时间长。( 3)由水平型微指令解释指令的微程序,具有微指令字比较长, 但微程序短的特点,而垂直型微指令正好相反。(4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较 容易掌握4. 解:(1)在CPU内部设置的中断屏蔽触发器必须是开放的。(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。(4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。四 应用题1.解:凶补=X/2补=X4补=-X补Y补=Y/2补=Y/4补=

39、Y补=2. 解:( 1 )定点原码整数表示时最大正数:( 215-1 ) 10 =( 32767) 10最小负数: -( 215-1 ) 10=( -32767) 10( 2)定点原码小数表示时最大正数: (1-2-15) 10最小负数:-(1-2-15) 103. 证:因为凶补+y补=x+y补令x = -y代入,则有-y补+y补珂-y+y补=0补=0所以-y补=卜y补4. 解:(1)芯片1KX 4位,片内地址线10位(A9-A0 ),数据线4位。芯片总数16KX 16/( 1KX 4) =64 片(2) 存储器容量为16K,故地址线总数为14位(A13A0),其中A13A12A11A10通

40、过4: 16译码器产生片选信号CS0 CS?。4: 16译码器1111A13 A12 A11 A10图5解:中断接口中有四个标志触发器:(1) 准备就绪的标志(RD): 旦设备做好一次数据的接受或发送,便发出一 个设备动作完毕信号,使 RD标志置“ 1 ”。在中断方式中,该标志用作为 中断源触发器,简称中断触发器。(2) 允许中断触发器(EI):可以用程序指令来置位。EI为“1”时,某设备可以向CPU发出中断请求;EI为“0”时,不能向CPU发出中断请求,这意 味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3) 中断请求触发器(IR):它暂存

41、中断请求线上由设备发出的中断请求信号。当IR标志为“ 1 ”时,表示设备发出了中断请求。(4) 中断屏蔽触发器(IM):是CPU是否受理中断或批准中断的标志。IM标 志为“ 0”时,CPU可以受理外界的中断请求,反之, IM标志为“ 1”时, CPU不受理外界的中断。6解:(1) a为数据缓冲寄存器 DR, b为指令寄存器IR, c为主存地址寄存器 AR,d 为程序计数器 PC(2)PSARt主存t缓冲寄存器 DR t 指令寄存器IR t 操作控制器(3)存储器读: Mt dr t ALU t AC 存储器写:AC t dr t M7解:DMA直接内存访问方式是一种完全由硬件执行I/O交换的工

42、作方式。DMA控制器从CPU完全接管对总线的控制,数据交换不经过 CPU而直接在内存和I/O设备间进行。8. 解:扇区总数 =60 X 60 X 75 = 270000模式 1 存放计算机程序和数据,其存储容量为270000 X 2048 /1024 /1024 = 527MB计算机组成原理试题(四)一. 选择题(每空1分,共20分)1 将有关数据加以分类、 统计、分析, 以取得有利用价值的信息, 我们称其为 A.数值计算B.辅助设计C.数据处理D.实时控制2 目前的计算机,从原理上讲 。3.4.5.6.8.9.10.11.12.13.14.15.16.17.A. 指令以二进制形式存放,数据以

43、十进制形式存放B. 指令以十进制形式存放,数据以二进制形式存放C. 指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放 根据国标规定,每个汉字在计算机内占用 存储。A.个字节B.二个字节C.三个字节D.四个字节下列数中最小的数为 。A.( 101001)2B.(52)8C.(2B)16D.(44)10存储器是计算机系统的记忆设备,主要用于 。A.存放程序B.存放软件C.存放微程序D.存放程序和数据设X=,则X补为。B. 1.0100 C.下列数中最大的数是 。A.() 2B.(227)8C.(96)16D.(143) 10计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有

44、“存储程序” 的概念,最早提出这种概念的是 。A.巴贝奇B.冯.诺依曼 C.帕斯卡D贝尔在 CPU 中,跟踪后继指令地指的寄存器是 。A指令寄存器B程序计数器C地址寄存器D状态条件寄存器Pentium-3 是一种 。位处理器位处理器C准16位处理器位处理器三种集中式总线控制中, 方式对电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求外存储器与内存储器相比,外存储器 。A.速度快,容量大,成本高B.速度慢,容量大,成本低C速度快,容量小,成本高D.速度慢,容量大,成本高一个256KX 8的存储器,其地址线和数据线总和为 。.18C堆栈寻址方式中,设 A为累加器,SP为堆栈指示器,Msp

45、为SP指示的栈顶单元。如果进栈操作的动作顺序是( A)t Msp, (SP)-SF。那么出栈操作的动作顺序应 为 。A.(Msf)tA, (SP)+1 SPC. (SP-1 戸SP, (Msp)tA当采用 对设备进行编址情况下,A.统一编址法B.单独编址法B.(SP)+H SP,(Msp)t AD.(Msp)t A,(SP) -1T SP不需要专门的I/O 指令组。c.两者都是d.两者都不是下面有关“中断”的叙述, 是不正确的。A. 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B. CPU响应中断时暂停运行当前程序,自动转移到中断服务程序C. 中断方式一般适用于随机出现

46、的服务D. 为了保证中断服务程序执行完毕以后, 序,必须进行现场保存操作面叙述中, 是正确的。A.总线一定要和接口相连 C通道可以替代接口能正确返回到被中断的断点继续执行程B.接口一定要和总线相连D.总线始终由CPU控制和管理18. 在下述指令中, I 为间接寻址,指令包含的 CPU 周期数最多。30C.STA I 312119. 设寄存器位数为8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄存器内为。20某存储器芯片的存储容量为8KX 1竝,则它的地址线为。.12C二. 填空题(每空1分,共20分)1. 计算机软件一般分为两大类:一类叫,另一类叫。操作系统属于类。2. 一位

47、十进制数,用 BCD码表示需位二进制码 ,用ASCII码表示需位二进制码。3. 主存储器容量通常以 KB表示,其中K=;硬盘容量通常以 GB表示,其中G=。4. RISC的中文含义是,CISC的中文含义是。5. 主存储器的性能指标主要是存储容量、和。6. 由于存储器芯片的容量有限,所以往往需要在和两方面进行扩充才能满足实际需 求。7. 指令寻址的基本方式有两种,方式和方式。8. 存储器和CPU连接时,要完成的连接;的连接和的连接,方能正常工作。9. 操作控制器的功能是根据指令操作码和,产生各种操作控制信号,从而完成和执行指令的控制。三. 简答题(每题5分,共20分)1. 指令和数据均存放在内存

48、中,计算机如何从时间和空间上区分它们是指令还是数 据。2. 什么是指令周期什么是机器周期什么是时钟周期三者之间的关系如何3. 简要描述外设进行 DMA操作的过程及 DMA方式的主要优点。4. 在寄存器一寄存器型,寄存器一存储器型和存储器一存储器型三类指令中,哪类指 令的执行时间最长哪类指令的执行时间最短为什么四. 应用题(每题5分,共40分)1. 求十进制数-113的原码表示,反码表示,补码表示和移码表示 (用8位二进制表示,并设最高位为符号位,真值为7位)。2. 某机指令格式如图所示:OPXD15109870图中X为寻址特征位,且 X=0时,不变址;X=1时,用变址寄存器 X1进行变址;X=

49、2时,用变址寄存器 X2进行变址;X=3时,相对寻址。设(PC =1234H, (X1) =0037H,(X?)=1122H,请确定下列指令的有效地址(均用十六进制表示,H表示十六进制)(1)4420H(2)2244H(3)1322H3521H6723H3. 将十进制数354转换成二进制数、八进制数、十六进制数和BCD数。4. 浮点数格式如下:1位阶符,6位阶码,1位数符,8位尾数,请写出浮点数所能表 示的范围(只考虑正数值)。5. 现有一 64KX2位的存储器芯片,欲设计具有同样存储容量的存储器,应如何安排地址 线和数据线引脚的数目,使两者之和最小。并说明有几种解答。6. 异步通信方式传送

50、ASCII码,数据位8位,奇校验1位,停止位1位。计算当波特 率为 4800 时,字符传送的速率是多少每个数据位的时间长度是多少数据位的传送 速率是多少7. 已知某8位机的主存采用半导体存储器,地址码为18位,采用4KX4位的SRAM芯片组成该机所允许的最大主存空间,并选用模块条形式,问:(1) 若每个模块条为32KX8位,共需几个模块条( 2) 每个模块条内有多少片 RAM 芯片(3) 主存共需多少 RAM芯片CPU需使用几根地址线来选择各模块使用何 种译码器8. 画出中断处理过程流程图。计算机组成原理试题(四)答案一. 选择题:20C填空题:1. A.系统软件B应用软件C系统软件2.精简指

51、令系统计算机B.复杂指令系统计算机.存取时间B.存储周期C存储器带宽.字向B.位向顺序寻址方式B.跳跃寻址方式地址线 B.数据线 C控制线.时序信号 B.取指令三.简答题:1. 时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器)。从内存读出的数据流流向运算器(通用寄存器)。2. 指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)。时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的

52、最基本单位。一个指令周期由若干个机器周 期组成,每个机器周期又由若干个时钟周期组成。3. (1)外设发出DMA请求;(2)CPU响应请求,DMA控制器从CPU接管总线的控制;(3 )由DMA控制器执行数据传送操作;(4)向CPU报告DMA操作结束。主要优点是数据数据速度快4. 寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。因为前者操作数 在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问 一次寄存器所需时间长。四.应用题1. 原码反码补码移码 000011112. (1) 0020H(2) 1166H(3) 1256H(4) 0058H(5) 1257H3.

53、(1) (354 卜)10= () 16(354 卜)10 =()2(3)(354 事)10 =()8(354 卜)10 =()BCD4. 最小值 2_111111X最大值 2111111 X 0.5. 设地址线x根,数据线y根,则2 y=64K X2若 y=1x=17y=2x=16y=4x=15y=8x=1418因此,当数据线为 1或 2时,引脚之和为 共有 2 种解答6. 每个字符格式包含十个位,因此字符传送速率 4800 波特 /10=480 字符 /秒 每个数据位时间长度 T=1/4800=数据位传送速率8 X 480=3840位/秒7. (218X8 / (32k X) =8,故需

54、8 个模块(32k X)/ (4k X) =16,故需 16 片芯片 共需 8X 16=128片芯片 为了选择各模块,需使用 3:8 译码器 即3根地址线选择模条。8 中断处理过程流程图如图所示。图计算机组成原理试题(五)一、选择题 (每小题选出一个最合适的答案,每小题2分,共 20 分)1、若十进制数为,则相应的二进制数是()。(A)(B)(C)( D)2、若x反=,则x=(A)(B)(C)( D)3、 某机器字长 16 位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()。(A)2-15( B) 216(C)2-1( D) 1-2-154、 若采用双符号位补码运算,运算结果的符号

55、位为10,则()。(A)产生了负溢出(下溢)(B)产生了正溢出(上溢)(C)运算结果正确,为负数(D)运算结果正确,为正数5、 在用比较法进行补码一位乘法时,若相邻两位乘数yiyi+1 为 01 时,完成的操作是( )。(A)无(B)原部分积+X补,右移一位(C)原部分积+-X补,右移一位(D)原部分积+Y补,右移一位6、 堆栈指针SP的内容是()。(A)栈顶地址(B)栈底地址(C)栈顶内容(D)栈底内容7、 在寄存器间接寻址方式中,操作数是从()。(A)主存储器中读出(B)寄存器中读出(C)磁盘中读出(D) CPU中读出8、 在微程序控制器中,一条机器指令的功能通常由()。(A)一条微指令实

56、现(B) 段微程序实现(C) 一个指令码实现(D) 个条件码实现9、 在串行传输时,被传输的数据()(A)在发送设备和接受设备中都是进行串行到并行的变换(B)在发送设备和接受设备中都是进行并行到串行的变换(C)发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的变换(D)发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的变换10、 系统总线是指()。(A)运算器、控制器和寄存器之间的信息传送线(B)运算器、寄存器和主存之间的信息传送线(C)运算器、寄存器和外围设备之间的信息传送线(D)CPU主存和外围设备之间的信息传送线二、名词解释(每小题 4 分,共 20 分)1 全相

57、联映像2 指令系统3 指令周期、 CPU 周期4 向量中断5 微指令三、改错题(在下列各小题的表述中均有错误,请改正。每小题3分,共 12分)1、在中央处理器中,运算器可以向控制器发出命令进行运算操作。2、在单处理机总线中,相对 CPU而言,地址线和数据线一般都为双向信号线3、多重中断方式,是指 CPU同时处理多个中断请求4、在“半互锁”异步通信方式中,“请求”信号的撤消取决于“回答”信号的来到,而“请求”信号的撤消又导致“回答”信号的撤消四、简答题(每小题 5分,共15分)1、 某机指令字长12位,每个地址段3位,试提出一种字段分配方案,使该机指令系统能有 6条三地址指令和 8条二地址指令。2、 分别用NRZ-1、PE及FE制记录方式记录数据序列11001,画出写电流波形。(不要求掌 握! !)3、简述通道控制方式和 DMA方式的异同。(不要求掌握! !)五、计算题(10分

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!