N进制计数器的设计.ppt
上传人:za****8
文档编号:14456879
上传时间:2020-07-21
格式:PPT
页数:11
大小:210.50KB
收藏
版权申诉
举报
下载
第1页 / 共11页
第2页 / 共11页
第3页 / 共11页
资源描述:
《N进制计数器的设计.ppt》由会员分享,可在线阅读,更多相关《N进制计数器的设计.ppt(11页珍藏版)》请在装配图网上搜索。
实验五 N进制计数器的设计,一、实验目的:,掌握中规模集成计数器的功能和使用方法。 学习用预置数法构成N进制计数器的方法。 学习BCD译码器和共阴极七段显示器的使用方法。 学习中规模集成数字电路的组装、测试方法。,二、实验元器件: 集成计数器74LS161 1片 集成译码器CC4511 1片 共阴七段显示器 1片 电 阻 510 1只 集成电路74LS00 1片,1、测试74LS161逻辑功能。CP选用1HZ正方波,三、实验内容:,2、利用74161置数方式构成十进制计数器,并接入译码显示电路。时钟脉冲选择1HZ正方波。观察电路的计数、译码、显示过程。,3、将1HZ方波改为1KHZ方波,测绘十进制计数器Q3Q2Q1Q0的输出波形以及CP的波形,比较它们的时序关系。,四、注意事项:,1、闲置的输入端不能悬空。 2、用示波器观察多个波形时,注意选用频率最低的电压作触发电压。,实验六 集成计数、译码及显示电路,N进制计数器的设计,实验目的: 同前面,实验原理:实验教材 Page 106 114,实验内容:( 包含题目、电路图、实测数据、记录波形 ) (1)测试74LS161逻辑功能表:表164 ; (2) 按图组装电路,用CP=1Hz正方波观察计数、译码显示过程:电路图; (3) 将CP改为1KHz正方波,测绘CP、Q0、 Q1、Q2、Q3的波形图。,
展开阅读全文
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。