三人表决器电路设计与装调

上传人:lis****211 文档编号:139853663 上传时间:2022-08-22 格式:DOCX 页数:13 大小:220.16KB
收藏 版权申诉 举报 下载
三人表决器电路设计与装调_第1页
第1页 / 共13页
三人表决器电路设计与装调_第2页
第2页 / 共13页
三人表决器电路设计与装调_第3页
第3页 / 共13页
资源描述:

《三人表决器电路设计与装调》由会员分享,可在线阅读,更多相关《三人表决器电路设计与装调(13页珍藏版)》请在装配图网上搜索。

1、项目1三人表决器电路设计与装调项目要求在理解各种逻辑关系,掌握门电路的逻辑功能和外部特性的基础上,应用相关集成门电 路完成二人表决器的电路设计与装调。项目目标 熟悉逻辑函数的表示方法与化简方法理解晶体管的开关特性 了解TTL门电路的内部机构和工作原理 掌握TTL门电路的基本使用方法 了解TTL工作门电路的基本使用方法 了解TTL电路和CMOS电路的基本使用方 掌握逻辑门电路的应用项目介绍本项目为三人表决器电路,用集成门电路构成简易型四人抢答器。A、B、C、D为抢答操作 按钮开关。任何一个人先将某一开关按下且保持闭合状态,则与其对应的发光二极管(指示 灯)被点亮,表示此人抢答成功;而紧随其后的其

2、他开关再被按下,与其对应的发光二极管 则不亮。简单抢答器电路图如图1.1所示。专题一数制和码制 了解数的进制概念,掌握二进制、八进制、十六进制、十进制的表示方法 掌握二进制与十进制、八进制、十六进制的项目转化 了解码制的概念,掌握几种常见的码制表示方法,并能熟悉运用。111数制主题目标1、十进制十进制数是人们熟悉的数制,有0-9是个数制符,它是逢十进位,各位的权是10的幕。 例如,2315这个数可以写成2315=2*102 +3*102+1*101+5*100任意一个十进制的数可以记作(N)10=工Ki*10i2、二进制二级制数中只有0和1两个数字符号,它是逢二进位,各位的权是2的幕。例如(1

3、00 1 01 ) 2 =1*25+0*24+0*23+1*22+0*21+1*20N位二进制整数可以表达成(N)2=工 Ki*23、八进制和十六进制(1)八进制 八进制中只有0-7八个数字符号,它逢八进位,各位的权是八的幕。例如(1207) =1*83+2*82+0*81+7*8。8N位八进制正整数的表达式可以写成(N) 8=邓阳(2)十六进制十六进制有0-9、A、B、C、D、E、F、十六个数字,其中10-15分别用A-F 表示,逢十六进位,各位的权是16的幕。例如(2C7F) 16 =2*163+12*162+7*161+15*16。N位十六进制数的表达式可以写成(N)汽KiT6i十六进制

4、可以用字母“H”来表示,例如(2C7F)16 =(2C7F)h4、不同数制之间的转换(1) 任意进制转换成十进制,通过前面的介绍,分别按公式展开,就是二进制、八进制、 十六进制转化成十六进制的结果。(100 1 01 ) 2 =1*25+0*24+0*23+1*22+0*21+1*20(1207) =1*83+2*82+0*81+7*808(2C7F) 16 =2*163+12*162+7*161+15*160(2) 十进制转换成二进制十进制转换成二进制的方法中整数转换和小数转换不同。将十进制整数转换成二进制数的方法是:连续除以2,直到商为0,每次所得的余数从后 向前排列即为转换后的二进制数整

5、数部分,这种方法简称“除2取余法”。按此方法,可用 竖式除法表示出上述转换过程。例如,将(302) 10转换成二进制的竖式为302/2 = 151 余 0151/2 = 75 余 175/2 = 37余137/2 = 18余118/2 = 9余09/2 = 4余14/2 = 2余02/2 = 1余01/2 = 0余1故二进制为100101110值得注意的是,最新除得的余数是最低位,而最后得到的余数为最高位小数部分的转换方法:连续X 2, 一直得到小数部分为0 (有些小数部分不 能使X2结果为0,转换时刻根据实际需要保留确定保留小数位置),每次 所得的整数部分从前向后排列为转换后的二进制小数部分

6、,这种方法简称“乘二取整法”。二进制与八进制、十六进制之间的相互转换1)二进制与八进制之间的相互转换。因为八进制的基数8=23,所以3位二进制数构成1位八进制数。当要将二进制数转换成八进制数时,只要从最 低位开始,按3位分组,不满3位者在前面加0,每组以对应八进制数字代 替,再按原来顺序排列即为等值的八进制数。例如,将(11110100010 )转换成八进制为2011 110 100 0103即(11110100010 ) = (3642 )注意:3位分组时,必须从最低位开始。反之,如果要将八进制正整数转换成二进制数,只需将每位八进制数写成 对应的3位二进制数,再按原来的顺序排列就行了。例如,

7、将(473)8转换成二进制为4731 ;100 111 011即(473)=(100111011)8 2(2 )二进制与十六进制之间的相互转换。因为十六进制的基数16=24,所以4位二进制数构成1位十六进制数,从最低位开始,每 4位二 进制数一组,对应进行转换,不满4位者在前面加0,具体方法与前面介绍 的八进制的转换相同。例如,将(10110100111100 )转换成十六进制为20010 1101 0011 11001 ; I I2 D 3 C即(10110100111100)=(2D3C)2 16反之,将(3AF6)16转换成二进制为0011 1010 1111 0110即(3AF6 )=

8、 (11101011110110 )16 21.12码制在数字系统中,由0和1组成的二进制数不仅可以表示数值的大小,还 可以用来表示特定的信息。用二进制数来表示一些具有特定含义信息的方 法称为编码,用不同形式可以得到多种不同的编码,这就是码制。例如, 用4位二进制数表示1位十进制数,称为二-十进制代码。常用的编码有 二-十进制BCD码、格雷码和ASCII码等。1. 二-十进制代码用四位二进制数组成一组代码,可用来表示 0-9是个数字。4为二进制代 码有24=16种状态,从中抽出十种组合表示0-9可以有多种方式,因此十 进制代码有多种,几种常用的十进制代码有8421BCD码2421码5211吗余

9、 3码(无权码)最常用的是8421BCD码,将十进制数的每一位用一个二进 制数来表示,这个4位的二进制数每一位的权从高位到低位分别是 8、4、2、1,由此规则构成的码称为8421BCD码。例如(37)=( 00110111)对于2421码和5211码而言,若将每个代码看做是 字为二级制数,不过从 左而又每位的1表示2、4、2、1和5、2、1、1,则与每个代码等值的十进 制数恰好就是它表示的十进制数,其中 2421中的0和9码,1和8吗,2 和7码,3和6码,4和5的代码均互为反码(即代码的每一位 0和1的状 态正好相反)余3码是一套无权码,即每一位的1没有固定的权相对应,如果仍将每个 代码视为

10、4为二进制数,且自左向右每位的1分别为8、4、2、1、则等值 的十进制数比他所有表示的十进制数多 3,所有称余3码2、格雷码格雷码又称循环码,这是在检测和控制系统中的一种常用代码。她的特点 是:相邻两个代码之间仅有一位不同,其余各位均相同。计数电路按格雷 码计数时,每次状态仅仅变化一位代码,减少了出错的可能性。格雷码属 于无权码,他有多种代码形式,其中最常用的一种是循环码。专题二逻辑函数专题要求:学会运用逻辑代数,分析问题,分许数字电路中的逻辑关系。专题目标:掌握三种基本逻辑关系及相应的符合逻辑关系。掌握逻辑代数的基本公式和定律掌握逻辑函数的各种表示方法以及相互转化掌握逻辑函数的化简了解逻辑函

11、数的无关相概念,掌握含有无关相的化简方法1. 2.1常用逻辑关系1、与只有当决定事物结果的所有条件全部具备时,结果才会发生,这种逻辑关系成为与逻辑关系。 如果用逻辑值中的1来表示灯亮和开关闭合,用0来表示灯灭和开关断开,这样可得到与逻 辑的真值表:ABYABY000100010111与逻辑运算也称“逻辑乘”与逻辑运算的逻辑表达式表示为:Y=A*B 或 Y=AB(*可省略)与逻辑运算的规律为:输入有0得0全1得1与逻辑的逻辑符号如图A & YB2、或当决定事物结果的几个条件中,只要有一个或一个以上的条件得到满足,结果就会发生,这 种逻辑关系成为或逻辑关系。或逻辑的真值表如图所示ABYABY000

12、101011111或逻辑也称“逻辑加”或逻辑运算的逻辑表达式为:Y=A+B或逻辑运算的规律为:有1得1全0得0 或逻辑的运算符号如图所示三1A3、非在事件中,结果总是和条件相反状态,这种逻辑关系成为非逻辑关系。 非逻辑真值表如图所示:AYAY0110非逻辑运算也称“反运算”非逻辑运算的逻辑表达式为Y= A非逻辑运算的规律为:0变1,1变0,即“始终相反” 非逻辑的逻辑符号如图所示。rrn集中常用的符合逻辑关系与、或、非运算时逻辑代数中最基本vendetta三种运算,集中常见的符合逻辑关系的逻1、逻辑代数的基本公式1、逻辑常量的运算公式逻辑常量只有0和1两个。常量间的与或非三个基本运算公式 如图

13、:与运算或运算非运算与运算或运算非运算0 0=00+0=01=01 0=01+0=10=10 1=00+1=11 1=11+1=12、逻辑变量、常用逻辑公式设A代表逻辑变量,则逻辑变量与常量之间的运算表:与运算或运算非运算与运算或运算非运算A 0=0A+0=AA=AA A=AA+A=AA=AA 1=AA+1=AA A=0A+A=1由于变量A的取值只能是0或者1,因此当AM0时必有A=1,表中A A=A,两个互反 (又称互非)变量间的运算称为互补律,如-;一个变量两次非运算称为还原律,A A=0如:=A=A2、逻辑代数的基本定律逻辑代数基本定律是分析设计逻辑电路,化简和变化逻辑函数的重要工具。这

14、些定律有 其独自具有的特性,但也有一些与普通代数相似的定律,因此要严格区分。与普通代数相似的定律与普通代数相似的定律有交换律、结合律、分配率、见表:交换律A+B=B+A结合律ABC= (AB)C=A(BC)A B=B A分配律A (B+C) =A +A 结合律A+B+C=(A+B)+C=A+(B+C)A B C=(A+B) (A+C)(2)吸收律吸收律可以利用上面的一些基本公式推导出来,时逻辑函数化简的常用基 本定律A+AB=AA(A+B)=A-A(A+B)=ABA+AB=A+BAB+AB=A(A+B)(A+B)=AAB+AC+BC=AB+AC(A+B)(A+C)(B+C)=(A+B)(A+C

15、)AB+AC+BCD=AB+AC(A+B)(A+C)(B+C+D)=(A+B)(A+C)(3)摩根定律摩根定律又称反演律他有下面两种形式:A B=A+BA+B=A B1、2、3逻辑代数的基本规则逻辑代数有下面三种基本原则:1、带入原则 在任何一个等式中,若等式中出现的同一个变量用同一个 逻辑函数替代,则等式的仍然成立,这一规则称为带入原则2、反演原则 在任何一个逻辑函数 Y,如果将逻辑表达式中所有的换 成+,+换成,0换成1,1换成0,原变量换成饭变量,饭变量换成 原变量,则所得的逻辑表达式是函数Y的非。直接利用反演规则很容 易的一个函数的反函数,但是必须注意,不能破坏原式的运算次序, 上式中

16、的括号是必不可少的,此外,不属于单个变量的非号要保留。3、对偶原则 设Y为一个逻辑函数,如果将该逻辑表达式所有的换成+ , +换成,0换成1,1换成0,就可以得到新的逻辑函数Y,Y和Y 是互为对偶的,这种原则称为对偶原则,对偶变换要注意保持变换前 后运算的优先顺序不变,对偶原则的意义在于:若两个等式相等,那么他们的对偶式也相等,因此,对偶规则也适用于逻辑等式,如将逻 辑等式两边同时进行对偶变换,得到的对偶仍然相等。1/2/4逻辑函数的表示方法1、真值表 真值表式表示逻辑函数各个输入变量取值组合和函数值对 应关系的表格。真值表的最大特点就是能直观的表示出输出和输入之 间的逻辑关系。2、逻辑表达式

17、 与或非等运算表示逻辑函数中各个变量之间的逻辑关系 的表达式,叫做逻辑表达式。在逻辑表达式的化简和变化中,经常需要将逻辑表达式化为最小项之 和的形式,为此,首先需要介绍最小项的概念。(1) 小项及其性质 在有N个输入变量的逻辑函数中,若m含有n变 量的乘积项,而且这n个输入变量都以原来的变量或者反变 的 形式在m中出现,则称m时这一组变量的最小项。根据最小项的定义,可以证明它具有如下的重要性质: 在输入变量的任何取值下,有且仅有一个最小项取值为1去不最小项之和为1 任意两个最小项之积为0 相邻的两个最小项之和可以合并为一项,合并后的结果中只保留 这两项的公共因子。(2)逻辑表达式最小项之和的形

18、式,任何一个逻辑表达式都可以展开 为若干个最小项相加的形式,这种形式叫做最小项之和的形式, 也称为标准与或表达式。首先,利用逻辑代数的基本公式和带入原则一定能将任何形式的 逻辑表达式化为若干个乘积项相加的形式,即所谓积之和形式。 其次,将每个乘积项的因子补足。3、逻辑图 前面介绍逻辑运算时知道,逻辑变量之间的运算关系除了数学运算符号表达之外,还可以用逻辑符号表示,用逻辑符号链接起来 表示逻辑函数,得到的链接图称为逻辑图。4、波形图入变量所有可能的取值与对应的输出按时间顺序一次排列起来化成的时间波形,称为函数的波形图,也称时序图,波形图的特 点是可以用实验仪器直接显示,便于用实验方法分析实际电路

19、的 逻辑功能,在逻辑分析仪中通常就是用波形的方式给出分析结果 的。5、卡诺图 最小项的考裸图表示法,卡罗图是一种用图形来表示和分析逻辑电路的方法。卡诺图的实质不过是将逻辑表达式最小项之和 的形式以图形的方式表示出来,若以2n个小方块分别代表n变 量的所有最小项,并将它们排列成矩阵,而且使集合位置相邻 的两个最小项在逻辑上是相邻的,这就得到了n变量全部最小项的卡诺图。CD aBx0001111000M0M1M3M201M4M5M7M611M12M13M15M1410M8M9M11M10四变量最小项卡诺图1、2、5逻辑函数表示方法之间的转换1. 逻辑表达式与真值表之间的转换(1)从真值表找出所有使

20、表达式值等于 1的输入变量取值(2 )上述的每一组变量取值,都会使一个乘积项的值为1.在这个乘积项中,取值为1的变量,取值为0的变量写如反变量。(3)将这些乘积项相加,就得到可所求的逻辑表达式2. 逻辑表达式与逻辑图之间的转换如果给出了逻辑表达式,只要以逻辑符号代替逻辑表达式中的代数 运算符号,并依照表达式中的运算优先顺序,将这些逻辑符号连接 起来,就可以得到所要的逻辑图了,反之,如果给出的逻辑图,则 只要从输入端到输入端写出每个逻辑符号所表示的逻辑表达式,就 得到对应的逻辑表达式了。3. 逻辑表达式与卡诺图之间的转换首先讲逻辑表达式或称最小项之和的形式,然后在卡诺图上与这些最小项 对应的位置

21、上填入1,同时在其余的位置上填入0,这样就得到了表示该逻 辑函数的卡诺图。3. 波形图与真值表之间的转换只要给出了逻辑函数的真值表,就可以按照上述的方法画出波形图了,输 入变量取值的排列顺序对逻辑函数没有影响,相反,如果给出了逻辑函数 的波形图,那么只要将每个时间段输入与输出的取值对应列表,就能得到 所求的真值表。1、2、6逻辑函数的化简1. 公式化简法并项法吸收法消去法配项法2. 卡诺图化简法用卡诺图化简的基本步骤如下:呼出逻辑函数的卡诺图将卡诺图中按矩形拍列的相邻的1圈成若干个相邻组,其原则是:这些相邻的圈必须圈住卡诺图上所有的1每个圈中至少有一个最小项1只被圈过一次所画的圈应尽可能的少,

22、以避免出现多余项。相邻项的圈应尽可能的画大(即尽可能多的1)以减少每一项的因子数将每一个相邻组圈的最小项1合并为一项,这些项之和就是化简的结果。3. 具有无关项的逻辑函数及其化简在卡诺图中无关项用 来表示,对于卡诺图化简而言,如果圈入无关项可以使圈变大, 那么可以把无关项当做1圈入,而对于圈入无关项后对圈的大小没有影响,则可以把无关项 做0处理,卡诺图化简中的每个圈至少有一个最小项1只被圈过一次,这个原则一定要保证, 如果一个圈中只有一个无关项没有被重复利用,那么这个圈也是多余的。专题三辑门电路验证TTL非门电路图:实验项目:三人表决器本章学习了三人表决器,首先列出真值表,然后再写出逻辑表达式并化简, 用与、非、或门画出电路图,并运行试验。ABCY0000001001001 - -1 -A100011011Y=ABC+ABC+ABC+ABCU1实验小结

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!