江西理工大学计算机组成原理期末复习题+答案

上传人:痛*** 文档编号:127490382 上传时间:2022-07-30 格式:DOC 页数:15 大小:303KB
收藏 版权申诉 举报 下载
江西理工大学计算机组成原理期末复习题+答案_第1页
第1页 / 共15页
江西理工大学计算机组成原理期末复习题+答案_第2页
第2页 / 共15页
江西理工大学计算机组成原理期末复习题+答案_第3页
第3页 / 共15页
资源描述:

《江西理工大学计算机组成原理期末复习题+答案》由会员分享,可在线阅读,更多相关《江西理工大学计算机组成原理期末复习题+答案(15页珍藏版)》请在装配图网上搜索。

1、_一 选择题1. 我国在_A_ 年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于_ 年完成。 A1946 1958 B1950 1968 C1958 1961 D1959 19652. 32位微型计算机中乘除法部件位于_A_ 中。 ACPU B接口 C控制器 D专用芯片3. 没有外存储器的计算机监控程序可以放在_B_ 。 ARAM BROM CRAM和ROM DCPU4. 下列数中最小的数是_A_ 。 A(101001)2 B(52)8 C(2B)16 D(44)105. 在机器数_B_ 中,零的表示形式是唯一的。 A原码 B补码 C移码 D反码6. 在定点二进制运算器中,减法运算一

2、般通过_D_ 来实现。A原码运算的二进制减法器 B补码运算的二进制减法器C补码运算的十进制加法器 D补码运算的二进制加法器7. 下列有关运算器的描述中_C_ 是正确的。 A只作算术运算,不作逻辑运算 B只作加法C能暂时存放运算结果 D以上答案都不对8. 某DRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线数目为_D_ 。 A8,512 B512,8 C18,8 D。19,89. 相联存储器是按_C_ 进行寻址的存储器。 A地址指定方式 B堆栈存取方式 C内容指定方式 D。地址指定与堆栈存取方式结合10. 指令系统中采用不同寻址方式的目的主要是_B_ 。 A实现存储程序和程序控制 B

3、缩短指令长度,扩大寻址空间,提高编程灵活性C可以直接访问外存 D提供扩展操作码的可能并降低指令译码难度11. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP指示器的栈顶单元,如果操作的动作是:(A)Msp,(SP)1SP,那么出栈操作的动作为: BA(Msp)A,(SP)+1SP B.(SP)+1SP,(Msp)AC(SP)1SP,(Msp)A D.(Msp)A,(SP)1SP12. 在CPU中跟踪指令后继地址的寄存器是_B_ 。 A主存地址寄存器 B程序计数器 C指令寄存器 D状态条件寄存器13. 描述多媒体CPU基本概念中正确表述的句子是_A_ 。A. 多媒体CPU是带有

4、MMX技术的处理器 B多媒体CPU是非流水线结构CMMX指令集是一种MIMD(多指令流多数据流)的并行处理指令D多媒体CPU一定是 CISC机器14. 描述Futurebus+总线中基本概念正确的表述是_C_ 。A. Futurebus+总线是一个高性能的同步总线标准B. 基本上是一个同步数据定时协议C. 它是一个与结构、处理器技术有关的开发标准D. 数据线的规模不能动态可变15. 在_A_ 的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用I/O接口。 A单总线 B双总线 C三总线 D以上三种总线16. 用于笔记本电脑的外存储器是_C_ 。 A软磁盘 B硬磁盘 C固态盘 D光盘

5、17. 具有自同步能力的记录方式_C_ 。 ANRZ0 BNRZ1 CPM DMFM18. _A_不是发生中断请求的条件。 A一条指令执行结束 B一次I/O操作结束C机器内部发生故障 D一次DMA操作结束19. 采用DMA 方式传送数据时,每传送一个数据就要用一个_C_ 。 A指令周期 B数据周期 C存储周期 D总线周期20. 并行I/O标准接口SCSI中,一块主适配器可以连接_B_ 台具有SCSI接口的设备。A6 B7 C8 D1021.计算机科技文献中,英文缩写CAI代表_B_。A. 计算机辅助制造 B. 计算机辅助教学 C. 计算机辅助设计 D. 计算机辅助管理22.某机字长32位。其中

6、1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为_B_。A. +(1-2-32) B. +(1-2-31) C. +(1-2-30) D.2-31-123.某机字长32位,采用IEEE格式,则阶码采用_C_表示。A补码 B原码 C移码 D反码24.运算器的核心部分是_C_。A. 数据总线 B. 多路开关 C. 算术逻辑运算单元 D. 累加寄存器25.某计算机字长为32位,其存储器容量为16MB,若按字编址,它的寻址范围是_B_。A. 08MB B. 04M C. 04MB D. 08M26.存储周期是指_C_。A 存储器的读出时间B 存储器的写入时间C 存储器进行连续读和写操作所允

7、许的最短时间间隔D 存储器进行连续写操作所允许的最短时间间隔27.在虚拟存储器中,当程序正在执行时,由_D_完成地址映射。A. 程序员 B. 编译器 C. 装入程序 D. 操作系统28.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数可以来自_B_。A 立即数和栈顶 B. 栈顶和次栈顶 C. 暂存器和栈顶 D. 寄存器和内存单元29.寄存器间接寻址方式中,操作数处在_B_。A. 通用寄存器 . 主存单元. 程序计数器. 堆栈30.和具有m个并行部件的处理器相比,一个m段流水线处理器_A_。A. 具备同等水平的吞吐能力 B. 不具备同等水平的吞吐能力C. 吞吐能力大于前者的吞吐能力 D

8、. 吞吐能力小于前者的吞吐能力31._D_用于保存当前正在执行的一条指令。 A. 缓冲寄存器 B. 地址寄存器 C. 程序计数器 D. 指令寄存器32.水平型微指令与垂直型微指令相比,_B_。A. 前者一次只能完成一个操作 B. 后者一次只能完成一个操作C. 两者都是一次只能完成一个操作D. 两者都能一次完成多个操作33.集中式总线仲裁中,_C_响应时间最快。 A. 菊花链方式 B. 计数器定时查询方式 C. 独立请求方式 34.描述当代流行总线结构中,基本概念表述正确的句子是_B_。 A. 当代流行总线结构不是标准总线 B. 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相

9、连 C. 系统中只允许有一个这样的CPU模块 D. 以上均正确35.CPU将一个字节型变量送到CRT显示,CRT总线接口中设有8位数据寄存器,则CPU将该字节型变量的二进制码以_D_方式送到接口,再由接口发送到CRT。 A. 并行 B. 串行 C. 分时 D. 并串行36.当采用_A_输入操作情况下,除非计算机等待数据,否则无法传送数据给计算机 A. 程序查询方式 B. 中断方式 C. DMA方式 D. 独立请求方式37.微型机系统中,外围设备通过适配器与主板的系统总线相连接,其功能是_D_。 A. 数据缓冲和数据格式转换 B. 监测外围设备的状态 C. 控制外围设备的操作 D. 前三种功能的

10、综合作用38.中断向量地址是_C_。 A. 子程序入口地址 B. 中断服务例行程序入口地址 C. 中断服务例行程序入口地址的地址 D. 中断返回地址39.CPU读/写控制信号的作用是_D_。 A. 决定数据总线上的数据流方向 B. 控制存储器操作(R/W)的类型 C. 控制流入、流出存储器信息的方向 D. 以上任一作用40.某存储器芯片的存储容量为8K8位,则它的地址线和数据线引脚相加的和为 _A_。 A. 21 B. 20 C. 18 D. 1641.2000年我国研制的神威号计算机的浮点运算速度达到每秒_C_亿次。 A. 10000 B. 4080 C. 3840 D. 284042.目前

11、大多数集成电路生产中,所采用的基本材料为_B_。 A. 非晶硅 B. 单晶硅 C. 多晶硅 D. 硫化镉43.某机字长32位,其中数符1位,则定点整数表示的最小负数值为_A_。 A. -(231-1) B. -(232-1) C. -231 D. -23244.在机器数_D_中,零的表示形式是唯一的。 A. 原码和补码 B. 反码 C. 移码 D. 补码45.多路开关是一种用来从n个数据源中选择_B_数据送到一公共目的地的器件,其功能实现还可用_来代替。 A. 一个以上,与非门 B. 一个,三态缓冲器 C. n个,三态缓冲器 D. n个以上,或非门46.浮点运算器的描述中,正确的句子是_B_。

12、A. 阶码部件可实现加、减、乘、除四种运算B. 阶码部件只进行阶码相加、相减和比较操作C. 阶码部件只进行阶码相加、相减操作D. 尾数部件只进行乘法和除法运算47.模4交叉存储器有4个存储模块,它们有各自的_C_。A. 地址寄存器B. 地址寄存器和指令寄存器C. 地址寄存器和数据缓冲寄存器D. 地址寄存器、数据缓冲寄存器和指令寄存器48.某机字长64位,存储器容量是32MB。若按半字编址,那么它的寻址范围是_D_。 A. 064M B. 032M C. 016M D. 08M49.双端口存储器之所以能高速进行读/写,是因为采用_C_。 A. 新型器件 B. 流水技术 C. 两套相互独立的读写电

13、路 D. 高速芯片50.寄存器直接寻址方式中,寄存器中所存的是_B_。 A. 操作数 B. 存放操作数的主存单元的地址 C. 存放操作数的寄存器的编号 D. 存放操作数的主存单元地址的地址51.指令的寻址方式采用跳跃寻址方式时,可实现_D_。A. 堆栈寻址 B. 程序的条件转移C. 程序的无条件转移 D. 程序的条件转移或无条件转移52.下面描述RISC指令系统中基本概念不正确的句子是_C_。A. 选取使用频率高的一些简单指令,指令条数少B. 指令长度固定C. 指令格式种类多,寻址方式种类多D. 只有取数/存数指令访问存储器53.同步控制是_A_。A. 由统一时序信号控制的方式 B. 所有指令

14、执行时间都相同的方式C. 只适用于CPU控制的方式 D. 只适用于外围设备控制的方式54.Pentium CPU是_B_。A. 16位微处理器 B. 准16位微处理器 C. 32位微处理器 D. 64位微处理器55.在CPU中,暂存指令的寄存器是_D_。 A. 数据寄存器 B. 程序计数器 C. 状态条件寄存器 D. 指令寄存器56.描述PCI总线基本概念中正确的句子是_A_。A. PCI总线的基本传输机制是猝发式传送B. PCI总线是一个与处理器有关的高速外围总线C. PCI设备一定是主设备D. 系统中允许只有一条PCI总线57.CPU的控制总线提供_D_。A. 数据信号流 B. 所有存储器

15、和I/O设备的时序信号及控制信号C. 来自I/O设备和存储器的响应信号 D. B和C两项58.软磁盘、硬磁盘、磁带机、光盘、固态盘属于_B_设备。 A. 远程通信 B. 外存储器 C. 内存储器 D. 人机界面的I/O59.在中断发生时,由硬件保护并更新程序计数器PC,而不由软件完成,主要是为 _A_。 A. 能进入中断处理程序并能正确返回原程序 B. 节省内存 C. 使中断处理程序易于编制,不易出错 D. 提高处理机速度60.字母与字符的编码,目前普遍采用的是_D_码。 A. 16进制 B. 8进制 C. BCD D. ASCII二 填空题1. 在计算机术语中,将A._ 运算器_ 和B._

16、控制器_ 和在一起称为CPU,而将CPU和C._ 存储器_ 合在一起称为主机。2. 计算机软件一般分为两大类:一类叫A._ 系统程序_ ,另一类叫B._ 应用程序_ 。操作系统属于C._ 系统程序_ 类。3. 主存储器容量通常以MB表示,其中M = A._ 1000000_ ,B._ 8位(1个字节)_;硬盘容量通常以GB表示,其中G =B. _1000_ M。4. CPU能直接访问A._ cache _ 和B._ 主存_ ,但不能直接访问磁盘和光盘。5. 指令字长度分为A._ 单字长_ 、B._ 半字长_ 、C._ 双字长_ 三种形式。6. 计算机系统中,根据应用条件和硬件资源不同,数据传输

17、方式可采用A._ 并行_ 传送、B._ 串行_ 传送、C._ 复用_ 传送。7. 通道是一个特殊功能的A._ 处理器_ ,它有自己的B._ 指令和程序_ 专门负责数据输入输出的传输控制。8. 并行I/O接口A._ SCSI _ 和串行I/O接口B._ IEEE1394_ 是目前两个最具有权威性的标准接口技术。9.计算机硬件包括A._ 运算器_、B._ 存储器_、C._ 控制器_、D._ 适配器_、输入输出设备。10.为了计算机能直接处理十进制形式的数据,采用以下两种表示形式:A._ 字符串_和 B._ 压缩的十进制数串_形式。前者主要用在C._ 非数值_计算的应用领域,后者用于直接完成十进制数

18、的算术运算。11.cache是一种A._ 高速缓冲_存储器,是为了解决CPU和主存之间B._ 速度_不匹配而采用的一项重要的硬件技术,现发展为C._ 多级cache _体系,D._ 指令cache与数据cache _分设体系。12.指令系统是表征一台计算机性能的重要因素,它的A._ 格式_和B._ 功能_不仅直接影响到机器硬件结构,而且也影响到C._ 系统软件_。13.并行处理技术概括起来主要有三种形式:A._ 时间_并行、B._ 空间_并行、C._ 时间并行加空间_ 并行。14.Futurebus+总线能支持A._ 64_位地址空间,B._ 64位、128位、256_位数据传输,为下一代C.

19、_ 多处理机_系统提供了一个稳定的平台,适合于高成本较大规模的计算机系统。15.一个定点数由A._ 符号位_和B._ 数值域_两部分组成。根据小数点的位置不同,定点数有C._ 纯小数_和D._ 纯整数(顺序可变)_两种表示方法。16.存储器的技术指标有A._ 存储容量_、B._ 存取时间_、C._ 存储周期_。速度指标还可以用D._ 存储器带宽_来表示。17.形成指令地址的方法,称为指令寻址,指令寻址有A._ 顺序_寻址和B._ 跳跃_寻址两种,通过使用C._ 程序计数器_来跟踪指令地址。18.流水CPU是以A._ 时间并行性_为原理构造的处理器,是一种非常B._ 经济而实用_的并行技术。目前

20、的C._ 高性能_微处理器几乎无一例外地使用了流水技术。19.当代流行的标准总线追求与A._ 结构_、B._ CPU _、C._ 技术_无关的开发技术标准。20.在计算机系统中,CPU对外围设备的管理,除了程序查询方式、程序中断方式外,还有A._ DMA _方式、B._ 通道_方式和C._ 外围处理机_方式。三 简答题1. 一个较完善的指令系统应包括哪几类?包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。2. 什么是闪速存储器?它有哪些特点?闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又

21、可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:(1)固有的非易失性 (2)廉价的高密度 (3)可直接执行 (4)固态性能3. 比较水平微指令与垂直微指令的优缺点。(1)水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。(2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。(3)由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。(4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握4. CPU响应中断应具备

22、哪些条件?解:(1) 在CPU内部设置的中断允许触发器必须是开放的。(2) 外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3) 外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。(4) 当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。5. 主存储器的性能指标有哪些?含义是什么?解:主存储器的性能指标主要是存储容量、存取时间、存储周期、存储器带宽。 存储容量:一个存储器中可以容纳的存储单元总数。 存取时间:又称存储器访问时间,是指从启动一次存储器操作到完成该操作 所经历的时间。 存储周期:是指连续启动两次独立的存储操作(如连

23、续两次读操作)所需间 隔的最小时间。 存储器带宽:在单位时间中主存传输数据的速率。6. RISC机器有哪些特点?解:RISC机具有以下特点:(1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。(2) 指令长度固定,指令格式种类少,寻址方式种类少。(3) 只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。(4) CPU中通用寄存器数量相当多。(5) 大部分指令在一个机器周期内完成。其意是指在采用流水线组织时每个机器周期内能完成一条指令功能,而并不是说一条指令从取指到完成指定功能只要一个机器周期。(6) 以硬布线控制为主,不用或少用微指令码控制。(7) 一般用高级语言编

24、程,特别重视编译优化工作,以减少程序执行时间。7. 指令和数据都以二进制代码存放在内存中,CPU如何区分它们是指令还是数据?解:从时间上讲,取指令事件发生在“取指周期”;取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器);从内存读出数据流流向运算器(通用寄存器)。8. 请说明指令周期、机器周期、时钟周期之间的关系。解:指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期数来表示,CPU周期也称为机器周期,而一个CPU周期又包含若干个时钟周期(也称为节拍脉冲或T周期)。9. CPU中有哪些主要寄存器?解:CPU中的主要寄存器有:指令寄存器(IR)

25、、程序计数器(PC)、地址寄存器(AR)、缓冲寄存器(DR)、通用寄存器(AC)、状态条件寄存器。10. 中断接口中有哪些标志触发器?功能是什么? 解:中断接口中有四个标志触发器:(1) 准备就绪的标志(RD):一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使RD标志置“1”。在中断方式中,该标志用作为中断源触发器,简称中断触发器。(2) 允许中断触发器(EI):可以用程序指令来置位。EI为“1”时,某设备可以向CPU发出中断请求;EI为“0”时,不能向CPU发出中断请求,这意味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3)

26、 中断请求触发器(IR):它暂存中断请求线上由设备发出的中断请求信号。当IR标志为“1”时,表示设备发出了中断请求。中断屏蔽触发器(IM):是CPU是否受理中断或批准中断的标志。IM标志为“0”时,CPU可以受理外界的中断请求,反之,IM标志为“1”时,CPU不受理外界的中断。四 计算题1 用补码运算方法求x+y=?,x-y=?,指出结果是否溢出。(1)x=0.1001 y=0.1100 (2)x=-0.0100 y=0.1001解:(1) x补= 00.1001 x补= 00.1001 + y补=00.1100 + -y补=11.0100 x+y补=01.0101 x-y补=11.1101

27、因为双符号位相异,结果发生溢出。 所以 x-y=-0.0011。(2) x补=11.1100 x补 =11.1100 + y补=00.1001 + -y补=11.0111 x+y补=00.0101 x-y补=11.0011 x+y=+0.0101 x-y=-0.11012 某双面磁盘,每面有220道,内层磁道周长为70cm,内层位密度400位/cm,转速3000转/分,问:(1)磁盘存储容量是多少? (2)数据传输率是多少?解:(1)每道信息量=400位/cm70cm=28000位=3500B 每面信息量=3500B220=770000B 磁盘总容量=770000B2=1540000B (2)

28、磁盘数据传输率,也即磁盘的带宽Dr=rN N为每条磁道容量,N=3500B r为磁盘转速r=3000转/60S=50转/S 所以,Dr=rN=50/S3500B=175000B/S3 设x=+12,y=-12,输入数据用原码表示,用带求补器的阵列乘法器求出xy=?解:输入数据为 x原=01100 y原=11100 因符号位单独考虑,算前求补输出后:x=1100,y=1100 1100 1100 0000 0000 1100 + 1100 10010000 乘积符号位运算结果为:x0y0=01=1 算后求补及输出为10010000,加上乘积符号位1,得原码乘积值xy原=110010000,换算成

29、二进制数真值 xy=(-10010000)2=(-144)104 某双面磁盘,每面有220道,已知磁盘转速r=3000转/分,数据传输率为175000B/S,求磁盘总容量。解:因为 Dr=rN r=3000转/60s=50转/s所以 一条磁道信息量N=Dr/r=1750000B/s (s/50)=3500B 磁盘总容量=3500B220=1540000B5 已知:X=0.1011,Y=0.0101,求X/2补,X/4补X补及Y/2补,Y/4补Y补。解:X补 = 0.1011 X/2补 = 0.01011 X/4补 = 0.001011 X补 = 1.0101Y 补 = 1.1011 Y/2补

30、= 1.11011 Y/4补 = 1.111011 Y补 = 0.01016 设机器字长为16位,定点表示时,尾数15位,阶符1位。(1)定点原码整数表示时,最大正数为多少?最小负数为多少?(2)定点原码小数表示时,最大正数为多少?最小负数为多少?解:(1)定点原码整数表示时 最大正数:(215-1)10 = (32767)10 最小负数:-(215-1)10=(-32767)10(2)定点原码小数表示时 最大正数:(1-2-15)10 最小负数:-(1-2-15)10五 应用题1. 有一个16K16的存储器,由1K4位的DRAM芯片构成问:(1)总共需要多少DRAM芯片?(2)画出存储体的组

31、成框图。2. CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1) 标明图中四个寄存器的名称。(2) 简述指令从主存取到控制器的数据通路。(3) 简述数据在运算器和主存之间进行存/取访问的数据通路。图C8.13. CDROM光盘的外缘有5mm的范围因记录数据困难,一般不使用,故标准的播放时间为60分钟。请计算模式1情况下光盘存储容量是多少?4. 如图,假设有磁盘、磁带、打印机三个设备同时工作。磁盘以30s的间隔向控制器发DMA请求,磁带以45s的间隔发DMA请求,打印机以150s间隔发DMA请求。根据传输速率

32、,磁盘优先权最高,磁带次之,打印机最低,假设DMA控制器每完成一次DMA传送所需的时间是5s。若采用多路型DMA控制器,请画出DMA控制器服务三个设备的工作时间图。 图C13.15. 微程序共有60条微指令,18个微命令(直接控制),6个微程序分支,请画出微程序控制器组成框图,简述各部分的功能。6. 存储器容量为32字,字长64位,模块数m=8,用交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期=50ns。问该存储器的带宽是多少?答案仅供参考一 选择题1. A 2. A 3. B 4. A 5. B 6. D 7. C 8. D 9. C 10. B 11. B 1

33、2. B 13. A 14. C 15. A 16. C 17. C 18. A 19. C 20. B 21. B 22. B 23. C 24. C 25. B 26. C 27. D 28. B 29. B 30. A 31. D 32. B 33. C 34. B 35. D 36. A 37. D 38. C 39. D 40. A41. C 42. B 43. A 44. D 45. B 46. B 47. C 48. D 49. C 50. B 51. D 52. C 53. A 54. B 55. D 56. A 57. D 58. B 59. A 60. D二 填空题1. A

34、.运算器 B.控制器 C.存储器2. A.系统程序 B.应用程序 C.系统程序3. A.1000000 B.8位(1个字节) C.10004. A.cache B.主存5. A.单字长 B.半字长 C.双字长6. A.并行 B.串行 C.复用 7. A.处理器 B.指令和程序8. A.SCSI B.IEEE13949.A. 运算器 B. 存储器 C. 控制器 D. 适配器10.A. 字符串 B. 压缩的十进制数串 C. 非数值11.A. 高速缓冲 B. 速度 C. 多级cache D. 指令cache与数据cache12.A. 格式 B. 功能 C. 系统软件13.A. 时间 B. 空间 C.

35、 时间并行加空间14.A. 64 B. 64位、128位、256 C. 多处理机15.A. 符号位 B. 数值域 C. 纯小数 D. 纯整数(顺序可变)16.A. 存储容量 B. 存取时间 C. 存储周期 D. 存储器带宽17.A. 顺序 B. 跳跃 C. 程序计数器18.A. 时间并行性 B. 经济而实用 C. 高性能19.A. 结构 B. CPU C. 技术20.A. DMA B. 通道 C. 外围处理机三 简答题1. 包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。2. 闪速存储器是高密度、非易失性的读/写半导体存储器。从原理

36、上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:(1)固有的非易失性 (2)廉价的高密度 (3)可直接执行 (4)固态性能3.(1)水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。(2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。(3)由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。(4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握 4. 解:(5) 在CPU

37、内部设置的中断允许触发器必须是开放的。(6) 外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(7) 外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。(8) 当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。5.解:主存储器的性能指标主要是存储容量、存取时间、存储周期、存储器带宽。 存储容量:一个存储器中可以容纳的存储单元总数。 存取时间:又称存储器访问时间,是指从启动一次存储器操作到完成该操作 所经历的时间。 存储周期:是指连续启动两次独立的存储操作(如连续两次读操作)所需间 隔的最小时间。 存储器带宽:在单位时间中主存传输

38、数据的速率。6.解:RISC机具有以下特点:(8) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。(9) 指令长度固定,指令格式种类少,寻址方式种类少。(10) 只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。(11) CPU中通用寄存器数量相当多。(12) 大部分指令在一个机器周期内完成。其意是指在采用流水线组织时每个机器周期内能完成一条指令功能,而并不是说一条指令从取指到完成指定功能只要一个机器周期。(13) 以硬布线控制为主,不用或少用微指令码控制。(14) 一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。 7.解:从时间上讲,取指令事件发生在“

39、取指周期”;取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器);从内存读出数据流流向运算器(通用寄存器)。8.解:指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期数来表示,CPU周期也称为机器周期,而一个CPU周期又包含若干个时钟周期(也称为节拍脉冲或T周期)。9.解:CPU中的主要寄存器有:指令寄存器(IR)、程序计数器(PC)、地址寄存器(AR)、缓冲寄存器(DR)、通用寄存器(AC)、状态条件寄存器。10.解:中断接口中有四个标志触发器:(4) 准备就绪的标志(RD):一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使R

40、D标志置“1”。在中断方式中,该标志用作为中断源触发器,简称中断触发器。(5) 允许中断触发器(EI):可以用程序指令来置位。EI为“1”时,某设备可以向CPU发出中断请求;EI为“0”时,不能向CPU发出中断请求,这意味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(6) 中断请求触发器(IR):它暂存中断请求线上由设备发出的中断请求信号。当IR标志为“1”时,表示设备发出了中断请求。(7) 中断屏蔽触发器(IM):是CPU是否受理中断或批准中断的标志。IM标志为“0”时,CPU可以受理外界的中断请求,反之,IM标志为“1”时,CPU不受理外界

41、的中断。四 计算题1. 解:(1) x补= 00.1001 x补= 00.1001 + y补=00.1100 + -y补=11.0100 x+y补=01.0101 x-y补=11.1101 因为双符号位相异,结果发生溢出。 所以 x-y=-0.0011。(3) x补=11.1100 x补 =11.1100 + y补=00.1001 + -y补=11.0111 x+y补=00.0101 x-y补=11.0011 x+y=+0.0101 x-y=-0.1101 2. 解:(1)每道信息量=400位/cm70cm=28000位=3500B 每面信息量=3500B220=770000B 磁盘总容量=7

42、70000B2=1540000B (2)磁盘数据传输率,也即磁盘的带宽Dr=rN N为每条磁道容量,N=3500B r为磁盘转速r=3000转/60S=50转/S 所以,Dr=rN=50/S3500B=175000B/S3.解:输入数据为 x原=01100 y原=11100 因符号位单独考虑,算前求补输出后:x=1100,y=1100 1100 1100 0000 0000 1100 + 1100 10010000 乘积符号位运算结果为:x0y0=01=1 算后求补及输出为10010000,加上乘积符号位1,得原码乘积值xy原=110010000,换算成二进制数真值 xy=(-10010000

43、)2=(-144)104.解:因为 Dr=rN r=3000转/60s=50转/s所以 一条磁道信息量N=Dr/r=1750000B/s (s/50)=3500B 磁盘总容量=3500B220=1540000B5. 解:X补 = 0.1011 X/2补 = 0.01011 X/4补 = 0.001011 X补 = 1.0101Y 补 = 1.1011 Y/2补 = 1.11011 Y/4补 = 1.111011 Y补 = 0.0101 6. 解:(1)定点原码整数表示时 最大正数:(215-1)10 = (32767)10 最小负数:-(215-1)10=(-32767)10(2)定点原码小数

44、表示时 最大正数:(1-2-15)10 最小负数:-(1-2-15)10五、应用题 1. 解:(1)芯片1K4位,片内地址线10位(A9-A0 ),数据线4位。芯片总数16K16/(1K4)=64片 (2)存储器容量为16K,故地址线总数为14位(A13A0),其中A13A12A11A10通过 4:16译码器产生片选信号CS0CS15 。 A9A0 CS15 4位 CS1 CS0 4位。1K41K4 4位 4位 CS0 CS1 CS15 D15D0 4:16 译码器 A13 A12 A11 A10图C8.22. 解:(1)a为数据缓冲寄存器DR,b为指令寄存器IR,c为主存地址寄存器,d为程序

45、计数器PC(2)主存 缓冲寄存器DR 指令寄存器IR 操作控制器(3)存储器读:M DR ALU AC 存储器写:AC DR M 3. 解:扇区总数 = 60 60 75 = 270000模式1存放计算机程序和数据,其存储容量为270000 2048 /1024 /1024 = 527MB4.解:由图看出,T1间隔中控制器首先为打印机服务,因为此时只有打印机有请求。T2间隔前沿磁盘、磁带同时有请求,首先为优先权高的磁盘服务,然后为磁带服务,每次服务传送一个字节。在90s时间阶段中,为打印机服务只有一次(T1),为磁盘服务四次(T2,T4,T6,T7),为磁带服务三次(T3,T5,T8),从图上看到,在这种情况下DMA尚有空闲时间,说明控制器还可以容纳更多设备。图C13.25.解:根据题意,微指令格式如下:微指令字段(18位)P字段(3位)下址字段(6位) 由此可画出微程序组成框图如下:图C13.3 6.解:连续读出m=8个字的信息量是: q=64位8=512位 连续读出8个字所需的时间是: t=T+(m-1)=200+750=550ns=5.510-7s 交叉存储器的带宽是: W=q/t=512/(5.510-7/s)93107位/s15_

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!