数字电路与逻辑设计模拟题

上传人:z**** 文档编号:101724588 上传时间:2022-06-05 格式:DOC 页数:14 大小:524.50KB
收藏 版权申诉 举报 下载
数字电路与逻辑设计模拟题_第1页
第1页 / 共14页
数字电路与逻辑设计模拟题_第2页
第2页 / 共14页
数字电路与逻辑设计模拟题_第3页
第3页 / 共14页
资源描述:

《数字电路与逻辑设计模拟题》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计模拟题(14页珍藏版)》请在装配图网上搜索。

1、YA#¥%数字电路与逻辑设计模拟题一、 选择题1、(36.7)10 的8421BCD码为。()A、(0110110.101)8421BCD B、(0011110.1110)8421BCDC、(00110110.0111)8421BCD D、(110110.111)8421BCD2、与(6B.2)16相对应的二进制数为()A、(1101011.001)2 B、(01101010.01)2C(11101011.01)2 D、(01100111.01)23、在BCD码中,属于有权码的编码是()A、余3码 B、循环码 C、格雷码 D、8421码4、如图1-1所示门电路,按正逻辑体制,电路实现的逻辑式F

2、=()A、 B、C、A+B+C D、5、如果1-2所示的波形图,其表示的逻辑关系是()A、F=AB B、F=A+BC、F= D、F=6、下列器件中,属于组合电路的有()A、计数器和全加器 B、寄存器和比较器 C、全加器和比较器D、计数器和寄存器7、异或门F=AB两输入端A、B中,A=0,则输出端F为()A、AB B、B C、 D、08、已知4个组合电路的输出F1F4的函数式非别为:F1=AB+C,F2=AB+CD+BC,F3=+B,F4=(A+)(+),则不会产生竞争冒险的电路是( )A、电路1 B、电路2 C、电路3 D、电路49、边沿触发JK触发器的特征方程是()A、 =+k B、=+C、

3、=J+ D、=J+K10、用n个出发器件构成计数器,可得到的最大计数长度为( )A、n B、2n C、n2 D、211、(0.00010110)8421BCD所对应的十进制数为()A、(652.16)10 B、(1618.13)10C、(652.13)10 D、(1618.06)1012、八进制数(321)8对应的二进制数为()A、(011010001)2 B、(110011)2C、(10110111)2 D、(1101011)213、与(19)10相对应的余3BCD码是()A、(00101100)余3BCD B、(01001100)余3BCDC、(00110101)余3BCD D、(0101

4、1010)余3BCD14、如图1-3所示门电路,按正逻辑体制,电路实现的逻辑关系F=()A、 B、 C、A+B+C D、图1-315、如图1-4所示的波形图表示的逻辑关系是()A、F= B、F=A+B C、F= D、F=16、已知逻辑函数的卡诺图如图1-5所示能实现这一函数功能的电路是()17、组合逻辑电路的特点是()A、含有存储元件 B、输出、输入间有反馈通路 C、电路输出与以前状态有关 D、全部由门电路构成18、函数F=,当变量取值为(),不会出现冒险现象。A、B=C=1 B、B=C=0 C、A=1,C=0 D、A=B=019、由与非门组成的基本RS触发器的特性方程是()A、B、C、D、2

5、0、4个触发器构成8421BCD码计数器,共有()个无效状态。A、6 B、8 C、10 D、不定二、填空题1、(67)10所对应的二进制数为 和十六进制数为 。2、逻辑函数F=AB+的对偶函数F= 3、在数字逻辑电路中,三极管主要工作在 两种稳定状态。4、如图2-1所示电路能实现的逻辑关系是F= 。5、CMOS传输门组成的电路如图2-2所示,当C=0时,U0= ,当C=1时,U0= 。6、四选一数据选择器,AB为地址信号,I0=I3=1,I1=C,I2=,当AB=00时,输出F= ;当AB=10时,输出F= 。7、3线8线译码器如图2-3所示,他所实现函数F= 。8、时序逻辑电路一般由 和 两

6、分组成。9、半导体存储器,根据用户对存储器进行操作分为 和 两大类。10、十进制数(56)10转换为二进制数为 和十六进制数为11、逻辑函数F=A(B+C)1的反函数=12、由于二极管具有 特性,因此可作为开关元件使用。13、由oc门构成的电路如图2-4所示,F的表达式为14、如图2-5所示电路中,F的表达式为15、八选一数据选择器电路如图2-6所示,他所实现函数F=16、3线-8线译码器电路如图2-7所示,它所实现函数F1= ;F2= 。17、JK触发器,要使,则输入J=K= ;或J= ,K=18、 型时序电路的输出不仅与电路部的状态有关,且与外输入有关。 型时序电路的输出仅与电路部的状态有

7、关。19、RAM由若干基本存储电路组成,每个基本存储电路可存放 。三、分析化简题1、化简函数(1)Y1=(C+)(AD+BC)(代数法化简)(2)Y2=AB+BCD+C(卡诺图化简)(3)Y3(A、B、C、D)=+(为函数Y的最小项和,为任意项和)(卡诺图化简)2、电路如图3-1所示,分析电路逻辑功能。3、分析图3-2所示电路的逻辑功能,写出电路的驱动方程,状态方程和输出方程,画出电路的状态转换图和时序图。4、图3-3所示电路由555定时器构成,它是什么电路?已知定时电阻R=11K,要求输出脉冲宽度tw=1秒,试计算定时电容C的数值? 5、图3-4电路中74LS290已接成异步十进制计数器,0

8、为最低位,3为最高位,设计数器输出高电平为 3.5v,低电平为0v。当3210=0101时,求输出电压U0的值? 6、化简函数(1)Y1= (代数法化简)(2)Y2= (卡诺图化简)(3)Y3(A、B、C、D)=(为函数Y3的最小项和,为任意项和)(卡诺图化简)7、电路如图3-5所示,分析电路逻辑功能。(本题8分)8、分析图3-6所示电路的逻辑功能,写出电路的驱动方程,状态方程和输出方程,画出电路的状态转换图,并说明该电路能否自启动。9、由555定时器构成的多谐振动器如图3-7所示,已知R1=1K,R2=8.2K,C=0.1F。试求脉冲宽度T1,振荡频率f和占空比q。10、图3-8所示电路是倒

9、T形电阻网络D/A转换器,已知R=10K,UREF=10V。试求:(1)U0输出围;(2)当D3D2D1D0=0110时,U0=? 四、设计题1、用如下器件实现函数Y=ABC,画出逻辑图(或阵列结构图)。(1)与非门;(2)3线8线译码器(74LS138)和与非门;(3)八选一数据选择器(74LS151);(4)ROM的阵列结构图。2、试用置零法将4位同步二进制计数器74LS161接成十三进制计数器,并画出状态转换图,可以附加必要的门电路。3、用如下器件实现函数Y=(AB)C+画出逻辑图(或阵列结构图)。(1)与非门;(2)3线-8线译码器(74LS138)和与非门;(3)八选一数据选择器(7

10、4LS151);(4)ROM的阵列结构图。4试用置零法将4位同步二进制计数器74LS161接成八进制计数器,并画出状态转换图,可以附加必要的门电路。数字电路与逻辑设计模拟参考答案一、1、C 2、A 3、D 4、B 5、C 6、C 7、B 8、B 9、C 10、D11、A 12、A 13、B 14、C 15、D16、D 17、D 18、B 19、C 20、A二、1、(1000011)2 ,(43)16 2、(A+B)() 3、饱和与截止 4、 5、Ui1,Ui2 6、1, 7、m1+m3+m4+m5+m68、1 9、组合逻辑电路,存储电路 10、只读存储器,随机读写存储器11、(111000)2

11、,(38)16 12、 13、单向导电14、F=AB 15、F= 16、 或 17、m1+m2+m3+m7,m3+m5+m6+m7 18、1, 19、米利,摩尔 20、一位二值代码三、1、(1)Y1=ACD+ABC (2)Y2 =AB+CD AB CD00011110001110111111111011 (3)Y3=B+C+DAB CD0001111000110111111102、(1)写出逻辑函数式F=ABC+ =ABC+(2)列真值表 A B CF0 0 01 0 0 100 1 000 1 101 0 0 01 0 101 1 0 01 1 11(3)由真值表可知当ABC=000或111

12、时 F=1,否则F=0所以该电路为“一致电路”3、(1)驱动方程 (2)状态方程 (3)输出方程 Z=(4)状态转换图 Z10 11101100 011110 10 (5)时序图 此电路是一个同步三进制加法计数器电路可自启动。 4、构成单稳态触发器tw=1.1RC C=0.08310-3F=835、I=(+) U0=RFI=2(+) 当3210=0101时U0=(+)2=(3.5+0.875)=4.375V 6、(1)Y1=A+=A+(2)Y2=AB CD00011110001101111111110111 (3)Y3=D AB CD0001111000110111111017、(1)写出输出

13、函数表达式=(2)列真值表 A BF1F20 0000 1101 0101 101(3)由真值表可知,F1和AB是异或关系,相当于两个一位二进制数相加所得的本位和数;F2是A和B的逻辑与,相当于两数相加的进位数,所以该电路是由两个一位二进制数相加的加法电路,又称为半加器。 8、(1)驱动方程 (2)状态方程 (3)输出方程 Z=(4)状态转换图 该电路为一同步五进制计数器,电路可自启动 9、T1=0.7()C=0.7(1+8.2)1030.110-6=0.644ms T=0.7()C=0.7(1+28.2)1030.110-6=1.218msf=q=% 10、(1)U0= 当D3D2D1D0=

14、1111 时 U0=9.375V 所以输出电压围为09.375V (2)U0=3.75v 四、1、 Y=ABC=(A+B)C=(A+B)+C = A+B+ ABC+C=(1)与非门 Y=(2)3线-8线译码器和与非门 =(3)八选一数据选择器 I1=I2=I4=I7=1 I0=I3=I5=I6=0 (4)ROM的阵列结构图 2、 321011011110000000010010 0011110001001011 0101101010011000 0111 01103、 Y=(AB)=m0+m3+m5+m6=(1)与非门 Y=(2)3线-8线译码器和非门 Y=(3)八选一数据选择器 I0=I3=I5=I6=1 I1=I2=I4=I7=0 A2 A1A0000111100I0I1I3I21I4I5I7I6(4)ROM阵列结构图 4、 3210 14 / 14

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!