数字电路复习题集与答案解析

上传人:仙*** 文档编号:100507421 上传时间:2022-06-02 格式:DOC 页数:12 大小:776KB
收藏 版权申诉 举报 下载
数字电路复习题集与答案解析_第1页
第1页 / 共12页
数字电路复习题集与答案解析_第2页
第2页 / 共12页
数字电路复习题集与答案解析_第3页
第3页 / 共12页
资源描述:

《数字电路复习题集与答案解析》由会员分享,可在线阅读,更多相关《数字电路复习题集与答案解析(12页珍藏版)》请在装配图网上搜索。

1、 数字电路复习题注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯穿,举一反三。1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。2、数字电路的根本单元电路是门电路和触发器。3、数字电路的分析工具是逻辑代数布尔代数。4、50.37510 = 110010.0112 = 32.6165、3F4H = 0001000000010010 8421BCD6、数字电路中的最根本的逻辑运算有与 、或、非。7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。8、正逻辑的与门等效于负逻辑的或门。9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。其中形式惟一的是真值表。1

2、0、对于变量的一组取值,全体最小项之和为 1。11、对于任意一个最小项,只有一组变量的取值使其值为1,而在变量取其他各组值时这个最小项的取值都是0。12、对于变量的任一组取值,任意两个最小项之积为0。13、与最小项ABC相邻的最小项有、。14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系或输出与输入之间没有反应延迟通路;电路中不含记忆元件。15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T。16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。17、描述时序电路逻辑功能的方法有逻辑方程组含驱动方程、输出方程、状态方程、状态图、

3、状态表、时序图。18、25110 =111110112 =FB1619、全体最小项之和为 1 。20、按照使用功能来分,半导体存储器可分为 RAM 和ROM 。21、RAM可分为动态RAM和 静态RAM。22、存储器以字为单位组织部构造,1个字含有假设干个存储单元。1个字中所含的位数即存储单元的个数称为字长。字数与字长的乘积表示存储器的容量。字数决定存储器的地址线的颗数,字长决定存储器的数据线的颗数。1、用公式化简以下逻辑函数1、=A+B2、=13、=4、=AD5、=A+CD6、=17、*=A+B+C8、=19、*=10、=11、=12、=A13、=C+AB14、=A+CD15、=BC+2、用

4、卡诺图化简略:1、YA,B,C=m(0,2,4,7)(2)、Y(A,B,C)=m(1,3,4,5,7)(3)、Y(A,B,C,D)=m(2,6,7,8,9,10,11,13,14,15)(4)、Y(A,B,C,D)=m(1,5,6,7,11,12,13,15)(5)、(6)、(7)、YA,B,C=m(0,1,2,3,4)+d(5,7)(8)、Y(A,B,C,D)=m(2,3,5,7,8,9)+d(10,11,12,13,14,15)9、10、11、3、设:,。A、B的波形如图题1-5所示。试画出Y1、Y2、Y3对应A、B的波形。图题1-5解:4、真值表如表题1-6a、(b),试写出对应的逻辑表

5、达式。表题1-6a表题1-6(b)ABCYABCDY0000010100111001011101110110100100000001001000110100010101100111100010011010101111001101111011110000000100110111解:1-6a1-6 b5、 试用74LS151实现逻辑函数:解:1而74151的输出表达式为:2比拟1和2知:只要令,其余的为0,那么74151的输出端的表达式就是要求的逻辑函数:Y=A+BC6、 用74138实现逻辑函数:Y=A+BC解:所以,电路如以下图所示:7、写出如下图电路对应的真值表解:ABCYZ00000001

6、000101001101100011010011011111118、设某车间有4台电动机ABCD,要求:(1) A必须开机。(2) 其他三台中至少有两台开机如果不满足上述条件,那么指示灯熄灭。试写出指示灯亮的逻辑表达式,并用与非门实现。设指示灯亮为1,电动机开为1。解:根据题意可得到如下的真值表ABCDL1000010010101001011111000110111110111111由真值表可得到如下的卡诺图:由卡诺图可得:由真值表可知,A=1。所以最终的表达式为:L = ABD+CD+BC= ABD+ACD+ABC经过恒等变形得:由表达式可得到如下图的电路图9、举重比赛有3个裁判员A、B、C

7、,另外有一个主裁判D。A、B、C裁判认为合格时为一票,D裁判认为合格时为2票。多数通过时输出F=1,试用与非门设计多数通过的表决电路。解:根据题意可得到如下的真值表:ABCDF 00000000100010000111010000101101100011111000010011101001011111000110101110111111 由真值表可得如下卡诺图:所以,表达式如下:将表达式进展恒等变换得:逻辑电路图如下:10、 下降沿有效的JK触发器CP、J、K及异步置1端、异步置0端的波形如图题4-4所示,试画出Q的波形设Q的初态为0。图题4-4解:11、 设图题4-11中的触发器的初态均为0

8、,试画出对应A、B的X、Y的波形。解图题4-1112、触发器电路如下图,试画出Q的波形Q解:由图可知,J = A+B ,K = A 。先画出A+B的波形,再画Q的波形。波形如下:13、试画出用10244位的RAM扩展成40964位的RAM接线示意图。解:需要4片10244的RAM,因为是字数的扩展,所以,需要增加2颗地址线,经过译码后分别选中4片中的一片,具体电路如下:14、试分析如下图时序电路,要求列出状态表,画出状态图,并说出它的逻辑功能。解:1写方程由图可知:CP0=CP1=CP2由状态方程可得如下的状态表和状态图00010110100011003由状态图可知,该逻辑电路是一个具有自启动

9、功能的同步三进制加法计数器。15、请用负跳沿JK触发器设计一个同步五进制减法计数器。解:原始状态图如下:编码后的状态图如下:由状态图可得到如下的状态表:由状态表可得到驱动方程和输出方程:输出方程:驱动方程:所以,可得到如下电路图:验证能否自启动略16、用74161设计一个五进制计数器解:可利用异步清零方式或置数方式来实现,下面用置数方式来实现。由74161的功能表可知,它是同步置数。要构成5进制计数器,应该保存0000-0100五个状态,舍掉0101-1111十一个状态,利用与非门对第五个状态0100译码,产生置数信号0并送至LD端,置数的数据为0000。这样在下一个时钟脉冲正跳沿到达时,计数器置入0000状态,使计数器按五进制计数。具体电路如下:12 / 12

展开阅读全文
温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!